0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cortex-A72應(yīng)用實戰(zhàn)

全棧芯片工程師 ? 來源:全棧芯片工程師 ? 2024-01-24 10:17 ? 次閱讀

下面Cortex-A72培訓(xùn)營VIP學(xué)員問:單核CPU PR做完后,怎么輸出數(shù)據(jù)到TOP去做多核的hierarchy集成?

a2ccfde6-b9de-11ee-8b88-92fbcf53809c.png

答:單核CPU做好后,需要輸出SDC、DEF、LEF、GDS、Netlist、LIB等庫文件,然后做TOP的hierarchy設(shè)計。

a2dc8c8e-b9de-11ee-8b88-92fbcf53809c.png

比如抽取lib命令如下:

do_extract_model -view $VIEW ./$DESIGN.$VIEW.lib

其他命令請參考服務(wù)器腳本!

Cortex-A72培訓(xùn)營VIP學(xué)員問:我想讓invs出lib,但是release的時候。view全被remove了。不清楚怎么回事?

答:analysis_view是空的原因是-noTiming造成的,如下圖:

a301cb0c-b9de-11ee-8b88-92fbcf53809c.png

Cortex-A72培訓(xùn)營VIP學(xué)員問:partition時,pin在哪個步驟assign的?

答:partition時候加如下腳本即可editPin:

a328f15a-b9de-11ee-8b88-92fbcf53809c.png

比如:

a34d7480-b9de-11ee-8b88-92fbcf53809c.png

a3657724-b9de-11ee-8b88-92fbcf53809c.png

a37cbc2c-b9de-11ee-8b88-92fbcf53809c.png

clockwise是pin的順序

a38ef4dc-b9de-11ee-8b88-92fbcf53809c.png

Cortex-A72培訓(xùn)營VIP學(xué)員問:下面坐標(biāo)寫錯了?

a3af644c-b9de-11ee-8b88-92fbcf53809c.png

答:floorplan時的格式如下圖,左下右上,但是specifyBlackBox的-coreSpacing順序是左右上下!

a3cb919e-b9de-11ee-8b88-92fbcf53809c.png

Cortex-A72培訓(xùn)營VIP學(xué)員問:0.9 1.152是基于什么考慮來確定的數(shù)值???

答:1.152 是上下兩個site的高度,0.9應(yīng)該也是左右site的寬度倍數(shù) 或者met pitch倍數(shù)。

12nm工藝,2.5GHz頻率,Cortex-A72處理器中后端實戰(zhàn)培訓(xùn)

01 —Cortex-A72處理器—數(shù)字后端實戰(zhàn)

本項目是真實項目實戰(zhàn)培訓(xùn),低功耗UPF設(shè)計,后端參數(shù)如下:

工藝:12nm

頻率:2.5GHz

資源:2000_0000instances

Flow:PartitionFlow

a3ec6158-b9de-11ee-8b88-92fbcf53809c.png

Partition步驟:

a41763ee-b9de-11ee-8b88-92fbcf53809c.png

時鐘結(jié)構(gòu)分析:

a41b7416-b9de-11ee-8b88-92fbcf53809c.png

復(fù)位結(jié)構(gòu)分析:

a4349e14-b9de-11ee-8b88-92fbcf53809c.png

我們來對比下A72與A7的資源。A72Gate數(shù)目是A7的13倍!如果都采用28nm制程,A72的面積應(yīng)該是1180790um^2,實際A72采用12nm制程面積是486100um^2,1180790/486100=2.4,符合摩爾定律。

Cortex-A7單核:

Gates=240291Cells=118421

Cortex-A72單核:

Gates=3125649Cells=1207766

28nmCortex-A7單核:

Area=90830.1um^2

12nmCortex-A72單核:

Area=486100.9um^2

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10698

    瀏覽量

    209338
  • 命令
    +關(guān)注

    關(guān)注

    5

    文章

    658

    瀏覽量

    21927
  • 腳本
    +關(guān)注

    關(guān)注

    1

    文章

    382

    瀏覽量

    14761

原文標(biāo)題:12nm工藝,2.5GHz頻率,Cortex-A72實戰(zhàn)

文章出處:【微信號:全棧芯片工程師,微信公眾號:全棧芯片工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    ARM最新Cortex-A72架構(gòu)劍指PC,英特爾麻煩了?

    據(jù)國外媒體報道,英國芯片設(shè)計公司ARM于2月3號推出全新Cortex-A72處理器和Mali-T880圖形芯片架構(gòu),預(yù)計2016年進(jìn)入市場。ARM總裁伊恩·弗格森表示?!拔艺J(rèn)為手機(jī)領(lǐng)域的創(chuàng)新在加快。 我們認(rèn)為,手機(jī)正在成為主要的計算平臺。”
    發(fā)表于 02-04 11:08 ?4838次閱讀

    ARM Cortex-A72性能狂飆:要超越Intel的節(jié)奏?

    陣營決一死戰(zhàn)。##同樣適用28nm工藝制造,Cortex-A72的功耗比Cortex-A15降低50%,如果使用16nm工藝制造,功耗降低75%。
    發(fā)表于 05-06 09:05 ?8437次閱讀

    如何利用64位的RK3399去實現(xiàn)裸機(jī)的啟動與中斷呢

    Cortex-A72和4個Cortex-A53組成,Cortex-A72Cortex-A53都是ARMv8-A架構(gòu)?!   「咄旪?45
    發(fā)表于 05-27 11:03

    ARM Cortex-A72 MPCore處理器加密擴(kuò)展技術(shù)參考手冊

    Cortex-A72處理器加密引擎支持ARMv8加密擴(kuò)展。加密擴(kuò)展添加了高級SIMD可以用來加速AES、SHA1和SHA2-256算法執(zhí)行的新指令。
    發(fā)表于 08-02 08:54

    將GICv2中斷控制器與ARM Cortex-A5x和Cortex-A72處理器集成

    與之前的一些ARM處理器(如Cortex-A9 MPCore)不同,ARM?Cortex?-A5x MPCore和Cortex-A72 MPCore處理器不包括集成中斷控制器。 這些內(nèi)
    發(fā)表于 08-23 07:21

    ARM Cortex?-A72 MPCore處理器技術(shù)參考手冊

    Cortex-A72處理器是一款實現(xiàn)ARMv8-A架構(gòu)的高性能、低功耗處理器。 它在帶有L1和L2緩存子系統(tǒng)的單處理器設(shè)備中具有一到四個核心。 下圖顯示了四核Cortex-A72處理器配置的示例框圖。
    發(fā)表于 08-25 06:27

    Cortex-A72 MPCore軟件開發(fā)人員勘誤表

    系統(tǒng)控制處理器(SCP),用于關(guān)閉群集和二級緩存的電源。 1)首選的解決方法包括使用二級硬件緩存刷新機(jī)制修改SCP上運(yùn)行的電源管理軟件,如ARM Cortex-A72 MPCore處理器技術(shù)參考手冊
    發(fā)表于 08-30 08:00

    聯(lián)發(fā)科MT8173芯片詳解:兩個Cortex-A53核心和兩個Cortex-A72

    Cortex-A72核心組成,支持在同一時間四核同時運(yùn)行。該芯片配備了PowerVR GX6250 GPU,支持OpenGL ES 3.1和OpenCL。 在GFXbench 1080P環(huán)境多個測試
    發(fā)表于 05-30 00:37 ?1.2w次閱讀
    聯(lián)發(fā)科MT8173芯片詳解:兩個<b class='flag-5'>Cortex-A</b>53核心和兩個<b class='flag-5'>Cortex-A72</b>

    fireflyEC-A3399C主控芯片介紹

    EC-A3399C采用基于ARM全新Cortex-A72架構(gòu)的RK3399主控芯片(雙Cortex-A72大核 + 四Cortex-A53 小核)設(shè)計,其主頻高達(dá)2.0 GHz,硬件解
    的頭像 發(fā)表于 11-04 16:13 ?2956次閱讀
    fireflyEC-<b class='flag-5'>A</b>3399C主控芯片介紹

    飛凌嵌入式FET1046A-C核心板簡介

    CPU:NXP LS1046A 架構(gòu):ARM Cortex-A72 主頻:1.8GHz 內(nèi)存:2GB DDR4 ROM:8GB eMMC、16MB QSPI NorFlash 系統(tǒng):Ubuntu/OpenWrt
    的頭像 發(fā)表于 12-03 16:10 ?6531次閱讀
    飛凌嵌入式FET1046<b class='flag-5'>A</b>-C核心板簡介

    Versal ACAP,APU - 當(dāng)有逐出傳輸事務(wù)處于暫掛狀態(tài)時,外部數(shù)據(jù)嗅探可能導(dǎo)致數(shù)據(jù)損壞

    如果 Arm Cortex-A72 處理器配置為向處于 UniqueClean (UC) 狀態(tài)的緩存行發(fā)送逐出傳輸事務(wù),那么 Cortex-A72 處理器可能返回陳舊數(shù)據(jù)并發(fā)出嗅探響應(yīng)。
    發(fā)表于 08-05 17:45 ?308次閱讀

    基于四核Cortex-A72的CPU QorIQ LS1046A 64 位處理器

    QorIQ LS1046A 64 位處理器據(jù)說是業(yè)界功耗最低的基于 Cortex-A72 的四核設(shè)備。它包括數(shù)據(jù)包處理加速,據(jù)說具有 7 W 的功率包絡(luò)。該 IC 有一個 2 MB L2 高速緩存
    發(fā)表于 08-22 14:28 ?1552次閱讀
    基于四核<b class='flag-5'>Cortex-A72</b>的CPU QorIQ LS1046<b class='flag-5'>A</b> 64 位處理器

    Cortex-A72核心板 | RK3399六核

    基于瑞芯微國產(chǎn)RK3399處理器設(shè)計,集成2顆1.8GHz ARM Cortex-A72內(nèi)核、4顆1.4GHz ARM Cortex-A53內(nèi)核,64位系統(tǒng),比肩桌面電腦處理性能;集成LPDDR4,內(nèi)存支持4GB、8GB或更高;適用于AI、VR、流媒體處理、服務(wù)器等高性能
    的頭像 發(fā)表于 06-06 14:13 ?959次閱讀
    <b class='flag-5'>Cortex-A72</b>核心板 | RK3399六核

    特斯拉fsd芯片技術(shù)怎么樣 第一代FSD的NPU部分拓?fù)鋱D解析

    首先來看CPU或者說NPU之外的部分,初代FSD使用了12個ARM Cortex-A72內(nèi)核,新一代FSD使用了基于三星ExynosIP的內(nèi)核,最初筆者認(rèn)為仍然是ARM Cortex-A72,因為三星自己研發(fā)CPU架構(gòu)的行為自2019年中期就停止了
    發(fā)表于 07-18 12:51 ?1409次閱讀
    特斯拉fsd芯片技術(shù)怎么樣 第一代FSD的NPU部分拓?fù)鋱D解析

    12nm Cortex-A72后端實戰(zhàn)

    進(jìn)階版本的低功耗設(shè)計如下:7個power domain
    的頭像 發(fā)表于 02-20 10:48 ?490次閱讀
    12nm <b class='flag-5'>Cortex-A72</b>后端<b class='flag-5'>實戰(zhàn)</b>