0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鎖相環(huán)路構(gòu)成與工作機制

星星科技指導(dǎo)員 ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-01-31 15:49 ? 次閱讀

鎖相環(huán)由哪三部分組成

鎖相環(huán)(Phase Locked Loop,PLL)通常由以下三部分組成:

1. 相位比較器(Phase Comparator/Phase Detector): 相位比較器用于比較輸入信號與反饋信號的相位差,輸出一個表示相位差的控制電壓或數(shù)字值。

2. 電壓控制振蕩器(Voltage Controlled Oscillator,VCO): 電壓控制振蕩器接收來自相位比較器的控制信號,根據(jù)控制信號的電壓或數(shù)字值來調(diào)節(jié)自身的振蕩頻率。

3. 反饋電路(Feedback Circuit): 反饋電路將VCO輸出的信號反饋給相位比較器,用于與輸入信號進(jìn)行相位比較,進(jìn)而生成用于控制VCO的控制信號。

這三部分相互作用,構(gòu)成了一個閉環(huán)控制系統(tǒng),使得輸出信號的相位與輸入信號的相位相互鎖定或跟蹤。鎖相環(huán)廣泛應(yīng)用于時鐘同步、頻率合成、數(shù)模轉(zhuǎn)換等領(lǐng)域。

鎖相環(huán)的工作原理

最基礎(chǔ)的鎖相環(huán)系統(tǒng)主要包含三個基本模塊:鑒相器(Phase Detector:PD)、環(huán)路濾波器(L00P Filter:LF)其實也就是低通濾波器,和壓控振蕩器(Voltage Controlled Oscillator:VCO)。有了這三個模塊的話,最基本的鎖相環(huán)就可以運行了。但我們實際使用過程中,鎖相環(huán)系統(tǒng)還會加一些分頻器、倍頻器、混頻器等模塊。(這一點可以類比STM32的最小系統(tǒng)和我們實際使用STM32的開發(fā)板)

從鎖相系統(tǒng)開始運行的那一刻進(jìn)行分析,這個時候鑒相器有兩個輸入信號,一個是輸入的參考信號Vin,另一個是壓控振蕩器的固有振蕩信號Vout。

這個時候由于兩個信號的頻率不相同,會因為頻差而產(chǎn)生相位差,如果不對壓控振蕩器進(jìn)行任何操作,那么相位差會不斷累積,從而跨越2Π角度,從零重新開始測相位,這便是測量死區(qū),明明相位在不斷變大,但鑒相器只能測出0~2Π的范圍,測出的相位差最大便是2Π,這樣就導(dǎo)致了鑒相器的輸出電壓只能在一定的范圍內(nèi)波動。

理想狀態(tài)是讓這兩個信號的相位差一直保持在2Π的范圍內(nèi),不進(jìn)入測量死區(qū)。那么在系統(tǒng)剛開始的時候,鑒相器測出兩個信號的相位差,將相位差時間信號轉(zhuǎn)化為誤差電壓信號輸出(具體轉(zhuǎn)化過程見鑒相器講解)。

通過環(huán)路濾波器轉(zhuǎn)化為壓控電壓加到壓控振蕩器上,使壓控振蕩器的輸出頻率Vout逐步同步于輸入信號Vin,直到兩個信號的頻率逐漸同步,相位差也在測量誤差范圍內(nèi),那么整個系統(tǒng)就穩(wěn)定下來了。

兩個信號的相位差不會累積變大,而是保持相對固定的相位差。(不是常規(guī)意義上的固定不變,而是在誤差允許范圍內(nèi)的微小波動)。

鎖相環(huán)失鎖的原因有哪些

鎖相環(huán)(Phase Locked Loop,PLL)失鎖可能由以下幾個原因引起:

1. 輸入信號干擾:當(dāng)輸入信號受到噪聲、失真、衰減等干擾時,可能導(dǎo)致相位比較器無法正確地比較輸入信號與VCO反饋信號之間的相位差,從而造成失鎖。

2. 頻率偏差過大:如果輸入信號的頻率與VCO輸出的振蕩頻率之間存在較大的偏差,超出PLL的跟蹤范圍,那么PLL可能會失鎖。

3. 環(huán)路帶寬設(shè)置不當(dāng):PLL的環(huán)路帶寬決定了其對輸入信號的跟蹤速度,如果環(huán)路帶寬設(shè)置得過窄或過寬,都可能導(dǎo)致PLL失鎖。

4. 相位比較器失效:相位比較器是PLL的關(guān)鍵組件之一,如果相位比較器出現(xiàn)故障或不正常工作,可能導(dǎo)致PLL失鎖。

5. 電源噪聲和供電問題:如果PLL的供電電源存在噪聲或不穩(wěn)定,可能會對PLL的各個組件產(chǎn)生負(fù)面影響,導(dǎo)致失鎖。

6. 溫度變化和環(huán)境變化:溫度變化可能導(dǎo)致PLL內(nèi)部的電子元件參數(shù)發(fā)生變化,進(jìn)而影響PLL的性能和穩(wěn)定性,導(dǎo)致失鎖。

7. 其他外部干擾:如電磁干擾、輻射干擾、振蕩器質(zhì)量不良等外部因素也可能引起PLL失鎖。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    583

    瀏覽量

    87657
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    3803

    瀏覽量

    138811
  • 低通濾波器
    +關(guān)注

    關(guān)注

    14

    文章

    471

    瀏覽量

    47292
  • 鑒相器
    +關(guān)注

    關(guān)注

    1

    文章

    60

    瀏覽量

    23244
  • 環(huán)路濾波器
    +關(guān)注

    關(guān)注

    3

    文章

    26

    瀏覽量

    13141
收藏 人收藏

    評論

    相關(guān)推薦

    高頻鎖相環(huán)路LMX2430電子資料

    概述:LMX2430是一款高頻鎖相環(huán)路芯片,它可在2.25V至2.75V的電壓范圍內(nèi)操作。這三款芯片的其他功能包括可隨意選擇的同步或異步停機模式、1mA或4mA的可編程電荷泵電流、內(nèi)置超時計數(shù)器的快速鎖定技術(shù)、...
    發(fā)表于 04-08 07:24

    鎖相環(huán)路的基本特性是什么?應(yīng)用于哪些領(lǐng)域?

    鎖相環(huán)路由哪些組成?它的基本特性是什么?應(yīng)用于哪些領(lǐng)域?
    發(fā)表于 04-12 06:58

    鎖相環(huán)路是什么?有何特點

    鎖相環(huán)路是一種反饋控制電路,簡稱鎖相環(huán)(PLL,Phase-Locked Loop)。鎖相環(huán)的特點是:利用外部輸入的參考信號控制環(huán)路內(nèi)部振蕩信號的頻率和相位。因
    發(fā)表于 01-11 06:34

    鎖相環(huán)路中的反饋信號是正反饋還是負(fù)反饋呢?

    鎖相環(huán)路中的反饋信號是正反饋還是負(fù)反饋呢?
    發(fā)表于 04-13 11:28

    鎖相環(huán)工作原理

    第1章  鎖相環(huán)路的基本工作原理第1節(jié)   鎖定與跟蹤的概念第2節(jié)   環(huán)路組成第3節(jié)   環(huán)路的動態(tài)方程第4節(jié)&
    發(fā)表于 04-21 08:52 ?155次下載

    鎖相環(huán)路實現(xiàn)任意頻率變換技術(shù)

    介紹了鎖相環(huán)路工作原理以及MM74HC4046AN鎖相環(huán)芯片的引腳功能。給出了利用鎖相環(huán)進(jìn)行頻率變換的方案和用方波信號進(jìn)行頻率變換的實際電路,并對
    發(fā)表于 04-27 15:42 ?50次下載

    基于FPGA的全數(shù)字鎖相環(huán)路的設(shè)計

    介紹了應(yīng)用VHDL技術(shù)設(shè)計嵌入式全數(shù)字鎖相環(huán)路的方法。詳細(xì)敘述了其工作原理和設(shè)計思路,并用可編程邏輯器件FPCA予以實現(xiàn)。
    發(fā)表于 07-21 16:46 ?0次下載

    集成鎖相環(huán)路原理特性及應(yīng)用

    鎖相環(huán)路的原理及特性 鎖相環(huán)路的應(yīng)用 單片集成鑒相器 集成壓控振蕩器 單片集成鎖相環(huán) .................
    發(fā)表于 08-28 15:56 ?99次下載

    基于FPGA的全數(shù)字鎖相環(huán)路的設(shè)計

    介紹了應(yīng)用VHDL技術(shù)設(shè)計嵌入式全數(shù)字鎖相環(huán)路的方法。詳細(xì)描
    發(fā)表于 09-19 10:09 ?68次下載

    鎖相環(huán)路跟蹤特性的測量方法

    鎖相環(huán)路跟蹤特性的測量方法:鎖相環(huán)路的跟蹤特性是可以測量的。以CMOS集成鎖相環(huán)路5G4046構(gòu)成的跟蹤濾波器如圖6-2(a)。在電源電壓為10V,中心頻率fo=1
    發(fā)表于 04-21 11:53 ?1382次閱讀
    <b class='flag-5'>鎖相環(huán)路</b>跟蹤特性的測量方法

    鎖相環(huán)路的基本原理和性能分析

    鎖相環(huán)路的基本原理和性能分析,有需要的下來看看
    發(fā)表于 08-09 15:45 ?0次下載

    采用Spartan2系列FPGA器件實現(xiàn)全數(shù)字鎖相環(huán)路的設(shè)計和仿真驗證

    數(shù)字鎖相環(huán)路已在數(shù)字通信、無線電電子學(xué)及電力系統(tǒng)自動化等領(lǐng)域中得到了極為廣泛的應(yīng)用。傳統(tǒng)的全數(shù)字鎖相環(huán)路(DPLL)是由中、小規(guī)模TTL集成電路構(gòu)成。這類DPLL工作頻率低,可靠性較差
    發(fā)表于 07-23 16:23 ?1281次閱讀
    采用Spartan2系列FPGA器件實現(xiàn)全數(shù)字<b class='flag-5'>鎖相環(huán)路</b>的設(shè)計和仿真驗證

    鎖相環(huán)路的典型應(yīng)用實例詳細(xì)說明

    基本鎖相環(huán)路是由鑒相器、低通濾波器以及壓控振蕩器構(gòu)成的相位負(fù)反饋系統(tǒng),具有一個頻率輸入端口,一個電壓輸出端口以及一個頻率輸出端口,通常,模擬模擬鎖相環(huán)的鑒相器由模擬乘法器承擔(dān),壓控振蕩器由弛張振蕩器承擔(dān)。
    發(fā)表于 12-04 08:00 ?3次下載
    <b class='flag-5'>鎖相環(huán)路</b>的典型應(yīng)用實例詳細(xì)說明

    AD805:數(shù)據(jù)重定時鎖相環(huán)路過時數(shù)據(jù)表

    AD805:數(shù)據(jù)重定時鎖相環(huán)路過時數(shù)據(jù)表
    發(fā)表于 05-10 16:12 ?8次下載
    AD805:數(shù)據(jù)重定時<b class='flag-5'>鎖相環(huán)路</b>過時數(shù)據(jù)表

    鎖相環(huán)路工作原理

      簡介:鎖相環(huán)路工作原理   §1-2 鎖相環(huán)路工作原理   鎖相環(huán)路實質(zhì)上是一個相差自動調(diào)節(jié)系統(tǒng)。為了掌握環(huán)境的
    發(fā)表于 11-09 15:16 ?0次下載
    <b class='flag-5'>鎖相環(huán)路</b>的<b class='flag-5'>工作</b>原理