0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

四位二進(jìn)制減法器的設(shè)計(jì)與實(shí)現(xiàn)

冬至配餃子 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-02-19 11:29 ? 次閱讀

總體方案設(shè)計(jì)

本設(shè)計(jì)使用EWB進(jìn)行仿真,使用74LS48、七段譯碼器、LED、開(kāi)關(guān)、異或門(mén)、或門(mén)、非門(mén)、與非門(mén)等。電路按功能分為三個(gè)部分:減數(shù)部分:減數(shù)變成補(bǔ)碼(原碼取反加1);被減數(shù)部分:被減數(shù)與減數(shù)的補(bǔ)碼相加;差部分:被減數(shù)減減數(shù)的結(jié)果顯示。四位二進(jìn)制減法器的總體仿真圖如圖所示。

圖9 四位二進(jìn)制減法器的總體仿真圖

被減數(shù)模塊的設(shè)計(jì)

本模塊由開(kāi)關(guān)、74LS48、VCC(+12 V)、GND、七段譯碼器構(gòu)成,用開(kāi)關(guān)控制輸入信號(hào)( 被減數(shù)),5、6、7、8 從高位到低位,用74LS48和七段譯碼器構(gòu)成顯示電路。四位二進(jìn)制減法器的被減數(shù)模塊的仿真圖如圖10所示。

圖10 四位二進(jìn)制減法器的被減數(shù)模塊的仿真圖

減數(shù)模塊的設(shè)計(jì)

本模塊由開(kāi)關(guān)、74LS48、VCC(+12 V)、GND、七段譯碼器、異或門(mén)、或門(mén)、非門(mén)、與非門(mén)構(gòu)成。用開(kāi)關(guān)控制輸入信號(hào)(減數(shù)),1、2、3、4 從高位到低位,將輸入信號(hào)的原碼變成補(bǔ)碼供計(jì)算使用,用74LS48 和七段譯碼器構(gòu)成顯示電路。四位二進(jìn)制減法器的減數(shù)模塊的仿真圖如圖11所示。

圖11 四位二進(jìn)制減法器的減數(shù)模塊的仿真圖

差模塊的設(shè)計(jì)

本模塊由VCC(+12 V)、GND、七段譯碼器、74LS48、LED 構(gòu)成。從右到左依次是從高位到低位,并用74LS48和七段譯碼器構(gòu)成顯示電路。四位二進(jìn)制減法器的差模塊的仿真圖如圖12所示。

圖12 四位二進(jìn)制減法器的差模塊的仿真圖

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 二進(jìn)制
    +關(guān)注

    關(guān)注

    2

    文章

    786

    瀏覽量

    41564
  • 顯示電路
    +關(guān)注

    關(guān)注

    6

    文章

    97

    瀏覽量

    33171
  • 減法器
    +關(guān)注

    關(guān)注

    1

    文章

    26

    瀏覽量

    16821
  • GND
    GND
    +關(guān)注

    關(guān)注

    2

    文章

    528

    瀏覽量

    38633
  • 74ls48
    +關(guān)注

    關(guān)注

    1

    文章

    13

    瀏覽量

    11764
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    數(shù)字電路中加法器減法器邏輯圖分析

    多位二進(jìn)制減法器,是由加法電路構(gòu)成的;在加法電路的基礎(chǔ)上,減法與加法采用同一套電路,實(shí)現(xiàn)減法共用。
    發(fā)表于 09-01 16:02 ?2.3w次閱讀
    數(shù)字電路中加<b class='flag-5'>法器</b>和<b class='flag-5'>減法器</b>邏輯圖分析

    減法器電路與原理 減法器電路圖分享

    減法器是一種電路,它可以實(shí)現(xiàn)二進(jìn)制數(shù)字的減法運(yùn)算。減法器的工作原理基于運(yùn)算和進(jìn)位/借位機(jī)制。
    的頭像 發(fā)表于 02-19 09:36 ?7318次閱讀
    <b class='flag-5'>減法器</b>電路與原理 <b class='flag-5'>減法器</b>電路圖分享

    4二進(jìn)制法器電路

    我做了個(gè)四位二進(jìn)制法器電路,但是出來(lái)的是這樣。B3B2B1B0 (1100) x A3A2A1A0 (0001) = P7P6P5P4P3P2P1P0 (00101000) 而不是1100。請(qǐng)問(wèn)我是哪出錯(cuò)了呢?
    發(fā)表于 10-09 09:52

    二位BCD碼減法器

    二位BCD碼減法器電路,用純數(shù)字電路實(shí)現(xiàn)。
    發(fā)表于 09-18 15:30

    如何理解二進(jìn)制運(yùn)算規(guī)則 二進(jìn)制是如何運(yùn)算的

    (11100101.11101011)2轉(zhuǎn)換成八進(jìn)制數(shù)。 (11100101.11101011)2=(345.353)8(3)二進(jìn)制轉(zhuǎn)換為十六進(jìn)制:采用的是“四位一并法”,整數(shù)部分從低
    發(fā)表于 12-11 17:49

    集成四位二進(jìn)制計(jì)數(shù)器

    目錄1. 集成四位二進(jìn)制計(jì)數(shù)器【74LVC161】(1) 邏輯符號(hào)(2) 功能表(3) 應(yīng)用① 構(gòu)成任意模數(shù)的計(jì)數(shù)器a. 反饋清零法b. 反饋置數(shù)法c. 位數(shù)拓展② 構(gòu)成分頻器③ 構(gòu)成序列信號(hào)發(fā)生器
    發(fā)表于 07-29 07:20

    ## 線上實(shí)驗(yàn)五:2個(gè)2二進(jìn)制法器 精選資料分享

    線上實(shí)驗(yàn)五:2個(gè)2二進(jìn)制法器一、實(shí)驗(yàn)?zāi)康脑O(shè)計(jì)一個(gè)乘法器, 實(shí)現(xiàn)兩個(gè)四位
    發(fā)表于 07-30 06:09

    如何去實(shí)現(xiàn)一個(gè)2二進(jìn)制法器的設(shè)計(jì)呢

    如何去實(shí)現(xiàn)一個(gè)2二進(jìn)制法器的設(shè)計(jì)呢?如何對(duì)2二進(jìn)制
    發(fā)表于 11-03 06:04

    采用減法計(jì)數(shù)簡(jiǎn)化~十進(jìn)制二進(jìn)制碼變換

    采用減法計(jì)數(shù)簡(jiǎn)化~十進(jìn)制二進(jìn)制碼變換
    發(fā)表于 04-10 10:06 ?637次閱讀
    采用<b class='flag-5'>減法</b>計(jì)數(shù)簡(jiǎn)化<b class='flag-5'>二</b>~十<b class='flag-5'>進(jìn)制</b>一<b class='flag-5'>二進(jìn)制</b>碼變換

    二進(jìn)制編碼和二進(jìn)制數(shù)據(jù)

    二進(jìn)制編碼和二進(jìn)制數(shù)據(jù)   二進(jìn)制編碼是計(jì)算機(jī)內(nèi)使用最多的碼制,它只使用兩個(gè)基本符號(hào)"0"和"1",并且通過(guò)由這兩個(gè)符號(hào)組成的
    發(fā)表于 10-13 16:22 ?4750次閱讀

    本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理

    本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理   兩個(gè)二進(jìn)制數(shù)字Ai,Bi和一個(gè)進(jìn)位輸入Ci相加,產(chǎn)生一個(gè)和輸出Si,以及一個(gè)進(jìn)位
    發(fā)表于 04-13 11:11 ?5255次閱讀

    8法器減法器設(shè)計(jì)實(shí)習(xí)報(bào)告

    8法器減法器設(shè)計(jì)實(shí)習(xí)報(bào)告
    發(fā)表于 09-04 14:53 ?134次下載

    二進(jìn)制法器電路框圖

    二進(jìn)制法器是半加器和全加法器形式的運(yùn)算電路,用于將兩個(gè)二進(jìn)制數(shù)字加在一起.
    的頭像 發(fā)表于 06-22 10:56 ?2.6w次閱讀
    <b class='flag-5'>二進(jìn)制</b>加<b class='flag-5'>法器</b>電路框圖

    DM74LS83A四位快速進(jìn)位二進(jìn)制法器的數(shù)據(jù)手冊(cè)免費(fèi)下載

    這些全加器執(zhí)行兩個(gè)4二進(jìn)制數(shù)的加法。為每一提供和(∑)輸出,并從第四位獲得所得進(jìn)位(C4)。這些加法器的特點(diǎn)是在所有
    發(fā)表于 05-26 08:00 ?1次下載
    DM74LS83A<b class='flag-5'>四位</b>快速進(jìn)位<b class='flag-5'>二進(jìn)制</b>加<b class='flag-5'>法器</b>的數(shù)據(jù)手冊(cè)免費(fèi)下載

    4二進(jìn)制并行加法器的程序和工程文件免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是4二進(jìn)制并行加法器的程序和工程文件免費(fèi)下載。
    發(fā)表于 09-30 16:41 ?27次下載
    4<b class='flag-5'>位</b><b class='flag-5'>二進(jìn)制</b>并行加<b class='flag-5'>法器</b>的程序和工程文件免費(fèi)下載