0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB阻抗線怎么走線?多層PCB阻抗線走線技巧分享

fcsde-sh ? 來(lái)源:張飛實(shí)戰(zhàn)電子 ? 2024-02-22 10:20 ? 次閱讀

一、什么是 PCB 阻抗?

PCB 阻抗高頻工作時(shí)電路的電容和電感的組合,雖然也是以Ω為單位測(cè)量,但是與作為直流特性的電阻有些不同,阻抗是一種交流特性,意味著與頻率有關(guān),而電阻則不是。

二、阻抗對(duì) PCB的意義

PCB 要實(shí)現(xiàn)高速數(shù)據(jù)傳輸,阻抗匹配是必須的事情。

手機(jī)USB接口為例,可以實(shí)現(xiàn)2個(gè)方向同步傳輸數(shù)據(jù)、速度快,成本低。常見(jiàn)的2種類(lèi)型是A型、B型和C型。

USB協(xié)議中定義(D+、D-)、(TX+、TX-)、(Rx+、RX-)差分信號(hào)線傳輸數(shù)字信號(hào)。為了保證傳輸信號(hào)的穩(wěn)定性,PCB設(shè)計(jì)差分線必須嚴(yán)格按照差分信號(hào)的走線規(guī)則。

三、多層PCB阻抗走線的一些注意事項(xiàng)

1、元件PAD盡量靠近排列,縮短PADS之間的距離,使差分線盡可能短,過(guò)孔盡可能少。

e49d6fea-d0ad-11ee-a297-92fbcf53809c.jpg

元件PAD盡量靠近排列

2、路線應(yīng)平行,對(duì)稱(chēng),不允許走90°角線,應(yīng)走45°或圓弧走線。線間距控制在4mil以?xún)?nèi)。

e4c1c84a-d0ad-11ee-a297-92fbcf53809c.jpg

走45°或圓弧走線

3、串聯(lián)電阻、電容時(shí),應(yīng)上下或左右對(duì)齊。

e4d5b274-d0ad-11ee-a297-92fbcf53809c.jpg

上下或左右對(duì)齊

4、差分阻抗線盡量等距、等距,避免時(shí)序偏差和共模干擾。

e4e674ce-d0ad-11ee-a297-92fbcf53809c.jpg

差分阻抗線盡量等距、等距

5、由于引腳分布、過(guò)孔、走線空間等因素,差分阻抗線長(zhǎng)容易不匹配。一旦線路長(zhǎng)度不匹配,時(shí)序就會(huì)發(fā)生偏移,從而降低信號(hào)質(zhì)量。因此,需要對(duì)差分對(duì)的不匹配進(jìn)行相應(yīng)的補(bǔ)償,使線路長(zhǎng)度匹配。長(zhǎng)度差通常控制在5MIL以?xún)?nèi),補(bǔ)償原則是對(duì)出現(xiàn)長(zhǎng)度差的部位進(jìn)行補(bǔ)償。

e4f9ac60-d0ad-11ee-a297-92fbcf53809c.jpg

對(duì)差分對(duì)的不匹配進(jìn)行相應(yīng)的補(bǔ)償,使線路長(zhǎng)度匹配

這里舉個(gè)例子,參數(shù)如下:

H1:介質(zhì)厚度(阻抗線與參考層之間的厚度)

ER1:極板介電常數(shù) 4.2-4.6(PP 按 4.2 計(jì)算,磁芯按 4.5 計(jì)算)

W1:設(shè)計(jì)線寬

W2:上部線寬 = 設(shè)計(jì)線寬減去0.5mil

S1:兩線之間的距離

T1:銅厚,一般按1oz(1.4mil)計(jì)算

C1:C1:基板表面綠油厚度

C2:銅箔表面綠油厚度

C3:綠油厚度基材表面

CER:綠油介電常數(shù)3.5

使用阻抗計(jì)算器計(jì)算,可以得到阻抗約為 100。

原文鏈接:https://wellerpcb.com/pcb-impedance-line/





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 串聯(lián)電阻
    +關(guān)注

    關(guān)注

    1

    文章

    187

    瀏覽量

    14695
  • USB接口
    +關(guān)注

    關(guān)注

    9

    文章

    691

    瀏覽量

    55368
  • PADS
    +關(guān)注

    關(guān)注

    79

    文章

    807

    瀏覽量

    107372
  • PCB走線
    +關(guān)注

    關(guān)注

    3

    文章

    133

    瀏覽量

    13872
  • PCB阻抗
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    2553

原文標(biāo)題:PCB阻抗線怎么走線?看這一文!

文章出處:【微信號(hào):fcsde-sh,微信公眾號(hào):fcsde-sh】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB的參考平面

    很多人對(duì)于PCB的參考平面感到迷惑,經(jīng)常有人問(wèn):對(duì)于內(nèi)層,如果
    發(fā)表于 09-09 13:05 ?4506次閱讀

    pcb布局,方面

    pcb布局,方面,有什么建議嗎,該怎么怎么走,怎么提高效率
    發(fā)表于 10-15 14:51

    請(qǐng)問(wèn)HDMI差分對(duì)PCB怎么走?

    HDMI差分對(duì)PCB怎么走?要計(jì)算匹配阻抗嗎?差分對(duì)多長(zhǎng)有要求嗎?四對(duì)差分對(duì)要走一樣長(zhǎng)嗎?
    發(fā)表于 05-31 05:35

    PCB LAYOUT的怎么走

    下面從直角、差分走、蛇形三個(gè)方面來(lái)闡述PCB LAYOUT的
    發(fā)表于 03-17 07:25

    PCB策略

    PCB策略 布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。的好壞將直接影
    發(fā)表于 09-25 14:11 ?7091次閱讀

    PCB鍍錫

    在電路板PCB設(shè)計(jì)時(shí),有時(shí)候需要在不增加PCB線寬度的情況下提高該通過(guò)大電流的能力,通常是在PCB
    發(fā)表于 10-31 15:00 ?0次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>鍍錫

    PCB與擺件規(guī)則

    PCB設(shè)計(jì)與PCB設(shè)計(jì)與layout對(duì)PCB
    發(fā)表于 07-21 16:33 ?0次下載

    高速PCB設(shè)計(jì)中優(yōu)化的策略闡述

    直角一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一,那么直角究竟會(huì)對(duì)信號(hào)傳輸產(chǎn)生多大的影響呢?從原理上說(shuō),直
    發(fā)表于 07-24 15:12 ?1388次閱讀
    高速<b class='flag-5'>PCB</b>設(shè)計(jì)中優(yōu)化<b class='flag-5'>走</b><b class='flag-5'>線</b>的策略闡述

    PCB設(shè)計(jì)中直角的布線方法

    直角一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一,那么直角究竟會(huì)對(duì)信號(hào)傳輸產(chǎn)生多大的影響呢?從原理上說(shuō),直
    發(fā)表于 05-08 14:06 ?6801次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中直角<b class='flag-5'>走</b><b class='flag-5'>線</b>的布線方法

    PCB的參考平面在哪

    PCB的參考平面在哪? 很多人對(duì)于PCB的參考平面感到迷惑,經(jīng)常有人問(wèn):對(duì)于內(nèi)層
    的頭像 發(fā)表于 08-20 15:47 ?6666次閱讀

    如何控制PCB阻抗

    PCB設(shè)計(jì)實(shí)現(xiàn),對(duì)PCB板工藝也提出更高要求,經(jīng)過(guò)與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號(hào)完整性要求去控制
    發(fā)表于 10-04 17:17 ?1.1w次閱讀
    如何控制<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>的<b class='flag-5'>阻抗</b>

    什么是PCB線路板阻抗

    在 印制電路板 中,導(dǎo)線和通常由銅制成,因?yàn)樗浅y以外電阻最小的元素。將歐姆表放在線上,直流電阻幾乎可以忽略不計(jì)。 交流阻抗不能說(shuō)相同。與電阻不同,
    的頭像 發(fā)表于 09-21 21:22 ?1.3w次閱讀

    PCB板Trace較長(zhǎng)測(cè)試阻抗出現(xiàn)末端上飄的現(xiàn)象

    原因:較長(zhǎng)的DC電阻疊加在阻抗曲線上,看上去曲線后段阻抗偏高,其實(shí)并不是的真實(shí)
    發(fā)表于 11-25 10:58 ?2358次閱讀
    <b class='flag-5'>PCB</b>板Trace<b class='flag-5'>走</b><b class='flag-5'>線</b>較長(zhǎng)測(cè)試<b class='flag-5'>阻抗</b>出現(xiàn)末端上飄的現(xiàn)象

    PCB結(jié)構(gòu)

    多層PCB尤其是高速PCB中,經(jīng)常將介質(zhì)之間的若干個(gè)金屬層(Plane)分配給電源和地(PoweriGnd)網(wǎng)絡(luò)。這樣PCB上的
    發(fā)表于 08-28 14:53 ?1814次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>走</b><b class='flag-5'>線</b>結(jié)構(gòu)

    詳解pcb電流

    詳解pcb電流
    的頭像 發(fā)表于 10-30 15:59 ?1711次閱讀