0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺(tái)積電創(chuàng)新推出萬億晶體管封裝平臺(tái),專注于高性能計(jì)算和AI芯片應(yīng)用

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2024-02-22 14:04 ? 次閱讀

近期,臺(tái)積電將其高性能計(jì)算與 AI 芯片封裝技術(shù)亮相于國際固態(tài)電路大會(huì)(簡稱 ISSCC 2024),據(jù)悉,此技術(shù)有望將芯片晶體管數(shù)目由現(xiàn)有的1000億級(jí)躍升至1萬億級(jí)。

臺(tái)積電高級(jí)研發(fā)副總裁張曉強(qiáng)指出,本項(xiàng)新技術(shù)主要針對(duì)AI芯片性能增強(qiáng)。新型HBM高帶寬存儲(chǔ)器與Chiplet架構(gòu)小芯片的引入需求大量組件及IC基板,由此引發(fā)的連通性及能源消耗等問題難免產(chǎn)生。他特別強(qiáng)調(diào),借助硅光科技與光纖替代傳統(tǒng)I/O電路,實(shí)現(xiàn)高效率的數(shù)據(jù)傳輸;此外,通過異質(zhì)芯片堆疊和混合鍵合,最大限度優(yōu)化I/O。值得注意的是,這項(xiàng)封裝技術(shù)將運(yùn)用集成穩(wěn)壓器應(yīng)對(duì)供電問題,但具體商用時(shí)間尚未透露。

臺(tái)積電透露,當(dāng)前全球前沿芯片最多可容納1000億晶體管,然而新的封裝平臺(tái)能使之增加到1萬億級(jí)別。盡管該封裝內(nèi)將搭載集成穩(wěn)壓器解決供電問題,但未來商業(yè)化仍待進(jìn)一步確認(rèn)。此外,張曉強(qiáng)還暗示臺(tái)積電的3nm制程技術(shù)很可能迅速應(yīng)用于汽車領(lǐng)域。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7365

    瀏覽量

    163088
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    1828

    瀏覽量

    34663
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    404

    瀏覽量

    12513
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    性能殺手锏!臺(tái)3nm工藝迭代,新一代手機(jī)芯片交戰(zhàn)

    面向性能應(yīng)當(dāng)會(huì)再提升,成為聯(lián)發(fā)科搶占市場(chǎng)的利器。高通雖尚未公布新一代旗艦芯片驍龍8 Gen 4亮相時(shí)間與細(xì)節(jié)。外界認(rèn)為,該款芯片也是以臺(tái)
    的頭像 發(fā)表于 07-09 00:19 ?4740次閱讀

    臺(tái)CoWoS產(chǎn)能將提升4倍

    在近日臺(tái)灣舉行的SEMICON Taiwan 2024國際半導(dǎo)體展會(huì)上,臺(tái)展示了其在先進(jìn)封裝技術(shù)領(lǐng)域的雄心壯志。據(jù)
    的頭像 發(fā)表于 09-06 17:20 ?497次閱讀

    臺(tái)布局FOPLP技術(shù),推動(dòng)芯片封裝新變革

    近日,業(yè)界傳來重要消息,臺(tái)已正式組建專注扇出型面板級(jí)封裝(FOPLP)的團(tuán)隊(duì),并規(guī)劃建立小
    的頭像 發(fā)表于 07-16 16:51 ?740次閱讀

    臺(tái)加速擴(kuò)產(chǎn)CoWoS,云林縣成新封裝廠選址

    臺(tái),作為全球領(lǐng)先的半導(dǎo)體制造巨頭,正加速推進(jìn)其CoWoS(Chip On Wafer On Substrate)封裝技術(shù)的產(chǎn)能擴(kuò)張計(jì)劃。據(jù)最新消息,
    的頭像 發(fā)表于 07-03 09:20 ?1423次閱讀

    臺(tái)跨制程整合晶體管架構(gòu)并引入CFET,發(fā)布新一代芯片技術(shù)

    張曉強(qiáng)強(qiáng)調(diào),半導(dǎo)體產(chǎn)業(yè)的黃金時(shí)代已然來臨,未來AI芯片的發(fā)展幾乎99%都依賴于臺(tái)的先進(jìn)邏輯技術(shù)和先進(jìn)
    的頭像 發(fā)表于 05-24 15:09 ?600次閱讀

    臺(tái)總裁缺席技術(shù)論壇,看好AI高性能計(jì)算前景

    臺(tái)2024年技術(shù)論壇5月23日在中國臺(tái)灣舉行,但由于總裁魏哲家缺席,由亞太業(yè)務(wù)處長萬睿洋代為發(fā)言。他表示,人工智能(AI)正引領(lǐng)第四次
    的頭像 發(fā)表于 05-23 16:10 ?340次閱讀

    臺(tái)運(yùn)營挑戰(zhàn)最強(qiáng)第2季 高性能計(jì)算AI應(yīng)用訂單強(qiáng)勁

     市場(chǎng)信心滿滿,預(yù)計(jì)得益高性能計(jì)算和人工智能應(yīng)用訂單的強(qiáng)勁表現(xiàn),臺(tái)本季度的美元營收有望超越
    的頭像 發(fā)表于 04-08 09:55 ?208次閱讀

    世界第一AI芯片發(fā)布!世界紀(jì)錄直接翻倍 晶體管達(dá)4萬億個(gè)

    和相同的價(jià)格下,WSE-3的性能是之前的世界記錄保持者Cerebras WSE-2的兩倍。 該公司稱,WSE-3芯片是專為訓(xùn)練業(yè)界最大的AI模型而構(gòu)建的,臺(tái)
    的頭像 發(fā)表于 03-21 17:34 ?451次閱讀

    美滿電子攜手臺(tái),開創(chuàng)2nm芯片制造平臺(tái)先河

    據(jù)悉,此次合作中,Marvell與臺(tái)專注芯片核心功能和效率技術(shù)的提升,加大對(duì)互聯(lián)性及高端
    的頭像 發(fā)表于 03-11 11:25 ?614次閱讀

    臺(tái)推出面向HPC、AI芯片的全新封裝平臺(tái)

    來源:臺(tái) 封裝使用硅光子技術(shù)來改善互連 圖片來源: ISSCC 芯片巨頭臺(tái)
    的頭像 發(fā)表于 02-25 10:28 ?386次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>推出</b>面向HPC、<b class='flag-5'>AI</b><b class='flag-5'>芯片</b>的全新<b class='flag-5'>封裝</b><b class='flag-5'>平臺(tái)</b>

    ISSCC 2024臺(tái)萬億晶體管,3nm將導(dǎo)入汽車

    臺(tái)推出更先進(jìn)封裝平臺(tái),晶體管可增加到1
    的頭像 發(fā)表于 02-23 10:05 ?989次閱讀
    ISSCC 2024<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>談<b class='flag-5'>萬億</b><b class='flag-5'>晶體管</b>,3nm將導(dǎo)入汽車

    臺(tái)推新封裝平臺(tái),提升高性能計(jì)算與人工智能芯片互聯(lián)與性能

    臺(tái)電業(yè)務(wù)開發(fā)高級(jí)副總裁張曉強(qiáng)在會(huì)議發(fā)言中指出該項(xiàng)技術(shù)主要致力提升AI加速器性能。隨著HBM高帶寬存儲(chǔ)
    的頭像 發(fā)表于 02-21 16:39 ?540次閱讀

    臺(tái)宣布斥資逾萬億新臺(tái)幣,在嘉義科學(xué)園區(qū)設(shè)立1nm制程代工廠

    臺(tái)在上月早些時(shí)候的IEDM 2023大會(huì)中宣布,計(jì)劃推出包含高達(dá)1萬億個(gè)晶體管
    的頭像 發(fā)表于 01-23 10:35 ?2108次閱讀

    如何走向萬億級(jí)晶體管之路?

    臺(tái)預(yù)計(jì)封裝技術(shù)(CoWoS、InFO、SoIC 等)將取得進(jìn)步,使其能夠在 2030 年左右構(gòu)建封裝超過一
    發(fā)表于 12-29 10:35 ?224次閱讀
    如何走向<b class='flag-5'>萬億</b>級(jí)<b class='flag-5'>晶體管</b>之路?

    臺(tái):規(guī)劃1萬億晶體管芯片封裝策略

    為達(dá)成此目標(biāo),公司正加緊推進(jìn)N2和N2P級(jí)別的2nm制造節(jié)點(diǎn)研究,并同步發(fā)展A14和A10級(jí)別的1.4nm加工工藝,預(yù)計(jì)到2030年可以實(shí)現(xiàn)。此外,臺(tái)預(yù)計(jì)封裝技術(shù),如CoWoS、I
    的頭像 發(fā)表于 12-28 15:20 ?537次閱讀