0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Intel展示3nm的Serdes芯片:PAM 6、224Gb/s

路科驗(yàn)證 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 2024-02-26 13:52 ? 次閱讀

今年的ISSCC會(huì)議在舊金山舉行,來(lái)自英特爾、AMD、臺(tái)積電,甚至人工智能初創(chuàng)公司的多場(chǎng)演講都在談?wù)撍麄冞^(guò)去的所作所為。然而,關(guān)于他們未來(lái)的工作的演講總是吸引很多人參加。該展會(huì)還設(shè)有演示區(qū),擁有硅片可供演示的公司將在此展示他們的硬件。除了 IBM 的 NorthPole(可能會(huì)得到自己的報(bào)道)、Axelera 的新型 AI 芯片、Rebellion 的 Atomus AI 芯片等之外,英特爾還展示了其最新的 3nm 硅內(nèi)設(shè)計(jì)。

這不是 CPU 核心,而是SERDES連接。當(dāng)芯片在封裝上相互通信或與外界通信時(shí),會(huì)建立一些連接,為了使該連接快速,數(shù)據(jù)從數(shù)字轉(zhuǎn)換為模擬,然后串行化和反串行化。SER(序列化)和DES(反序列化)。PCIe 是使用 SERDES 連接的最常見(jiàn)接口,但 QPI網(wǎng)絡(luò)等其他芯片到芯片協(xié)議也需要它們。在某些計(jì)算機(jī)中,它是現(xiàn)有最快的信號(hào) IP,旨在傳輸片外數(shù)據(jù)。在新一代基于小芯片的系統(tǒng)中,芯片之間的連接將定義可以實(shí)現(xiàn)的帶寬。因此,在過(guò)去 10 年中,我們看到了 SERDES 連接速度的增長(zhǎng)——通道和絕對(duì)傳輸速度的增長(zhǎng)。

例如,多年來(lái)使用 SERDES 的 PCIe 傳輸速率已從每秒 1 GB 提高到每秒 32 GB。然后,PCIe 利用多個(gè) SERDES 鏈路(例如 x1、x2、x4、x8、x16)來(lái)倍增連接的整體帶寬。PCIe作為一種協(xié)議引入了編碼開(kāi)銷,因此SERDES鏈路的傳輸速率實(shí)際上高于PCIe的報(bào)價(jià)帶寬,這對(duì)于SERDES鏈路類型來(lái)說(shuō)是常見(jiàn)的。

到目前為止,我一直在假設(shè) SERDES 鏈接只是發(fā)送 1 和 0,例如傳統(tǒng)的二進(jìn)制模式。在模擬世界中,這稱為NRZ,或不歸零。這意味著信號(hào)可以是 1 或 0,在開(kāi)發(fā)高速鏈路時(shí),確保能夠區(qū)分這兩者至關(guān)重要。該領(lǐng)域的工程師和公司通常喜歡展示“眼圖”,以表明其設(shè)計(jì)中 1 和 0 之間的差異。為了得到這個(gè)圖,他們疊加了數(shù)千甚至數(shù)百萬(wàn)個(gè)連接周期,顯示 1 或 0 不會(huì)互相干擾。

fcb014e6-d460-11ee-a297-92fbcf53809c.jpg

增加鏈路帶寬(例如 8 GB 鏈路)的另一種方法是每次傳輸編碼更多位。我們現(xiàn)在不再關(guān)注 NRZ,而是關(guān)注脈沖幅度調(diào)制 (PAM)。展示這一點(diǎn)的最簡(jiǎn)單方法是一個(gè)示例,其中信號(hào)中有四個(gè)級(jí)別,稱為 PAM-4:

fcc432f0-d460-11ee-a297-92fbcf53809c.jpg

該信號(hào)現(xiàn)在傳輸四個(gè)值之一:11、10、01 或 00。因此,我們不能使用 PAM-4 提交兩位信息,而不是使用 NRZ 傳輸一位信息。因此,PAM-4 處的 8 GT/s SERDES 鏈路的理論帶寬為 16 Gbps。

對(duì)于更高速的連接,我報(bào)告了隨著時(shí)間的推移,56 Gbps 和 112 Gbps 連接進(jìn)入市場(chǎng)的情況。這些是多鏈路 SERDES 連接以及編碼方案的變化的混合。這些技術(shù)不僅適用于網(wǎng)絡(luò)或連接到 FPGA收發(fā)器,而且 GPU 到 GPU 連接也利用了這些高速連接。

隨著連接帶寬的增加,公差和制造精度也大幅提高。因此,由于成本原因,我們經(jīng)??吹竭@些高速連接首先在較舊的工藝節(jié)點(diǎn)(例如 28 納米或 16 納米)中展示,然后才進(jìn)入可以提供更高效率的更密集的工藝節(jié)點(diǎn)。此外,根據(jù)應(yīng)用的不同,如果可以應(yīng)用更復(fù)雜的編碼方案,則可以更容易地以較低的比特率開(kāi)始傳輸。

考慮到這一切,英特爾在 ISSCC 2024 上展示了一些令人印象深刻的芯片。它不僅適用于一些最快的 SERDES 連接帶寬數(shù)字,而且還采用 3nm 硅——一種尚未商用的工藝節(jié)點(diǎn)。最重要的是,他們集成了 PAM-6 編碼方案。該芯片名為 Bixby Creek。

PAM6 意味著每次傳輸編碼更多位,但區(qū)分這些位也變得更加困難。與常規(guī) NRZ 相比,如果 PAM4 提供 2 倍的帶寬,那么 PAM6 總體上應(yīng)提供 2.58 倍左右的帶寬。不過(guò),所有這些都具有相同的功率,因此在這種情況下它提供了令人難以置信的功率效率。

fce0faac-d460-11ee-a297-92fbcf53809c.jpg

英特爾之前曾在 IEEE 活動(dòng)中展示過(guò) 224 Gb/s,傳輸 (Tx) 為每比特 1.9 皮焦耳,接收 (Rx) 為每比特 1.4 皮焦耳(合計(jì) 3.3 pJ/位)?,F(xiàn)在,當(dāng)每秒傳輸 GB 字節(jié)時(shí),該值可能很高 - 以 3.3 pJ/bit 的速度傳輸 1 Terabit 相當(dāng)于 3.3 瓦。這一新演示將傳輸功率降低至每比特 0.92 pJ,將傳輸側(cè)的功率減半,并在英特爾即將推出的工藝節(jié)點(diǎn)之一上實(shí)現(xiàn)。所有這些都在 0.15mm2 的硅中實(shí)現(xiàn)。

fce524ce-d460-11ee-a297-92fbcf53809c.jpg

這在宏偉的計(jì)劃中意味著什么?流程節(jié)點(diǎn)技術(shù)與任何流程節(jié)點(diǎn)非常相似,需要驗(yàn)證各種 IP 塊,以便客戶能夠使用它們。對(duì)于任何構(gòu)建新節(jié)點(diǎn)的代工廠來(lái)說(shuō),這意味著確保設(shè)計(jì)的數(shù)字邏輯和模擬部分協(xié)同工作。

對(duì)于英特爾來(lái)說(shuō),他們正在為其新節(jié)點(diǎn)實(shí)施一種滴答平臺(tái) - 在intel 4 上,只有高速邏輯和一些 SERDES 將得到驗(yàn)證,但對(duì)于intel 3 來(lái)說(shuō),將為客戶提供大量 IP,這就是為什么 Intel 3 是作為代工廠的一部分提供的。與intel 20A 類似,它專注于高速邏輯和一些 SERDES,但18A將為客戶準(zhǔn)備好并經(jīng)過(guò)驗(yàn)證的全套 IP。

即便如此,英特爾仍將在內(nèi)部和外部(臺(tái)積電、三星)的各種節(jié)點(diǎn)上創(chuàng)建IP以供使用。它是僅供內(nèi)部使用還是作為可許可的知識(shí)產(chǎn)權(quán)提供,取決于產(chǎn)品的性質(zhì)。本文和演示的主要作者之一確認(rèn),英特爾在臺(tái)積電和英特爾上提供了大量高速 SERDES 連接。

原文鏈接 https://morethanmoore.substack.com/p/intel-demonstrates-high-speed-3nm




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    60

    文章

    9749

    瀏覽量

    170664
  • 二進(jìn)制
    +關(guān)注

    關(guān)注

    2

    文章

    761

    瀏覽量

    41476
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3474

    瀏覽量

    185357
  • SerDes
    +關(guān)注

    關(guān)注

    6

    文章

    187

    瀏覽量

    34735
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    1828

    瀏覽量

    34667

原文標(biāo)題:Intel展示3nm的Serdes芯片:PAM 6、224Gb/s

文章出處:【微信號(hào):Rocker-IC,微信公眾號(hào):路科驗(yàn)證】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    性能殺手锏!臺(tái)積電3nm工藝迭代,新一代手機(jī)芯片交戰(zhàn)

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)近日消息,聯(lián)發(fā)科、高通新一波5G手機(jī)旗艦芯片將于第四季推出,兩大廠新芯片都以臺(tái)積電3nm制程生產(chǎn),近期進(jìn)入投片階段。 ? 在臺(tái)積電3nm制程加持之下,天璣
    的頭像 發(fā)表于 07-09 00:19 ?4748次閱讀

    古希臘掌管224G 的神 | Samtec 224G PAM4 高速互連大合集!

    。 接下來(lái),我們將仔細(xì)觀察Samtec的兩個(gè)224 G現(xiàn)場(chǎng)產(chǎn)品演示,每個(gè)演示都展示了不同的通道評(píng)估方法。第一個(gè)是全通道測(cè)量。 上圖所示演示是一個(gè)異步224 Gbps PAM4 系統(tǒng)。S
    發(fā)表于 08-07 11:43 ?631次閱讀
    古希臘掌管<b class='flag-5'>224</b>G 的神 | Samtec <b class='flag-5'>224</b>G <b class='flag-5'>PAM</b>4 高速互連大合集!

    三星3nm芯片良率低迷,量產(chǎn)前景不明

    近期,三星電子在半導(dǎo)體制造領(lǐng)域遭遇挑戰(zhàn),其最新的Exynos 2500芯片3nm工藝上的生產(chǎn)良率持續(xù)低迷,目前仍低于20%,遠(yuǎn)低于行業(yè)通常要求的60%量產(chǎn)標(biāo)準(zhǔn)。這一情況引發(fā)了業(yè)界對(duì)三星半導(dǎo)體制造能力的質(zhì)疑,同時(shí)也使得該芯片未來(lái)
    的頭像 發(fā)表于 06-24 18:22 ?1333次閱讀

    臺(tái)積電3nm工藝穩(wěn)坐釣魚臺(tái),三星因良率問(wèn)題遇冷

    近日,全球芯片代工領(lǐng)域掀起了不小的波瀾。據(jù)媒體報(bào)道,臺(tái)積電在3nm制程的芯片代工價(jià)格上調(diào)5%之后,依然收獲了供不應(yīng)求的訂單局面。而與此同時(shí),韓國(guó)的三星電子在3nm工藝上卻遭遇了前所未有
    的頭像 發(fā)表于 06-22 14:23 ?1044次閱讀

    英特爾3nm制程工藝“Intel 3”投入大批量生產(chǎn)

    據(jù)外媒最新報(bào)道,全球知名的處理器大廠英特爾在周三宣布了一個(gè)重要的里程碑:其先進(jìn)的3nm級(jí)制程工藝技術(shù)“Intel 3”已在兩個(gè)工廠正式投入大批量生產(chǎn)。這一技術(shù)的突破,無(wú)疑將為英特爾在超高性能計(jì)算領(lǐng)域帶來(lái)顯著優(yōu)勢(shì)。
    的頭像 發(fā)表于 06-21 09:31 ?362次閱讀

    臺(tái)積電斬獲Intel 3nm處理器訂單,為酷睿Ultra 200系列助力

    近日,半導(dǎo)體界傳來(lái)了一則令人振奮的消息。據(jù)業(yè)內(nèi)權(quán)威人士透露,全球知名的晶圓代工廠臺(tái)積電已成功斬獲Intel3nm PC處理器訂單,這一里程碑式的合作將覆蓋Intel即將推出的酷睿Ultra 200系列全系產(chǎn)品。
    的頭像 發(fā)表于 06-21 09:29 ?483次閱讀

    臺(tái)積電3nm工藝產(chǎn)能緊俏,蘋果等四巨頭瓜分

    據(jù)臺(tái)灣媒體報(bào)道,近期全球芯片制造巨頭臺(tái)積電面臨了3nm系列工藝產(chǎn)能的激烈競(jìng)爭(zhēng)。據(jù)悉,蘋果、高通、英偉達(dá)和AMD這四大科技巨頭已經(jīng)率先瓜分完了臺(tái)積電當(dāng)前的3nm系列工藝產(chǎn)能,導(dǎo)致其他廠商不得不排隊(duì)競(jìng)購(gòu),目前相關(guān)訂單已經(jīng)排至2026
    的頭像 發(fā)表于 06-12 10:47 ?506次閱讀

    三星電子開(kāi)始量產(chǎn)其首款3nm Gate All Around工藝的片上系統(tǒng)

    據(jù)外媒報(bào)道,三星電子已開(kāi)始量產(chǎn)其首款3nm Gate All Around(GAA)工藝的片上系統(tǒng)(SoC),預(yù)計(jì)該芯片預(yù)計(jì)將用于Galaxy S25系列。
    的頭像 發(fā)表于 05-08 15:24 ?460次閱讀

    2nm意味著什么?2nm何時(shí)到來(lái)?它與3nm有何不同?

    3nm工藝剛量產(chǎn),業(yè)界就已經(jīng)在討論2nm了,并且在調(diào)整相關(guān)的時(shí)間表。2nm工藝不僅對(duì)晶圓廠來(lái)說(shuō)是一個(gè)重大挑戰(zhàn),同樣也考驗(yàn)著EDA公司,以及在此基礎(chǔ)上設(shè)計(jì)芯片的客戶。
    的頭像 發(fā)表于 12-06 09:09 ?1968次閱讀

    全球首顆3nm電腦來(lái)了!蘋果Mac電腦正式進(jìn)入3nm時(shí)代

    前兩代M1和M2系列芯片均采用5nm制程工藝,而M3系列芯片的發(fā)布,標(biāo)志著蘋果Mac電腦正式進(jìn)入3nm時(shí)代。
    發(fā)表于 11-07 12:39 ?523次閱讀
    全球首顆<b class='flag-5'>3nm</b>電腦來(lái)了!蘋果Mac電腦正式進(jìn)入<b class='flag-5'>3nm</b>時(shí)代

    蘋果即將推出Mac系列新品,或搭載3nm M3芯片

    雖然蘋果公司尚未表示將在此次活動(dòng)中推出何種產(chǎn)品,但正在準(zhǔn)備新的mac book pro筆記本電腦和imac臺(tái)式電腦。這些產(chǎn)品雖然不是全新的設(shè)計(jì),但將搭載蘋果公司的首個(gè)m3 3nm處理器,這將比2022年6月m2系列首次上市大幅改
    的頭像 發(fā)表于 10-30 10:04 ?563次閱讀

    臺(tái)積電3nm月產(chǎn)能明年將增至10萬(wàn)片

    據(jù)悉,臺(tái)積電第一個(gè)3nm制程節(jié)點(diǎn)N3于去年下半年開(kāi)始量產(chǎn),強(qiáng)化版3nm(N3E)制程預(yù)計(jì)今年下半年量產(chǎn),之后還會(huì)有3nm的延伸制程,共計(jì)將有
    的頭像 發(fā)表于 09-26 17:00 ?1040次閱讀

    高通或成為臺(tái)積電3nm制程的第三家客戶

    蘋果已經(jīng)發(fā)布了基于臺(tái)積電3nm制程的A17 Pro處理器。最近,有消息稱,高通的下一代5G旗艦芯片也將采用臺(tái)積電3nm制程,并預(yù)計(jì)會(huì)在10月下旬公布,成為臺(tái)積電3nm制程的第三個(gè)客戶,
    的頭像 發(fā)表于 09-26 16:51 ?1651次閱讀

    Cadence擴(kuò)大TSMC N3E制程IP產(chǎn)品組合,推出新一代224G-LR SerDes IP,助力超大規(guī)模SoC設(shè)計(jì)

    、64G-LR 多協(xié)議 PHY、LPDDR5x/5、GDDR7/6 和 UCIe 中國(guó)上海,2023 年 9 月 26 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布擴(kuò)大其在 TSMC 3nm(N3
    的頭像 發(fā)表于 09-26 10:10 ?606次閱讀

    臺(tái)積電3nm月產(chǎn)能明年將增至10萬(wàn)片

    臺(tái)積電推出了世界上第一個(gè)3nm智能手機(jī)芯片apple a17 pro,該芯片也用于新款iphone 15 pro。據(jù)悉,tsmc到2023年為止,將只批量生產(chǎn)蘋果的3nm工藝。
    的頭像 發(fā)表于 09-25 14:25 ?840次閱讀