0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

端接電阻沒選對,DDR顆粒白費?

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-03-04 15:44 ? 次閱讀

高速先生成員--姜杰

端接可以解決很多反射問題,如果還有問題,有沒有一種可能是端接電阻阻值沒選對?

對于點到點的拓撲,末端并聯(lián)電阻的阻值比較容易選擇,端接電阻阻值R與傳輸線特征阻抗一樣即可。

wKgaomXle86AK8x0AAAhzsobeDQ911.jpg

VTT為1V時,端接電阻R分別取30ohm,50ohm,70ohm的接收端電壓如下圖:

wKgZomXle8-AXzKrAAE40BmFzFM049.jpg

可以發(fā)現(xiàn),R與傳輸線特征阻抗同樣都是50ohm時,接收端信號基本沒有反射。原因是接收器輸入阻抗通常很高,從信號的角度看,傳輸?shù)侥┒说男盘柛惺艿淖杩咕褪嵌私与娮璧淖柚?,R與傳輸線特征阻抗的匹配消除了阻抗突變引起的反射。

不幸的是,目前的絕大多數(shù)DDR的地址控制信號都是一驅多的拓撲,于是,問題開始變的復雜。

明明DDR的數(shù)據(jù)信號速率更高,為啥要更關注DDR的地址控制信號?數(shù)據(jù)信號一般都是點到點的拓撲,而且大多有片上端接(ODT),走線拓撲簡單加上端接加持,信號質量通常都比較有保障。而DDR的地址控制類信號的設計難度在于其拓撲的復雜性,一驅多的走線拓撲對信號質量的影響太大,即便速率相比數(shù)據(jù)信號減半。

為了讓大家對端接電阻的作用感受更加明顯,我們選擇了一個難度較大的案例:一驅九的DDR4地址信號,速率1600Mbps。

wKgZomXle9GAHLCXAACUjkm_wP8530.jpg

由于反射更容易在近端顆粒DRAM1/DRAM2處積累,該處的信號質量更容易成為瓶頸。

方便對比,先看看不加端接的近端DRAM1信號。

wKgaomXle9GAVP98AABxgMEbNdg645.jpg

wKgZomXle9KAa6JrAAIuY3qZgM0203.jpg

和預料的一樣,波形是雜亂的,眼圖是閉合的。

再來看看按照原設計的39ohm端接電阻,近端顆粒信號質量有什么變化。

wKgaomXle9KAXnOUAACRAQA-2YQ600.jpg

顯而易見,波形質量有了較大改善,眼睛也睜開了。但還是會有部分波形落在閾值電平(VIH:690mV;VIL:510mV)的區(qū)間內,這種情況下的時序大概率是Fail的。

下面掃描三種端接電阻阻值:25ohm,39ohm和51ohm,近端顆粒信號的波形對比如下:

wKgZomXle9OAQw1HAAByz1iYkOg246.jpg

可以發(fā)現(xiàn),按照這三種阻值的從大變小,信號質量是逐漸改善的。

對眼圖的睜開程度進行對比,這種趨勢會看的更加明顯。

wKgZomXle9SAC5BNAADVD-9M8bs764.jpg

為了能看的更清楚,將三個眼圖在時間軸上展開進行對比。

wKgaomXle9WAaxb6AACMUm9okbs226.jpg

以閾值電平(VIH:690mV;VIL:510mV)作為判決標準,25ohm端接電阻的眼圖可以滿足要求,另外兩個則不達標。

當然了,這是個多負載的拓撲,其它DDR上的信號也需要關注。通過對比,高速先生發(fā)現(xiàn)了一個有趣的現(xiàn)象,同樣的阻值變化,遠端顆粒DRAM9上的信號質量變化與近端顆粒正好相反。

wKgZomXle9aAOjLfAAE6tyGhO4U160.jpg

好在遠端DDR由于更靠近端接電阻,信號裕量更大,因此可以“損有余而補不足”,即便選擇遠端波形最差的25ohm,眼圖也是可以滿足閾值電平要求的。

那是不是所有的一驅多DDR地址控制信號,隨著端接電阻阻值變化都有相同的趨勢呢?僅通過這一個案例,高速先生也無法給出一般性的結論。唯一可以肯定的是:前途是光明的,道路是曲折的,阻值是不確定的。拓撲越復雜,速率越高,就越有必要通過仿真確定最優(yōu)端接電阻阻值。

問題來了

大家知道的優(yōu)化DDR地址控制信號質量的方法都有哪些?

關于一博:

一博科技成立于2003年3月,深圳創(chuàng)業(yè)板上市公司,股票代碼: 301366。專注于高速PCB設計技術服務、研發(fā)樣機及批量PCBA生產服務。致力于打造一流的硬件創(chuàng)新平臺,加快電子產品的硬件創(chuàng)新進程,提升產品質量。

我司在海內外設立十余個研發(fā)機構,全球研發(fā)工程師700余人。一博全資持有的PCBA總廠位于深圳,并在珠海、上海、成都、長沙、天津設立分廠,配備全新進口富士NXT3多功能貼片機、XPF多功能貼片機、AIMEX III高速貼片機、全自動錫膏印刷機、十二溫區(qū)無鉛(氮氣)回流爐、波峰焊等高端設備,并配有在線 3D AOI、3D XRAY、3D SPI、智能首件測試儀、全自動分板機、BGA返修臺、ICT、選擇性三防漆等設備,專注高品質的研發(fā)快件、批量的SMT貼片、組裝等服務。作為國內首批SMT快件廠商,48小時準交率超過95%。常備12萬余種常用電子元器件現(xiàn)貨在庫,并提供全BOM元器件服務。

PCB設計、制板、貼片、物料一站式硬件創(chuàng)新平臺,縮短客戶研發(fā)周期,方便省心。
EDADOC, Your Best Partner.

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    85

    文章

    5344

    瀏覽量

    170819
  • DRAM
    +關注

    關注

    40

    文章

    2282

    瀏覽量

    182962
  • DDR
    DDR
    +關注

    關注

    11

    文章

    697

    瀏覽量

    64933
  • 端接
    +關注

    關注

    0

    文章

    30

    瀏覽量

    8258
收藏 人收藏

    評論

    相關推薦

    放大器兩輸入端為何要竄接電阻和電容呢?

    想咨詢下放大器兩輸入端為何要竄接電阻和電容呢?作為放大器應用來說,如何確定是否需要端接電阻電容?如果確定端接,電阻電容的阻值或容值如何確定呢?
    發(fā)表于 08-23 07:15

    DDR4的單、雙DIE兼容,不做仿真行不行?

    的同學可以看看《端接電阻選對,DDR顆粒白費?》 和以往的劇情不同,對于該案例的雙DIE
    發(fā)表于 08-05 17:05

    端接電阻選對,DDR顆粒白費?

    高速先生成員--姜杰 端接可以解決很多反射問題,如果還有問題,有沒有一種可能是端接電阻阻值選對? 對于點到點的拓撲,末端并聯(lián)電阻的阻值比
    發(fā)表于 03-04 15:49

    cmos輸入端接電阻后接地是低電平嗎

    CMOS是一種常見的邏輯門電路,它使用CMOS技術來實現(xiàn)數(shù)字邏輯功能。在CMOS電路中,輸入端接電阻后接地的情況下,一般情況下是低電平。 首先,讓我們先了解一下CMOS電路的基本原理。CMOS(互補
    的頭像 發(fā)表于 01-09 11:25 ?4094次閱讀

    ADM2587E在沒有端接電阻的情況下進行高波特率短距離通信時,會出現(xiàn)間歇性的RS485錯誤怎么解決?

    我們在當前產品設計中使用了ADM2587E。我們注意到,在沒有端接電阻的情況下進行高波特率(115200)短距離(<2m)通信時,會出現(xiàn)間歇性的RS485錯誤。 在生
    發(fā)表于 01-03 08:50

    DDR加終端匹配電阻和不加信號質量的區(qū)別

    DDR加終端匹配電阻和不加信號質量的區(qū)別? DDR(雙倍數(shù)據(jù)傳輸速率)是一種常用于計算機內存的高速數(shù)據(jù)傳輸技術。在DDR中,終端匹配電阻和信
    的頭像 發(fā)表于 12-29 13:54 ?822次閱讀

    DDR終端匹配電阻的長度多少合適?

    上次我們對不加端接電阻和加端接電阻之后的仿真結果做了分析之后我們得出在DDR采用菊花鏈拓撲結構的時候是需要加端接電阻的,這次我們看看DDR
    的頭像 發(fā)表于 12-28 16:55 ?950次閱讀
    <b class='flag-5'>DDR</b>終端匹配<b class='flag-5'>電阻</b>的長度多少合適?

    DDR加終端匹配電阻和不加信號質量的區(qū)別

    DDR采用菊花鏈拓撲結構時,由于信號傳輸線較長通常需要在DDR末端加上終端匹配電阻,端接的方式有很多,但是都是為了解決信號的反射問題,通常為了消除信號的反射可以在信號的源端或者終端進行
    的頭像 發(fā)表于 12-25 07:45 ?424次閱讀
    <b class='flag-5'>DDR</b>加終端匹配<b class='flag-5'>電阻</b>和不加信號質量的區(qū)別

    信號線上串接電阻的作用及其對整個電路的影響

    信號線上串接電阻的作用及其對整個電路的影響 在電子電路設計中,信號線上串接電阻是一種常見的電路調節(jié)元件。它能夠對電路的傳輸特性、噪聲抑制和電流變化等方面產生影響。本文將詳細探討信號線上串接電阻的作用
    的頭像 發(fā)表于 12-21 13:59 ?1837次閱讀

    AD9780是否需要在電路板上加端接電阻?

    你好, 請問DACAD9780是否需要在電路板上加端接電阻? datasheet上說明Input Differential Input Impedance 為80~120 歐姆, 是不是就不用在板子上加100歐姆電阻? 謝謝!
    發(fā)表于 12-15 08:04

    傳輸線在阻抗匹配時串聯(lián)端接電阻為什么要靠近發(fā)送端?

    傳輸線在阻抗匹配時串聯(lián)端接電阻為什么要靠近發(fā)送端? 傳輸線在阻抗匹配時,串聯(lián)端接電阻靠近發(fā)送端的原因有多個方面。 首先,了解傳輸線的基本原理是必要的。傳輸線是用于傳輸電信號的導體,如電纜或微帶線
    的頭像 發(fā)表于 11-22 18:26 ?1186次閱讀

    端接電阻基礎知識

    電子發(fā)燒友網站提供《端接電阻基礎知識.doc》資料免費下載
    發(fā)表于 11-21 09:31 ?0次下載
    <b class='flag-5'>端接電阻</b>基礎知識

    LT1997可否外接電阻?

    大家好: 最近在使用LT1997放大電流傳感器輸出信號,雖然LT1997提供了80種增益組合,但是仍然不滿足我的是使用要求。 LT1997可否外接電阻,修改變比。有人試過,效果怎么樣?
    發(fā)表于 11-14 06:02

    傳輸線在阻抗匹配時串聯(lián)端接電阻為什么要靠近發(fā)送端

    在進行阻抗匹配的時候我們可以在電阻源端放置一個串聯(lián)端接電阻,但是有時候受到空間的限制可能會把電阻擺的稍微遠一點,那么這個時候大家可能會有疑問,電阻離發(fā)送端遠一點或者
    的頭像 發(fā)表于 11-07 07:40 ?1206次閱讀
    傳輸線在阻抗匹配時串聯(lián)<b class='flag-5'>端接電阻</b>為什么要靠近發(fā)送端

    為什么電路端接電阻能改善信號完整性?

    為什么電路端接電阻能改善信號完整性? 在電路設計中,信號完整性是一個極其重要的概念。信號完整性是指信號在傳輸、轉換和處理過程中所遭受的失真、干擾或損失。這些信號可能是模擬信號或數(shù)字信號,它們的完整性
    的頭像 發(fā)表于 10-24 10:04 ?733次閱讀