0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過工藝建模進(jìn)行后段制程金屬方案分析

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2024-04-09 17:11 ? 次閱讀

虛擬半導(dǎo)體工藝建模是研究金屬線設(shè)計(jì)選擇更為經(jīng)濟(jì)、快捷的方法

wKgaomYVBi6AI_SDAACAmoo9Pak565.jpg

作者:泛林集團(tuán) Semiverse Solutions 部門半導(dǎo)體工藝與整合部高級(jí)經(jīng)理 Daebin Yim

l 由于阻擋層相對(duì)尺寸及電阻率增加問題,半導(dǎo)體行業(yè)正在尋找替代銅的金屬線材料。

l 在較小尺寸中,釕的性能優(yōu)于銅和鈷,因此是較有潛力的替代材料。

隨著互連尺寸縮減,阻擋層占總體線體積的比例逐漸增大。因此,半導(dǎo)體行業(yè)一直在努力尋找可取代傳統(tǒng)銅雙大馬士革方案的替代金屬線材料。

相比金屬線寬度,阻擋層尺寸較難縮減(如圖1)。氮化鉭等常見的阻擋層材料電阻率較高,且側(cè)壁電子散射較多。因此,相關(guān)阻擋層尺寸的增加會(huì)導(dǎo)致更為顯著的電阻電容延遲,并可能影響電路性能、并增加功耗。

wKgZomYVBi6AU9qxAABZctsYpdY345.jpg

圖1:銅微縮與阻擋層線結(jié)構(gòu)圖

工程師們已經(jīng)注意到釕和鈷等新的替代金屬線,并對(duì)其進(jìn)行了測(cè)試,這些材料可以緩解線寬較窄和面積較小時(shí)的電阻率升高問題。工藝建??捎糜诒日辗治霾煌瑴喜凵疃群蛡?cè)壁角度下,釕、鈷和銅等其他金屬在不同關(guān)鍵尺寸的大馬士革工藝中的性能(圖2)。

通過建模,可以提取總導(dǎo)體橫截面區(qū)域的平均線電阻、線間電容和電阻電容乘積值;隨后,可比較銅、釕、鈷金屬方案的趨勢(shì)。

wKgaomYVBi-AHeB0AACc0eYzwxw801.jpg

圖2:(上)用于提取電阻和電容的兩條金屬線 3D 結(jié)構(gòu)圖;(下)不同金屬和阻擋層材料的三種情況圖

為系統(tǒng)性地探究使用不同金屬的設(shè)計(jì)和材料影響,我們通過對(duì)三個(gè)變量(關(guān)鍵尺寸、深度和側(cè)壁角度)使用蒙特卡羅均勻分布,進(jìn)行了包含 1000 次虛擬運(yùn)行的實(shí)驗(yàn)設(shè)計(jì)。

wKgZomYVBi-AAzNEAAEdMpibbh8438.jpg

圖3:電阻電容實(shí)驗(yàn)設(shè)計(jì)結(jié)果(點(diǎn):實(shí)驗(yàn)設(shè)計(jì)數(shù)據(jù);線:趨勢(shì)曲線)從上至下:電容與面積、電阻與面積、電阻電容乘積與面積

圖 3 突出顯示了每種金屬的電阻與電阻電容乘積的交叉點(diǎn),并表明在較小尺寸上,無需阻擋層的釕方案優(yōu)于其他兩種金屬材料。這一情況分別在線關(guān)鍵尺寸值約為 20nm 和面積值約為 400nm2 時(shí)出現(xiàn)。這也表明,無需阻擋層的釕線電阻在線關(guān)鍵尺寸小于約 20nm 時(shí)最低; 當(dāng)線關(guān)鍵尺寸值小于 20nm 時(shí),2nm 氮化鉭阻擋層的電阻率占據(jù)了銅和鈷線電阻的主要部分,造成電阻急劇增加。當(dāng)線關(guān)鍵尺寸縮減時(shí),也在側(cè)壁和晶界出現(xiàn)額外散射,并導(dǎo)致電阻升高。溝槽刻蝕深度和側(cè)壁角度與電阻之間呈線性關(guān)系;電阻與線橫截面面積成反比例關(guān)系。

我們也分析了線邊緣粗糙度對(duì)電阻的影響。

wKgaomYVBjCAfvcSAACvVpyJbNw182.jpg

圖4:(上)當(dāng)線邊緣粗糙度振幅為 1 且相關(guān)性為 1 時(shí),關(guān)鍵尺寸為 20nm 的銅線模型圖;(下)釕和銅線(關(guān)鍵尺寸分別為 15nm、20nm、25nm)實(shí)驗(yàn)設(shè)計(jì)結(jié)果的箱形圖

在圖 4(下)中,由于無需阻擋層的結(jié)構(gòu),線關(guān)鍵尺寸為 15nm 時(shí),釕線電阻電容值對(duì)線邊緣粗糙度振幅的敏感性遠(yuǎn)低于銅,而銅由于高阻力的氮化鉭阻擋層非常易受電阻電容乘積變化的影響。

結(jié)論

傳統(tǒng)的微縮工藝要求阻擋層/內(nèi)襯厚度低至極小的 2-3nm,極大壓縮了現(xiàn)代先進(jìn)邏輯節(jié)點(diǎn)上銅線的空間。無需阻擋層的釕等新金屬在滿足電磁可靠性需求的同時(shí),已躋身為有希望替代銅的材料。

該研究表明,釕的電阻電容延遲顯著低于其他材料,因此可能是先進(jìn)節(jié)點(diǎn)上優(yōu)秀的金屬候選材料。通常,許多晶圓實(shí)驗(yàn)都需要完成這類金屬方案路徑探索。虛擬半導(dǎo)體工藝建模是研究金屬線設(shè)計(jì)選擇更為經(jīng)濟(jì)、快捷的方法。

參考資料

1. Liang Gong Wen et al., "Ruthenium metallization for advanced interconnects," 2016 IEEE International Interconnect Technology Conference / Advanced Metallization Conference (IITC/AMC), San Jose, CA, USA, 2016, pp. 34-36, doi: 10.1109/IITC-AMC.2016.7507651.

2. M. H. van der Veen et al., "Damascene Benchmark of Ru, Co and Cu in Scaled Dimensions," 2018 IEEE International Interconnect Technology Conference (IITC), Santa Clara, CA, USA, 2018, pp. 172-174, doi: 10.1109/IITC.2018.8430407

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26311

    瀏覽量

    209959
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    BiCMOS工藝制程技術(shù)簡介

    按照基本工藝制程技術(shù)的類型,BiCMOS 工藝制程技術(shù)又可以分為以 CMOS 工藝制程技術(shù)為基礎(chǔ)
    的頭像 發(fā)表于 07-23 10:45 ?1413次閱讀
    BiCMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡介

    HV-CMOS工藝制程技術(shù)簡介

    BCD 工藝制程技術(shù)只適合某些對(duì)功率器件尤其是BJT 或大電流 DMOS 器件要求比較高的IC產(chǎn)品。BCD 工藝制程技術(shù)的工藝步驟中包含大量
    的頭像 發(fā)表于 07-22 09:40 ?1354次閱讀
    HV-CMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡介

    BCD工藝制程技術(shù)簡介

    1986年,意法半導(dǎo)體(ST)公司率先研制成功BCD工藝制程技術(shù)。BCD工藝制程技術(shù)就是把BJT,CMOS和DMOS器件同時(shí)制作在同一芯片上。BCD
    的頭像 發(fā)表于 07-19 10:32 ?1883次閱讀
    BCD<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡介

    PMOS工藝制程技術(shù)簡介

    PMOS(Positive channel Metal Oxide Semiconductor,P 溝道金屬氧化物半導(dǎo)體)工藝制程技術(shù)是最早出現(xiàn)的MOS 工藝
    的頭像 發(fā)表于 07-18 11:31 ?927次閱讀
    PMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡介

    cad如何進(jìn)行三維建模

    三維建模是計(jì)算機(jī)輔助設(shè)計(jì)(CAD)中的一項(xiàng)重要技術(shù),它可以幫助設(shè)計(jì)師在計(jì)算機(jī)上創(chuàng)建和編輯三維模型。本文將介紹如何使用CAD軟件進(jìn)行三維建模,包括建模的基本步驟、
    的頭像 發(fā)表于 07-09 10:23 ?427次閱讀

    引線框架貼膜工藝在QFN封裝制程中的應(yīng)用

    針對(duì)半導(dǎo)體封測(cè)領(lǐng)域方形扁平無引腳封裝(QFN,Quad Flat No-leads Package)工藝中的引線框架貼膜工藝和裝備,從QFN封裝工藝制程、貼膜
    的頭像 發(fā)表于 05-20 11:58 ?1615次閱讀
    引線框架貼膜<b class='flag-5'>工藝</b>在QFN封裝<b class='flag-5'>制程</b>中的應(yīng)用

    淺談半導(dǎo)體制造的前段制程后段制程

    前段制程包括:形成絕緣層、導(dǎo)體層、半導(dǎo)體層等的“成膜”;以及在薄膜表面涂布光阻(感光性樹脂),并利用相片黃光微影技術(shù)長出圖案的“黃光微影”。
    的頭像 發(fā)表于 04-02 11:16 ?3361次閱讀

    為何SMT貼片中,需結(jié)合使用錫膏與紅膠工藝

    將大致介紹紅膠工藝的特點(diǎn)和應(yīng)用場景,為大家在實(shí)際生產(chǎn)中的工藝選擇提供一定參考。 一、SMT錫膏與紅膠工藝的概述 1、紅膠工藝 SMT紅膠工藝
    發(fā)表于 02-27 18:30

    gis建模與空間分析的區(qū)別

    進(jìn)行比較和解析。 首先,GIS建模是指將現(xiàn)實(shí)世界的地理實(shí)體和現(xiàn)象通過計(jì)算機(jī)技術(shù)和方法表達(dá)出來,用數(shù)字化的方式模擬、描述和分析。GIS建模可以
    的頭像 發(fā)表于 02-25 14:57 ?728次閱讀

    關(guān)于半導(dǎo)體價(jià)值鏈分析(設(shè)計(jì)、制造和后制造)

    半導(dǎo)體價(jià)值鏈的制造階段包括晶圓制造、前段制程、中段制程、后段制程和遠(yuǎn)端制程。
    的頭像 發(fā)表于 02-19 16:43 ?1085次閱讀

    一文詳解金屬薄膜沉積工藝金屬

    金屬柵極的沉積方法主要由HKMG的整合工藝決定。為了獲得穩(wěn)定均勻的有效功函數(shù),兩種工藝都對(duì)薄膜厚度的均勻性要求較高。另外,先柵極的工藝對(duì)金屬
    的頭像 發(fā)表于 12-11 09:25 ?2594次閱讀
    一文詳解<b class='flag-5'>金屬</b>薄膜沉積<b class='flag-5'>工藝</b>及<b class='flag-5'>金屬</b>化

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化
    的頭像 發(fā)表于 11-29 15:14 ?1142次閱讀
    [半導(dǎo)體前端<b class='flag-5'>工藝</b>:第二篇] 半導(dǎo)體<b class='flag-5'>制程</b><b class='flag-5'>工藝</b>概覽與氧化

    工藝窗口建模探索路徑:使用虛擬制造評(píng)估先進(jìn)DRAM電容器圖形化的工藝窗口

    工藝窗口建模探索路徑:使用虛擬制造評(píng)估先進(jìn)DRAM電容器圖形化的工藝窗口
    的頭像 發(fā)表于 11-23 09:04 ?319次閱讀
    以<b class='flag-5'>工藝</b>窗口<b class='flag-5'>建模</b>探索路徑:使用虛擬制造評(píng)估先進(jìn)DRAM電容器圖形化的<b class='flag-5'>工藝</b>窗口

    使用半大馬士革工藝流程研究后段器件集成的工藝

    SEMulator3D?虛擬制造平臺(tái)可以展示下一代半大馬士革工藝流程,并使用新掩膜版研究后段器件集成的工藝假設(shè)和挑戰(zhàn)
    的頭像 發(fā)表于 10-24 17:24 ?678次閱讀
    使用半大馬士革<b class='flag-5'>工藝</b>流程研究<b class='flag-5'>后段</b>器件集成的<b class='flag-5'>工藝</b>

    怎么使用LTspice教程進(jìn)行噪聲分析?

    LTspice的一個(gè)功能是能夠?qū)﹄娐分械脑肼?b class='flag-5'>進(jìn)行建模。本文介紹了用LTSPICE進(jìn)行基本電路仿真之外的噪聲分析和結(jié)果顯示的基本知識(shí)。
    的頭像 發(fā)表于 10-02 16:33 ?1724次閱讀
    怎么使用LTspice教程<b class='flag-5'>進(jìn)行</b>噪聲<b class='flag-5'>分析</b>?