0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe系統(tǒng)阻抗控制85還是100的驗(yàn)證

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-04-22 17:15 ? 次閱讀

還記得上次的文章,PCIe阻抗控制,85ohm和100ohm哪個(gè)好?PCIE-阻抗-高速PCB,文章里面只講到目前的主要問題,但沒有給出具體怎么解決這個(gè)問題,今天我們就通過無源仿真的方式來聊聊上次那個(gè)問題的最終解決方案。

目前我們看到PCIe系統(tǒng)主要有以下幾種連接方式,也可以說主要的幾種拓?fù)浣Y(jié)構(gòu)。

1、沒有連接器,板內(nèi)芯片到芯片的PCIe總線互聯(lián),如下圖所示:

wKgaomYmKryAdM__AABmctwj6Do926.jpg

2、有一個(gè)標(biāo)準(zhǔn)的PCIe連接器,主板通過連接器到PCIe標(biāo)準(zhǔn)子卡(也叫Add-in卡),如下圖所示:

wKgZomYmKryAEdooAAEUKKKP1l8325.jpg

3、在上面2的基礎(chǔ)上,中間通過一個(gè)Riser卡互聯(lián),如下圖所示:

wKgaomYmKr2AJTWoAADpxD71XK8911.jpg

4、自定義的連接,遵循PCIe信號(hào)協(xié)議,兩塊或兩塊以上的板卡通過連接器或者線纜互聯(lián),如下圖所示:

wKgZomYmKr2AKeCjAAFQZSGR4qc009.jpg

通過連接器互聯(lián)

wKgaomYmKr2AEQwzAABtQh32Hjg252.jpg

通過線纜互聯(lián)

當(dāng)然還有其他不同的連接方式,我們今天主要以上次案例里面的兩塊板子通過背板連接器的方式來講,和上面第四種方式比較類似。下面我們按照子卡和底板通過標(biāo)準(zhǔn)的背板連接器來連接的方式進(jìn)行舉例仿真,同時(shí)也看能否還原案例中出問題板子的情況,如下圖為之前測(cè)試的結(jié)果。

wKgZomYmKr6AWEtNAAErEpqpmrU341.jpg

根據(jù)上文測(cè)試的結(jié)果,當(dāng)前子卡85ohm的阻抗要求,連接器阻抗100ohm的標(biāo)準(zhǔn),底板阻抗又是92ohm的測(cè)試結(jié)果,按照如下拓?fù)溥M(jìn)行仿真設(shè)置。

wKgaomYmKr6AEOYkAACj6Z1Cs_w665.jpg

仿真結(jié)果如下,底板阻抗稍微高了一點(diǎn),子卡阻抗差不多,相當(dāng)于有點(diǎn)正負(fù)偏差在里面,另外加了連接器的模型,連接器的阻抗確實(shí)是有點(diǎn)高,和實(shí)際測(cè)試也比較接近。

wKgZomYmKr-AYLdDAAEnKokkaW4953.jpg

可以看到此時(shí)由于阻抗的偏差比較大,回?fù)p已經(jīng)壓到協(xié)議要求的Spec了,基本上沒什么裕量了。

接著我們?cè)賮砜慈绻B接器和底板固定,只修改子卡的設(shè)計(jì),這樣把子卡的阻抗也按照92ohm來管控,拓?fù)淙缦滤荆?/span>

wKgaomYmKr-AIWOcAACfKqGav7I645.jpg

仿真結(jié)果如下所示:

wKgaomYmKsCAZB1oAAEwMU9vEck683.jpg

此時(shí)回?fù)p改善明顯,還有一定的裕量。

這篇文章由于模型的局限,我們只是簡(jiǎn)單驗(yàn)證了一下無源的性能,從無源回?fù)p和阻抗一致性兩個(gè)方面來看,確實(shí)優(yōu)化后整個(gè)系統(tǒng)有一定的改善,后面客戶改版后反饋確實(shí)是沒有再發(fā)生之前的問題,說明問題已經(jīng)得到了改善。

今日答題:從系統(tǒng)的角度來看,大家建議高速差分走線按照95甚至92ohm好,還是直接100ohm好?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 無源
    +關(guān)注

    關(guān)注

    0

    文章

    77

    瀏覽量

    14939
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1165

    瀏覽量

    81971
  • 阻抗控制
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    10616
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    共模電感阻抗大好還是阻抗小好

    電子發(fā)燒友網(wǎng)站提供《共模電感阻抗大好還是阻抗小好.docx》資料免費(fèi)下載
    發(fā)表于 07-30 10:47 ?0次下載

    新思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7.0)驗(yàn)
    的頭像 發(fā)表于 07-24 10:11 ?338次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0<b class='flag-5'>驗(yàn)證</b>IP(VIP)的特性

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    有效驗(yàn)證的連接器。 這款連接器廠家的標(biāo)稱阻抗是多少呢?92歐姆,不是你們想象中的100歐姆哦。我們拿到其中的一對(duì)連接器信號(hào)的阻抗來看,的確也差不多。90歐姆出頭的樣子。 那我們
    發(fā)表于 05-13 17:12

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    除了像PCIE,USB這些有明確協(xié)議標(biāo)準(zhǔn)的阻抗控制外,對(duì)于其他沒明確阻抗說明的高速信號(hào),大家是不是都默認(rèn)控制
    的頭像 發(fā)表于 05-13 17:03 ?767次閱讀
    深度論證-高速走線<b class='flag-5'>控制</b><b class='flag-5'>100</b>歐姆<b class='flag-5'>阻抗</b>一定是最好的選擇嗎?

    PCIe系統(tǒng)阻抗控制85還是100驗(yàn)證

    還記得上次的文章, PCIe阻抗控制,85ohm和100ohm哪個(gè)好? PCIE-
    發(fā)表于 04-22 17:21

    盤古100K開發(fā)板

    電壓。 底板為核心板擴(kuò)展豐富的外圍接口, 預(yù)留HDMI收發(fā)接口用于圖像驗(yàn)證及處理;預(yù)留的光纖接口、10/100/1000M 以太網(wǎng)接口、PCIE 接口,方便各類高速通信系統(tǒng)驗(yàn)證;預(yù)留一
    發(fā)表于 04-18 18:19

    【EtherCAT同步周期快至100us】超高實(shí)時(shí)性PCle EtherCAT控制PCIE464

    控制PCIe
    正運(yùn)動(dòng)技術(shù)
    發(fā)布于 :2024年01月31日 14:31:05

    【正運(yùn)動(dòng)】高速高精,超高實(shí)時(shí)性的PCIe EtherCAT實(shí)時(shí)運(yùn)動(dòng)控制卡 | PCIE464

    調(diào)用同一套API函數(shù)庫(kù),易與現(xiàn)有的工業(yè)控制系統(tǒng)集成,極大地提高了工程師進(jìn)行二次開發(fā)的效率,加速設(shè)備的部署和應(yīng)用。PCIE464產(chǎn)品硬件性能特點(diǎn) (1)可選6-64軸運(yùn)動(dòng)控制,支持EtherCAT總線/脈沖
    發(fā)表于 01-24 09:48

    pcb板阻抗控制是指什么?pcb怎么做阻抗?

    pcb板阻抗控制是指什么?pcb怎么做阻抗? PCB板阻抗控制是指在PCB(印刷電路板)設(shè)計(jì)和制造過程中,通過優(yōu)化電氣特性和信號(hào)完整性,確保
    的頭像 發(fā)表于 01-17 16:38 ?2917次閱讀

    阻抗和損耗管控

    第一個(gè):阻抗值的確認(rèn)。很多人疑惑為什么要進(jìn)行阻抗值確認(rèn)?這是因?yàn)橛行┩瑯拥男盘?hào),阻抗的要求卻不一樣,比如HDMI,有些芯片設(shè)計(jì)規(guī)范的要求是100ohm,而有些芯片規(guī)范的要求卻是
    的頭像 發(fā)表于 01-08 09:33 ?346次閱讀
    <b class='flag-5'>阻抗</b>和損耗管控

    PCIE阻抗控制,到底是選擇85還是100歐姆好?

    要求卻是85ohm的標(biāo)準(zhǔn),那么這個(gè)時(shí)候我們的線路阻抗到底是按照85還是100歐姆會(huì)比較好呢? 如下是關(guān)于線路
    發(fā)表于 12-22 15:14

    PCIE阻抗控制,到底是選擇85還是100歐姆好?

    我們經(jīng)常遇到很多系統(tǒng)通過高速連接器相連,信號(hào)按照Pcie3或者Pcie4的協(xié)議來走線,往往很多連接器的阻抗通常是100ohm的標(biāo)準(zhǔn),而
    的頭像 發(fā)表于 12-22 15:11 ?1022次閱讀
    <b class='flag-5'>PCIE</b>的<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>,到底是選擇<b class='flag-5'>85</b><b class='flag-5'>還是</b><b class='flag-5'>100</b>歐姆好?

    體驗(yàn)紫光PCIE之使用WinDriver驅(qū)動(dòng)紫光PCIE

    紫光的logos系列的PGL50H/PGL100H、logos-2全系列都集成gen2×4的PCIE硬核,且官方也提供了例程。 紫光的PCIE用起來還是挺方便的,生成IP的同時(shí)生成了對(duì)
    發(fā)表于 11-17 14:35

    限制阻抗控制性能優(yōu)化的因素是什么

    。 參數(shù)不確定性問題:阻抗控制需要估計(jì)環(huán)境參數(shù),例如物體的質(zhì)量、剛度等,但是這些參數(shù)通常存在不確定性,會(huì)影響控制性能。 穩(wěn)定性問題:阻抗控制
    的頭像 發(fā)表于 11-14 15:14 ?296次閱讀

    機(jī)器人阻抗控制實(shí)現(xiàn)規(guī)律

    從力與運(yùn)動(dòng)的角度,阻抗控制實(shí)現(xiàn)規(guī)律可以總結(jié)如下: 1. 力與位移關(guān)系:阻抗控制通過建立力與位移之間的關(guān)系來實(shí)現(xiàn)控制。 這種關(guān)系可以使用彈簧-
    的頭像 發(fā)表于 11-09 16:45 ?395次閱讀