0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADI大電流LDO產(chǎn)品陣容:滿足高性能處理器的電源要求

駿龍電子 ? 來源:駿龍電子 ? 2024-05-08 17:12 ? 次閱讀

高性能處理器 (例如最新FPGA) 對電源電壓有非常嚴(yán)格的要求,很多人可能很難找到一款能夠滿足 FPGA 電壓精度要求的大電流 LDO。本文將介紹 ADI 大電流 LDO 產(chǎn)品陣容,其中包括業(yè)界領(lǐng)先的能夠輸出 5A 電流的大電流 LDO,它被用于最新高性能處理器的電源設(shè)計中。

如何滿足高性能處理器的電源要求?

近年來,F(xiàn)PGA、ASIC、DSP 等高性能處理器實現(xiàn)了工藝小型化,其處理能力得到了顯著提高。因此對電源電壓的要求越來越低,并且需要極高的精度,例如電壓精度不超過 ±1%。另一方面,隨著功耗不斷增加,預(yù)計未來需要高精度低電壓和大電流的場所數(shù)量將會增加。

f6536bbe-0d1a-11ef-a297-92fbcf53809c.jpg

接下來介紹滿足高性能處理器的電源要求的方法。其中之一是使用低壓差 (LDO) 穩(wěn)壓器:通過在 DC/DC 轉(zhuǎn)換器和高性能處理器之間放置一個 LDO,可以相對容易地以低成本實現(xiàn)電壓穩(wěn)定和高精度。但是普通 LDO 的輸出電流有限,它通常不適合需要大電流的高性能處理器。事實上,ADI 還提供了用于為高性能處理器供電的大電流 LDO,它是穩(wěn)定 DC/DC 轉(zhuǎn)換器通過的電壓的理想選擇,其特點如下:

輸出電壓精度高

節(jié)省空間,成本低

電壓轉(zhuǎn)換能力強,壓差低

即使在 LDO 因電流不足而放棄的情況下,也可以積極使用它們。此外,如果是用于為高性能處理器供電的 LDO,則在許多情況下可能需要以下功能:

使能功能

抑制發(fā)熱功能

快速瞬態(tài)響應(yīng)

輸出電壓精度高

ADI 大電流 LDO 產(chǎn)品陣容

產(chǎn)品陣容 (1) LT3070/LT3071:具有超低壓差和快速瞬態(tài)響應(yīng)的 5A 輸出 LDO

下圖 (圖1) 為 LT3070/LT3071 的典型應(yīng)用圖,它的輸出電流高達(dá) 5A,是業(yè)界最高輸出電流產(chǎn)品之一。它是一款具有超低壓降和快速瞬態(tài)響應(yīng)的 LDO。

f663ca9a-0d1a-11ef-a297-92fbcf53809c.jpg

圖1 LT3070/LT3071 典型應(yīng)用圖

輸出適配最新處理器

輸出電流:5A

輸出電壓:0.8V~1.8V

以 50mV 為增量進(jìn)行數(shù)字配置

可進(jìn)行多路并聯(lián) (10A 或更大電流輸出)

抑制發(fā)熱

超低壓差:85mV

內(nèi)置輸入電壓跟蹤功能 (VOIC)

通過控制前端電源,可將損耗降至最低

快速瞬態(tài)響應(yīng)

最小化輸出電容 (最小值:15μF)

針對處理器啟動/宕機的優(yōu)化功能

熱關(guān)斷

使能功能

電源正常

UVLO 系列

反向電流保護(hù)

LT3071 具有模擬輸出裕度調(diào)節(jié)功能:±10% 范圍,輸出電壓可以連續(xù)調(diào)節(jié)。

產(chǎn)品陣容 (2) LT3072:雙通道,每個 2.5A 輸出可用,快速瞬態(tài)響應(yīng) LDO

LT3072 是一款雙通道 LDO,每個通道的輸出電流為 2.5A。下圖 (圖2) 為 LT3072 典型應(yīng)用圖:

f674045a-0d1a-11ef-a297-92fbcf53809c.png

圖2 LT3072 典型應(yīng)用圖

輸出適配最新處理器

輸出電流:2.5A

輸出電壓:0.6V~2.5V

以 50mV 為增量進(jìn)行數(shù)字配置

輸出精度可滿足最新處理器的需求

低輸出噪聲:12μVrms (10Hz~100Hz)

快速瞬態(tài)響應(yīng)

輸出電容最小 (低至 10μF)

優(yōu)化的處理器啟動/宕機功能

熱關(guān)斷

使能功能

UVLO 系列

電源正常標(biāo)志

反向電流保護(hù)

產(chǎn)品陣容 (3) LT3073:具有超高 PSRR 和快速瞬態(tài)響應(yīng)的 3A 輸出 LDO

下圖 (圖3) 為 LT3073 產(chǎn)品圖,它是具有極高 PSRR 的 LDO。

f67dbf4a-0d1a-11ef-a297-92fbcf53809c.png

圖3 LT3073 產(chǎn)品圖

最大限度提高高速轉(zhuǎn)換器和 RFIC 的性能

超低 RMS 噪聲:1.2μVRMS (10Hz~100kHz)

超低 1/f 噪聲:7μVP-P (0.1Hz~10Hz)

超低點噪聲:3 nV/√Hz (10kHz)

高頻 PSRR:52dB (1MHz)

壓差:45mV

輸入電壓范圍:0.6V~5.5V

輸出電壓范圍:0.5V~4.2V (數(shù)字設(shè)定)

輸出電流:3A

編程電流限制

電流監(jiān)控功能

針對處理器啟動/宕機的優(yōu)化功能

熱關(guān)斷

啟用功能

電源正常

UVLO 系列

溫度監(jiān)控功能

LT307x 系列產(chǎn)品對比

接下來對 LT307x 系列產(chǎn)品特性進(jìn)行對比,如下表 (表1) 所示,值得注意的是輸出電流和壓差。

LT3073 LT3070-1/LT3071 LT3072
輸出電流和壓差 3A,45mV 5A,85mV 2.5A (2ch),80mV
輸出電壓裕度調(diào)節(jié) 數(shù)字 LT3070-1:數(shù)字
LT3071:模擬
模擬
PSRR 52dB (1MHz 時) 36dB (100kHz 時) 43dB (100kHz 時)
RMS噪聲 1.2μV (10Hz-100kHz) 25μV (10Hz-100kHz) 12μV (10Hz-100kHz)
VIOC 功能
用于控制前一級的 DC/DC
Yes Yes Yes

表1 LT307x 系列產(chǎn)品對比表

LDO 壓差的重要性

壓差是輸入電壓與從 LDO 獲得預(yù)期輸出電壓所需的輸出電壓之間的最小差值。例如,如果 LDO 的壓差為 200mV (0.2V),則需要 5.2V 或更高的輸入電壓才能輸出 5V 電壓。LDO 產(chǎn)生的熱量由輸入和輸出之間的電壓差×輸出電流決定。輸入輸出電壓差越大,產(chǎn)生的熱量就越多,因此設(shè)計要點之一是使電壓差盡可能小。但是差值能縮小多少取決于 LDO 壓差規(guī)格:LDO 的壓差越大,選擇范圍越小。

此外,輸出電流的大小也會影響發(fā)熱量。即使電壓差條件相同,如果輸出電流為 5 倍,發(fā)熱也將為 5 倍。因此,對于大電流 LDO 而言,降低輸入輸出電壓差更為重要。典型 LDO 的壓差約為 200mV~500mV,而 LT307x 系列的壓差電壓非常低,為 45mV~85mV。由于輸入輸出之間的電壓差可以大大降低,因此即使在大電流下也可以解決 LDO 的發(fā)熱問題。

產(chǎn)品陣容 (4) LTM4709:3 通道,每個通道 3A 電流的模塊型 LDO

下圖 (圖4) 為 LTM4709 產(chǎn)品圖,它是一款模塊型大電流 LDO,該產(chǎn)品具有與 LT3073 相同的性能,輸出電流為 3A,壓差為 45mV,可在單個芯片上實現(xiàn)三個輸出通道。此外,還內(nèi)置了所有必要的外圍元件。

f690ad9e-0d1a-11ef-a297-92fbcf53809c.jpg

圖4 LTM4709 產(chǎn)品圖

LDO 所需的內(nèi)置外圍元件

電容器 ×3

電阻 ×2

性能與 LT3073 相同,每個通道的 3A 輸出

輸入電圧范囲:0.6V~5.5V

輸出電壓范圍:0.5V 至 4.2V (可編程設(shè)置)

低 RMS 噪聲:1.3μVRMS (10Hz~100kHz)

低點噪聲:3 nV/√Hz (10kHz)

高頻 PSRR:51dB (1MHz)

壓差:45mV

快速瞬態(tài)響應(yīng)

每個保護(hù)功能都遵循 LT3073

接下來對使用單通道 LT3073 和模塊化 LTM4709 來實現(xiàn)等效電路的情況進(jìn)行比較。下圖 (圖5) 為 3A×3ch 輸出時的總尺寸比較,在使用三個 LT3073 的電路配置中,包括外圍元件在內(nèi)的總尺寸為 302mm2。另一方面,包括外圍部件在內(nèi)的 LTM4709 的尺寸僅為 145mm2。通過選擇 LTM4709,可將電路的面積減小約 50%。

f6a69dac-0d1a-11ef-a297-92fbcf53809c.png

圖5 3A×3ch 輸出時的總尺寸比較

LTM4709 的優(yōu)勢不僅限于節(jié)省空間,還體現(xiàn)在單個電源中覆蓋高性能處理器所需的多個電源,有助于節(jié)省設(shè)計成本、減少組件數(shù)量和降低電路板成本等方面。ADI 大電流 LDO 獨特的 5A 輸出和模塊類型陣容有助于為最新的高性能處理器進(jìn)行電源設(shè)計,并且所有列出的產(chǎn)品均提供評估板。

應(yīng)用實例

高性能處理器

FPGA

ASIC

DS



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    18926

    瀏覽量

    227218
  • 輸出電壓
    +關(guān)注

    關(guān)注

    2

    文章

    1046

    瀏覽量

    37721
  • 電源電壓
    +關(guān)注

    關(guān)注

    2

    文章

    966

    瀏覽量

    23766
  • PSRR
    +關(guān)注

    關(guān)注

    0

    文章

    150

    瀏覽量

    39210
  • dcdc轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    8

    文章

    210

    瀏覽量

    38860

原文標(biāo)題:高性能處理器中的 ADI 大電流 LDO

文章出處:【微信號:駿龍電子,微信公眾號:駿龍電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    多內(nèi)核處理器應(yīng)用趨勢下的高性能視頻系統(tǒng)設(shè)計

    視頻監(jiān)控嵌入式平臺的可選方案。雙內(nèi)核匯聚式處理器——BF561ADSP BF561處理器是Blackfin產(chǎn)品家族中的一個具有高性能成員,它包括兩個獨立的
    發(fā)表于 03-16 10:52

    基于高性能LDO線性穩(wěn)壓的設(shè)計

    負(fù)載電流大幅度變化時LDO會有50 mV左右的調(diào)整。這是因為直流負(fù)載調(diào)制的性能被bonding wire的寄生電容所限制,直流的IR壓降通過寄生電容會直接惡化直流負(fù)載調(diào)制。   LDO
    發(fā)表于 04-14 09:52

    基于高性能LDO線性穩(wěn)壓的設(shè)計

    負(fù)載電流大幅度變化時LDO會有50 mV左右的調(diào)整。這是因為直流負(fù)載調(diào)制的性能被bonding wire的寄生電容所限制,直流的IR壓降通過寄生電容會直接惡化直流負(fù)載調(diào)制。   LDO
    發(fā)表于 08-29 09:36

    適用于高性能運算的處理器

    三星八核64位高性能處理器適用于對運算要求較高的設(shè)備.如機器人,虛擬現(xiàn)實,增加現(xiàn)實.
    發(fā)表于 03-14 15:39

    伺服控制解決方案,滿足你的電機控制方案需求

    的高要求。從優(yōu)先考慮安全和保護(hù)的角度,信號采樣和功率器件驅(qū)動應(yīng)采用隔離技術(shù)。ADI公司的 i Coupler數(shù)字隔離產(chǎn)品滿足高壓安全隔離
    發(fā)表于 10-25 10:19

    ADI SHARC處理器有哪些應(yīng)用案例

    。奧迪A5高檔雙門轎跑車的車內(nèi)娛樂系統(tǒng)奧迪設(shè)計師們選擇了Blackfin和SHARC處理器,通過多種信號處理技術(shù)重新定義了豪華車載娛樂體驗——ADSP-21362以其高性能、豐富的音頻特性組合被用于
    發(fā)表于 10-31 09:21

    為了滿足FPGA的電源要求

    ,但以該H3Reg為代表的高速瞬態(tài)響應(yīng)控制,是滿足FPGA的低電壓大電流條件下高輸出電壓精度等電源要求的關(guān)鍵要點。-對電壓精度的另一個課題–PCB板布線引起的電壓降是怎么
    發(fā)表于 12-03 14:39

    滿足最新的性能要求

    “各得其所”作為目標(biāo),具有諸多優(yōu)點。家族的產(chǎn)品陣容再豐富,如果電源IC的性能與所需功能不滿足最新的要求
    發(fā)表于 12-04 10:06

    為了滿足FPGA的電源要求

    ,但以該H3Reg為代表的高速瞬態(tài)響應(yīng)控制,是滿足FPGA的低電壓大電流條件下高輸出電壓精度等電源要求的關(guān)鍵要點。-對電壓精度的另一個課題–PCB板布線引起的電壓降是怎么
    發(fā)表于 06-25 04:20

    驅(qū)動高性能ASIC和微處理器

    驅(qū)動高性能ASIC和微處理器當(dāng)今的高性能ASIC和微處理器可能會消耗高達(dá)150W的功率。對于IV到1.5V的電源電壓,這些器件所需的
    發(fā)表于 04-10 09:25 ?17次下載

    ADI新款SHARC處理器性能提高33%

    ADI新款SHARC處理器性能提高33% Analog Devices, Inc.最新推出32位浮點數(shù)字信號處理器 SHARC 產(chǎn)品組合的
    發(fā)表于 04-12 09:46 ?628次閱讀

    處理器核心電壓要求電源管理

    今天的高性能處理器具有非常嚴(yán)格的功率要求。通常,功率要求由至少兩個電源電壓要求組成。一個電壓
    發(fā)表于 05-15 14:31 ?11次下載
    <b class='flag-5'>處理器</b>核心電壓<b class='flag-5'>要求</b>的<b class='flag-5'>電源</b>管理

    AN63-用于奔騰處理器電源;滿足VRE要求

    AN63-用于奔騰處理器電源滿足VRE要求
    發(fā)表于 04-19 14:09 ?1次下載
    AN63-用于奔騰<b class='flag-5'>處理器</b>的<b class='flag-5'>電源</b>;<b class='flag-5'>滿足</b>VRE<b class='flag-5'>要求</b>

    DN216-多相表面貼裝電源滿足AMD Athlon處理器要求,無散熱

    DN216-多相表面貼裝電源滿足AMD Athlon處理器要求,無散熱
    發(fā)表于 04-25 10:27 ?1次下載
    DN216-多相表面貼裝<b class='flag-5'>電源</b><b class='flag-5'>滿足</b>AMD Athlon<b class='flag-5'>處理器</b><b class='flag-5'>要求</b>,無散熱<b class='flag-5'>器</b>

    用于數(shù)字IC電源的雙通道LDO穩(wěn)壓設(shè)計方案

    低壓差(LDO)線性穩(wěn)壓通常用于向處理器內(nèi)核和通信電路提供干凈的電源。在這些應(yīng)用中,由于處理器和功率放大器對
    的頭像 發(fā)表于 05-16 12:01 ?2068次閱讀