0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

讓復(fù)雜的層次結(jié)構(gòu)更清楚(為昕原理圖工具Jupiter)

上海為昕科技有限公司 ? 2024-06-06 11:06 ? 次閱讀

電子原理圖用于表示電路的連接關(guān)系和組成元件,通常有非常復(fù)雜的層次結(jié)構(gòu)。

  • 分層結(jié)構(gòu)

電子原理圖通常由多個層次組成,每一層對應(yīng)不同的級別。

從頂層到底層可能包括:系統(tǒng)層、板級層、電路層和器件層等。

頂層給出系統(tǒng)的整體框架,底層則詳細描述每個器件的連接。

對于較大的功能模塊,可以進一步將其分解為更小的子模塊,形成多級層次結(jié)構(gòu)。

分解的粒度取決于模塊的復(fù)雜程度和設(shè)計者的需求。

為昕科技原理圖工具Jupiter使用hierarchial block與下層電路迅速連接,可以自定義快捷鍵直接查看子電路,大大提升設(shè)計師的效率。

wKgZomZhJdCABRT7AALxAGxVcEU318.png
  • 互連線路復(fù)雜

為了連接各分層模塊和底層元件,原理圖中需要大量的互連線路。

這些線路有多種類型,如單線、總線、模擬信號線等,布線規(guī)則較為復(fù)雜。

一些信號或電源可能需要貫穿多個層次層級,這時需要正確地在不同層次間建立連接。

在頂層原理圖中,還可以使用模塊符號相互連接,表示各功能模塊之間的交互關(guān)系。

而最底層是各種電子元件的芯片級連接細節(jié),包括數(shù)字芯片、模擬芯片、傳感器、執(zhí)行器等。

這些元件種類繁多、型號參數(shù)復(fù)雜,給原理圖帶來了較高的信息密度。

wKgZomZhJhuAcIzAAARb2z5ndL0914.png
  • 注釋說明

為了準(zhǔn)確表達設(shè)計意圖,每個層次要添加必要的文字注釋和說明,闡明功能、接口等設(shè)計意圖,提高可讀性和可維護性。

還需要遵循一致的設(shè)計規(guī)范和約束,如模塊命名、符號定義、層次層級限制等,確保層次圖的規(guī)范性。

這些對線路、模塊、電氣特性等進行的說明和限制,增加了原理圖的信息量。

wKgZomZhJjGAZu-9AAIz5uN3bUA763.pngwKgaomZhJjmAfu45AALd9IMqDzM022.png

電子原理圖的復(fù)雜層次結(jié)構(gòu)源自系統(tǒng)的復(fù)雜性、底層元件及連接的細節(jié)信息,需要工程師具備扎實的電路知識和嚴(yán)謹(jǐn)?shù)南到y(tǒng)分析能力。通過這些層次化設(shè)計技術(shù),可以更好地管控和表達復(fù)雜電子系統(tǒng)的原理圖,提升可讀性、可維護性和設(shè)計效率。

wKgaomZhJkmAevW8AARs-DaYabc296.png
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4648

    瀏覽量

    84548
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2654

    瀏覽量

    172165
  • EDA軟件
    +關(guān)注

    關(guān)注

    6

    文章

    96

    瀏覽量

    18642
收藏 人收藏

    評論

    相關(guān)推薦

    存儲器的層次結(jié)構(gòu)包括哪些

    存儲器的層次結(jié)構(gòu)是計算機系統(tǒng)中一個關(guān)鍵且復(fù)雜的部分,它決定了數(shù)據(jù)的存儲、訪問和處理效率。存儲器的層次結(jié)構(gòu)主要包括多個
    的頭像 發(fā)表于 09-10 14:28 ?108次閱讀

    原理圖工具Jupiter評測活動獲獎?wù)呱旯さ母邢耄?b class='flag-5'>為的忠實粉絲及其超強的責(zé)任感!

    這次參與評測的工程師們都表達了各自的感想和期望,深深感受到了EDA行業(yè)工程師們的熱忱和溫度。我們共同懷揣著一個夢想——推動國產(chǎn)EDA事業(yè)的崛起。
    的頭像 發(fā)表于 08-05 18:28 ?995次閱讀
    <b class='flag-5'>為</b><b class='flag-5'>昕</b><b class='flag-5'>原理圖</b><b class='flag-5'>工具</b><b class='flag-5'>Jupiter</b>評測活動獲獎?wù)呱旯さ母邢耄?b class='flag-5'>為</b><b class='flag-5'>昕</b>的忠實粉絲及其超強的責(zé)任感!

    評測活動第一名李工:我用Jupiter畫了個原理圖,然后成了段子手…

    邀請了這次參與Jupiter評測活動的第一名獲獎?wù)呃罟李工寫一下評測感想,沒想到,是位工程師界的段子手——爆笑時刻到來→李工感想各位EDA界的老鐵們,聽我給你們吹個牛!最近我參加了
    的頭像 發(fā)表于 07-31 17:42 ?621次閱讀
    評測活動第一名李工:我用<b class='flag-5'>Jupiter</b>畫了個<b class='flag-5'>原理圖</b>,然后成了段子手…

    【試用評選】原理圖設(shè)計EDA軟件(Jupiter)試用活動評選結(jié)果公布

    科技舉辦的“原理圖軟件評測大賽”圓滿落下帷幕。我們要向所有參賽者以及支持本次活動的各界人士表示最誠摯的感謝。還要感謝主辦方發(fā)燒友的大力支持。本次評測大賽吸引了來自全國各地的優(yōu)秀工程師,展現(xiàn)了我國
    的頭像 發(fā)表于 07-23 17:39 ?572次閱讀
    【試用評選】<b class='flag-5'>為</b><b class='flag-5'>昕</b><b class='flag-5'>原理圖</b>設(shè)計EDA軟件(<b class='flag-5'>Jupiter</b>)試用活動評選結(jié)果公布

    【試用評選】原理圖設(shè)計EDA軟件(Jupiter)試用活動評選結(jié)果公布

    流程,功能設(shè)計智能化,界面操作人性化,硬件工程師使用得愉悅、順暢。科技旨在通過新技術(shù)
    發(fā)表于 07-22 17:07

    原理圖設(shè)計EDA軟件試用】試用報告

    今天上傳一下對原理圖繪制報告總結(jié)一下,具體 的BUG問題點請看附件。 VMware虛擬機 系統(tǒng):WIN10專業(yè)版 直接上個吧: 省點事。哈哈 *附件:BUG提交表-第二個表1.x
    發(fā)表于 07-13 17:25

    科技VXIN原理圖工具Jupiter使用發(fā)現(xiàn)問題BUG

    申請使用上海科技VXIN原理圖工具Jupiter和元件設(shè)計工具Venues已經(jīng)有兩周了,現(xiàn)將
    發(fā)表于 06-12 00:21

    原理圖設(shè)計里兩顆重要的樹(國產(chǎn)EDA)

    原理圖里面兩顆重要的樹,那就是元件樹和網(wǎng)絡(luò)樹,作為EDA工具中的重要視圖和概念,雖然看似枯燥,但它們扮演著非常重要的角色,它們電路層次
    的頭像 發(fā)表于 05-29 17:47 ?539次閱讀
    <b class='flag-5'>原理圖</b>設(shè)計里兩顆重要的樹(國產(chǎn)EDA)

    原理圖工具Jupiter強大的連線功能

    利于電路設(shè)計和檢查。很多專業(yè)的電路設(shè)計軟件(原理圖Jupiter)都提供了強大的連線工具,以滿足各種復(fù)雜電路的連線需求。連線功能主要具有哪些作用:表示電路連接。連線可清晰地
    的頭像 發(fā)表于 05-24 18:35 ?807次閱讀
    <b class='flag-5'>原理圖</b><b class='flag-5'>工具</b><b class='flag-5'>Jupiter</b>強大的連線功能

    科技Jupiter 1.0 EDA試用

    我一直使用AD設(shè)計原理圖和PCB,對Cadence工具也十分熟悉。這一次申請上海科技Jupiter 1.0 EDA
    發(fā)表于 04-29 18:23

    【BUG收集】原理圖設(shè)計EDA軟件(Jupiter)免費評測活動常見問題及BUG收集

    感謝各位參與評測活動的工程師,請先認真閱讀評測規(guī)則和本帖頂部的視頻講解。 如遇到bug可以在本帖反饋,會由EDA的工程師們各位解答。 【軟件及使用指南】 軟件使用指南見本帖底部視頻 軟件本體請
    發(fā)表于 04-25 18:23

    利用DX-BST原理圖智能工具實現(xiàn)原理圖對比的技術(shù)方法

    導(dǎo)語:在電子設(shè)計領(lǐng)域,原理圖對比是一項非常重要的任務(wù)。傳統(tǒng)的原理圖對比過程通常需要耗費大量的時間和人力,并且容易出現(xiàn)遺漏或錯誤。然而,借助于DX-BST原理圖智能工具,我們可以以更高效
    的頭像 發(fā)表于 04-24 08:34 ?341次閱讀
    利用DX-BST<b class='flag-5'>原理圖</b>智能<b class='flag-5'>工具</b>實現(xiàn)<b class='flag-5'>原理圖</b>對比的技術(shù)方法

    原理圖設(shè)計EDA軟件(Jupiter)試用

    原理圖設(shè)計EDA軟件(Jupiter)是一款符合中國國情的原理圖設(shè)計軟件,聚焦核心功能,覆蓋原理圖
    發(fā)表于 04-12 14:30

    原理圖設(shè)計工具Jupiter

    電子產(chǎn)品原理圖設(shè)計的全流程設(shè)計功能。Jupiter有五個理念組成一、自主可控在EDA的全球和國內(nèi)市場都被國外廠家高度壟斷的環(huán)境下,在產(chǎn)業(yè)化和新工藝需求的驅(qū)動下,科技
    的頭像 發(fā)表于 04-12 10:16 ?685次閱讀
    <b class='flag-5'>原理圖</b>設(shè)計<b class='flag-5'>工具</b><b class='flag-5'>Jupiter</b>

    芯片設(shè)計復(fù)雜性處理之層次結(jié)構(gòu)概念分析

     考慮當(dāng)今使用的層次結(jié)構(gòu)形式的最簡單方法是要求工程師從概念上設(shè)計一個系統(tǒng)。他們可能會開始繪制一個包含大塊的框圖,其中包含 CPU、編碼器、顯示子系統(tǒng)等標(biāo)簽。這不是一個功能層次結(jié)構(gòu),盡管
    發(fā)表于 11-22 09:59 ?854次閱讀
    芯片設(shè)計<b class='flag-5'>復(fù)雜</b>性處理之<b class='flag-5'>層次</b><b class='flag-5'>結(jié)構(gòu)</b>概念分析