0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)分享!國產(chǎn)ARM + FPGA的SDIO通信開發(fā)介紹!

Tronlong創(chuàng)龍科技 ? 2024-05-14 08:05 ? 次閱讀
wKgaomZ1MHqAZpEZAAO9ye5AgvM678.gif

SDIO總線介紹

SDIO(Secure Digital lnput and Output),即安全數(shù)字輸入輸出接口。SDIO總線協(xié)議是由SD協(xié)議演化而來,它主要是對SD協(xié)議進行了一些擴展。

SDIO總線主要是為SDIO卡提供一個高速的I/O能力,并伴隨著較低的功耗。SDIO總線不但支持SDIO卡,而且還兼容SD內(nèi)存卡。支持SDIO的設(shè)備比如手機和相機不僅能支持SD卡,TF卡,隨著SDIO硬件設(shè)備的擴充SDIO總線的外圍能夠支持更多的SDIO設(shè)備比如Bluetooth,WIFI,GPS,Camera sensor等,它們的識別過程跟SD卡類似,主要差別是在SD協(xié)議的基礎(chǔ)上做了些擴展。


wKgZomZ1Oh-AAZdjAAAhAFvI8NA462.png

圖1SDIO總線通信原理

國產(chǎn)ARM + FPGA架構(gòu)介紹與優(yōu)勢

近年來,隨著中國新基建、中國制造2025規(guī)劃的持續(xù)推進,單ARM處理器越來越難勝任工業(yè)現(xiàn)場的功能要求,特別是如今能源電力、工業(yè)控制、智慧醫(yī)療等行業(yè),往往更需要ARM + FPGA架構(gòu)的處理器平臺來實現(xiàn)例如多路/高速AD采集、多路網(wǎng)口、多路串口、多路/高速并行DI/DO、高速數(shù)據(jù)并行處理等特定功能,因此ARM + FPGA架構(gòu)處理器平臺愈發(fā)受市場歡迎。

因此,創(chuàng)龍科技一年前正式推出了基于全志T3 +紫光同創(chuàng)Logos處理器設(shè)計的ARM + FPGA全國產(chǎn)工業(yè)核心板,國產(chǎn)化率達100%。

全志T3為準車規(guī)級芯片,四核ARM Cortex-A7架構(gòu),主頻高達1.2GHz,支持雙路網(wǎng)口、八路UART、SATA大容量存儲接口,同時支持4路顯示、GPU以及1080P H.264視頻硬件編解碼。另外,創(chuàng)龍科技已在T3平臺適配國產(chǎn)嵌入式系統(tǒng)翼輝SylixOS,真正實現(xiàn)軟硬件國產(chǎn)化。

紫光同創(chuàng)Logos PGL25G/PGL50G FPGA在工業(yè)領(lǐng)域應(yīng)用廣泛,邏輯資源分別為27072/51360,與國外友商產(chǎn)品pin to pin兼容,主要用于多通道/高速AD采集或接口拓展。因其價格低、質(zhì)量穩(wěn)定、開發(fā)環(huán)境易用等優(yōu)點,受到工業(yè)用戶的廣泛好評。尤其是開發(fā)環(huán)境,最快3天可完成從國外友商產(chǎn)品到紫光同創(chuàng)產(chǎn)品的切換。

wKgaomZ1OiGAD4DuAADvx5KsPN4617.jpg

圖2ARM + FPGA典型應(yīng)用場景

國產(chǎn)ARM + FPGA的SDIO通信案例介紹

本章節(jié)主要介紹全志科技T3與紫光同創(chuàng)Logos基于SDIO的ARM + FPGA通信方案,使用的硬件平臺為:創(chuàng)龍科技TLT3F-EVM工業(yè)評估板。最終實測寫速率為5.678MB/s,讀速率為5.744MB/s,誤碼率為0。

案例功能

該案例實現(xiàn)T3(ARM Cortex-A7)與FPGA的SDIO通信功能。

ARM端sdio_test案例實現(xiàn)SDIO Master功能,具體如下:

(1)打開SDIO設(shè)備節(jié)點,如:/dev/generic_sdio0;

(2)發(fā)送數(shù)據(jù)至SDIO總線,以及從SDIO總線讀取數(shù)據(jù);

(3)校驗數(shù)據(jù),然后打印讀寫速率、誤碼率。

FPGA端dram_sdio案例實現(xiàn)SDIO Slave功能,具體如下:

(1)FPGA將SDIO Master發(fā)送的數(shù)據(jù)保存至DRAM;

(2)SDIO Master發(fā)起讀數(shù)據(jù)時,F(xiàn)PGA從DRAM讀取數(shù)據(jù),并通過SDIO總線傳輸至SDIO Master。

wKgZomZ1Oh-AIRYwAAAoUDK2vJ4085.png

圖3ARM端程序流程圖

案例演示

評估板上電后,請先固化FPGA案例dram_sdio_xxx.sfc可執(zhí)行程序至FPGA端,F(xiàn)PGA需在ARM驅(qū)動加載前完成初始化。再將ARM端可執(zhí)行文件sdio_test、"driver\bin\generic_sdio.ko"驅(qū)動拷貝至評估板文件系統(tǒng)任意目錄下。

評估板上電啟動,在generic_sdio.ko驅(qū)動所在路徑下,執(zhí)行如下命令加載驅(qū)動。

Target#insmod -f generic_sdio.ko


wKgaomZ1Oh-ANilxAAAX8viHW74988.png

圖4


執(zhí)行如下命令,可查看設(shè)備節(jié)點。

Target#ls /dev/generic_sdio0

wKgZomZ1OiGAaprAAAAFXGHM8pg513.png

圖5


執(zhí)行如下命令,可查詢程序命令參數(shù)。

Target#./sdio_test -h

wKgaomZ1OiGAQd1PAAAOW-dx1e8418.png

圖6

執(zhí)行如下命令,ARM通過SDIO總線寫入隨機數(shù)據(jù)至FPGA DRAM,然后讀出數(shù)據(jù)、進行數(shù)據(jù)校驗,同時打印SDIO總線讀寫速率和誤碼率,如下圖所示。

Target#./sdio_test -d /dev/generic_sdio0 -s 1024

參數(shù)解析:

-d:設(shè)備節(jié)點路徑;

-s:設(shè)置傳輸數(shù)據(jù)大小,單位為Byte。

wKgZomZ1OiGAevFKAAAL-t7R0RE903.png

圖7

本次測試SDIO總線通信時鐘頻率為最高50MHz,則理論通信速率為:(50 x 4 / 8)MB/s = 25MB/s。從上圖可知,則可以清晰看到實測速率結(jié)果。

備注:實測速率相比理論速率偏低,與ARM端驅(qū)動和FPGA端邏輯實現(xiàn)、IP核配置有關(guān)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21620

    瀏覽量

    601232
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9027

    瀏覽量

    366476
  • 通信
    +關(guān)注

    關(guān)注

    18

    文章

    5949

    瀏覽量

    135782
  • SDIO
    +關(guān)注

    關(guān)注

    2

    文章

    72

    瀏覽量

    19283
收藏 人收藏

    評論

    相關(guān)推薦

    TLT507-ARM + FPGA通信案例

    TLT507-ARM + FPGA通信案例
    的頭像 發(fā)表于 01-26 11:05 ?998次閱讀
    TLT507-<b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b><b class='flag-5'>通信</b>案例

    國產(chǎn)FPGA+OMAPL138開發(fā)板體驗】(原創(chuàng))3.手把手玩轉(zhuǎn)ARMFPGA通信

    OMAP-L138(定點/浮點DSP C674x+ARM9)+ FPGA處理器的開發(fā)板。編寫TI OMAP-L138與FPGA之間的通信驅(qū)
    發(fā)表于 02-03 20:48

    國產(chǎn)FPGA+OMAPL138開發(fā)板體驗】(原創(chuàng))4.FPGA的GPMC通信ARM)EDMA

    OMAP-L138(定點/浮點DSP C674x+ARM9)+ FPGA處理器的開發(fā)板。編寫TI OMAP-L138與FPGA之間的通信驅(qū)
    發(fā)表于 02-06 14:18

    使用國產(chǎn)FPGA開發(fā),需要哪些準備

    準備抽時間學(xué)習FPGA開發(fā),國產(chǎn)的,有通用軟件可以用嗎???還是每個廠家有自己的開發(fā)工具?有沒有類似于Keil那樣的IDE開發(fā)
    發(fā)表于 04-14 19:14

    國產(chǎn)RK3568J基于FSPI的ARM+FPGA通信方案分享

    優(yōu)勢,亦可相互協(xié)作處理更復(fù)雜的問題。 ARM + FPGA常見的通信方式有PCIe、FSPI、I2C、SDIO、CSI等,今天主要介紹基于F
    發(fā)表于 07-17 10:50

    實測52.4MB/s!全國產(chǎn)ARM+FPGA的CSI通信案例分享!

    /高速AD采集或接口拓展。因其價格低、質(zhì)量穩(wěn)定、開發(fā)環(huán)境易用等優(yōu)點,受到工業(yè)用戶的廣泛好評。 圖3 ARM + FPGA典型應(yīng)用領(lǐng)域國產(chǎn)ARM
    發(fā)表于 07-17 11:25

    3568F-ARM+FPGA通信案例開發(fā)手冊

    Cortex-A55處理器 + 紫光同創(chuàng)Logos-2 PG2L50H/PG2L100H FPGA設(shè)計的異構(gòu)多核國產(chǎn)工業(yè)評估板,由核心板和評估底板組成,ARM Cortex-A55處理單元主頻高達1.8GHz
    發(fā)表于 07-25 15:12

    國產(chǎn)ARM+FPGA架構(gòu)在“能源電力”中的典型應(yīng)用詳解

    /高速AD數(shù)據(jù)采集、處理、存儲和顯示的應(yīng)用場景。目前,ARM + FPGA異構(gòu)多核框架已成為能源電力行業(yè)的經(jīng)典架構(gòu),可輕松面對廣泛的應(yīng)用場景。能源電力中“典型應(yīng)用”舉例國產(chǎn)ARM +
    發(fā)表于 03-31 16:48

    【新品體驗】國產(chǎn)FPGA+OMAPL138開發(fā)板免費試用

    開發(fā)板基于德州儀器的OMAP-L138(定點/浮點DSP C674x+ARM9)與國產(chǎn)中科億海微FPGA EO6HL45LL的《DSP+ARM+F
    發(fā)表于 12-07 10:26

    ESP32 SDIO 使用教程

    ESP32 SDIO 使用教程本文旨在說明如何使用標準的 ESP32-WROOM-32D 開發(fā)板進行 SDIO通信。本文檔適用于所有需要與 ESP32
    發(fā)表于 11-23 17:51 ?233次下載
    ESP32 <b class='flag-5'>SDIO</b> 使用教程

    基于國產(chǎn)ARM與低成本FPGA高速通信的3種方案

    對于成本不敏感且通信速率要求的較高分立式ARM+FPGA場合,一般使用PCIe通信接口。但對成本敏感的分立式ARM+FPGA場合,PCIe通信
    的頭像 發(fā)表于 10-27 13:06 ?2512次閱讀

    一文告訴你全國產(chǎn)ARM+FPGA核心板憑什么那么強!

    此背景下,ARM+FPGA架構(gòu)的需求應(yīng)運而生。在能源電力、工業(yè)控制等工業(yè)領(lǐng)域上,既要實現(xiàn)ARMFPGA的高速通信,也要實現(xiàn)性能與成本的完美控制、最優(yōu)
    的頭像 發(fā)表于 02-26 12:02 ?3981次閱讀

    RK3568-ARM+FPGA通信案例開發(fā)手冊 (一)

    RK3568-ARM+FPGA通信案例開發(fā)手冊 (一)
    的頭像 發(fā)表于 01-19 10:31 ?979次閱讀
    RK3568-<b class='flag-5'>ARM+FPGA</b><b class='flag-5'>通信</b>案例<b class='flag-5'>開發(fā)</b>手冊 (一)

    技術(shù)分享!國產(chǎn)ARM + FPGASDIO通信開發(fā)介紹!

    SDIO總線介紹 SDIO(Secure Digital lnput and Output),即安全數(shù)字輸入輸出接口。SDIO總線協(xié)議是由SD協(xié)議演化而來,它主要是對SD協(xié)議進行了一些
    的頭像 發(fā)表于 05-14 14:02 ?619次閱讀
    <b class='flag-5'>技術(shù)</b>分享!<b class='flag-5'>國產(chǎn)</b><b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>的<b class='flag-5'>SDIO</b><b class='flag-5'>通信</b><b class='flag-5'>開發(fā)</b><b class='flag-5'>介紹</b>!

    國產(chǎn)ARM + FPGASDIO通信開發(fā)介紹

    SDIO(Secure Digital lnput and Output),即安全數(shù)字輸入輸出接口。SDIO總線協(xié)議是由SD協(xié)議演化而來,它主要是對SD協(xié)議進行了一些擴展。
    的頭像 發(fā)表于 05-17 14:26 ?607次閱讀
    <b class='flag-5'>國產(chǎn)</b><b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>的<b class='flag-5'>SDIO</b><b class='flag-5'>通信</b><b class='flag-5'>開發(fā)</b><b class='flag-5'>介紹</b>!