0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用熱阻矩陣進行LDO熱分析的指南

納芯微 ? 來源:納芯微 ? 作者:納芯微 ? 2024-09-03 09:34 ? 次閱讀

低壓降線性穩(wěn)壓器LDO)因其工作原理,雖然能以低成本提供高電源質(zhì)量,但也會不可避免地產(chǎn)生損耗和發(fā)熱問題。面對大壓降、大電流,LDO將長時間處于較高的工作溫度范圍,可能影響其使用壽命和可靠性。因此,通過事先分析和評估LDO在特定工作環(huán)境下的溫度,并采取一定的措施,可以有效地避免芯片在長時間的高溫下發(fā)生熱關(guān)斷和老化。

芯片的結(jié)溫主要取決于其功耗、散熱條件和環(huán)境溫度。因此,通過選擇不同的封裝版本來降低芯片的結(jié)與環(huán)境的熱阻,是一種降低結(jié)溫的有效解決方案。

目錄

1. 芯片熱阻介紹

2. 使用熱阻矩陣進行熱分析

2.1. 對θJA的誤解

2.2. 理解ΨJC & θJC

3. 在EVM板上進行LDO結(jié)溫和熱阻測試

1. 芯片熱阻介紹

由于芯片結(jié)構(gòu)復(fù)雜,通常通過仿真得到熱阻的理論計算值。而在芯片實際工程應(yīng)用中,工程師們將理論熱阻與實際應(yīng)用問題相結(jié)合,加以歸類,得出一些具有明顯物理意義的熱阻。下圖展示了芯片焊接在PCB上時的熱阻網(wǎng)絡(luò)。

wKgZombWZ6-AESxWADrXwjjNwQo270.jpg

圖1 芯片熱阻網(wǎng)絡(luò)(來源:納芯微)

圖中,熱量從結(jié)向上通過封裝體傳遞到封裝外殼的頂部,它們之間的熱阻之和被稱為θJC(top);熱量從結(jié)向下,通過粘合劑、引線框架基島傳遞到底部散熱焊盤,其熱阻之和被稱為θJB;此外,通過圖中所有材料和結(jié)構(gòu),從結(jié)到外部環(huán)境的所有方向的熱量,所有路徑的整體熱阻被稱為θJA。

雖然這些熱阻可以通過建模仿真獲得,但由于存在制造誤差及其他原因,可能不甚準確。因此,在工程實踐中,通常通過芯片發(fā)熱和溫差,來計算熱阻。熱阻的定義如下:

wKgaombWZ7GARQUTAABZNvugGmM238.jpg

(1-1)(來源:納芯微)

這意味著不論是減少芯片的發(fā)熱、改用散熱性能更好的大型封裝、增加散熱器和風(fēng)扇,還是改進PCB的散熱設(shè)計,都可以減少芯片溫升。

2. 使用熱阻矩陣進行熱分析
2.1. 對θJA的誤解

我們可以在芯片的數(shù)據(jù)手冊(datasheet)中找到一個熱阻信息矩陣,其中就包含了上述θJA和θJC(top)等參數(shù)。下表摘自NSR31系列LDO的數(shù)據(jù)手冊。NSR31完整版數(shù)據(jù)手冊官網(wǎng)鏈接:https://www.novosns.com/10v-low-consumption-ldo-685

wKgZombWZ7GAJfwCAACUhGaKeRk631.png

表1 NSR31系列的熱阻信息(來源:納芯微)

需要注意的是,許多工程師會使用θJA、環(huán)境溫度和芯片功耗,來計算結(jié)溫,但這可能會產(chǎn)生較大的計算誤差。
從上節(jié)圖1的θJA定義可以看出,其值不僅由芯片本身決定,還很大程度上取決于具體使用的PCB。不同的應(yīng)用PCB的散熱面積、層數(shù)、銅厚、板厚、材料、器件布局等方面各不相同,因此,θJA的值在不同的應(yīng)用PCB上會有很大差異。大多數(shù)工程師都很關(guān)注自己PCB上芯片的狀態(tài)。因此,在熱設(shè)計中不建議使用θJA,θJA的主要優(yōu)勢在于比較不同封裝類型的熱性能方面。

通常而言,幾乎所有芯片數(shù)據(jù)手冊中的θJA,都是使用行業(yè)標準板測量或仿真而得的示例值。這些行業(yè)標準平臺被稱為JEDEC High-K或JEDEC Low-K板。此外,這些JEDEC 板僅由安裝在3"x3"板上的一個IC器件組成,與實際工程應(yīng)用中的PCB有顯著差異。

2.2. 理解ΨJC& θJC

為了解決應(yīng)用端的實際問題,表中還提供了熱特性參數(shù)Ψ。這是聯(lián)合電子器件工程委員會(JEDEC)在20世紀90年代定義的熱指標。就評估現(xiàn)代封裝器件結(jié)溫而言,它是一個更為便利的指標。Ψ代表的是結(jié)與參考點之間的溫差與芯片消耗的總功率的比值,它只是一個構(gòu)造出的參數(shù)。雖然其公式和單位(°C/W)與Rθ非常相似,但Ψ實際上并不是一個“熱阻”參數(shù),其定義如下:

wKgaombWZ7KAXIVwAAAzRCXxeIM411.jpg

(2-1)(來源:納芯微)

其中,ΨJC是結(jié)到殼的熱特性參數(shù),TJC是結(jié)到殼的溫差,PD是芯片的總耗散功率。因此,求TJ時,首先要測量外殼溫度TC,計算芯片的總耗散功率PD,再使用以下公式計算:

wKgZombWZ7KAbXhDAAAk2trneQI772.jpg

(2-2)(來源:納芯微)

其中,ΨJC可以通過數(shù)據(jù)手冊中的熱阻信息矩陣獲取。當芯片外部散熱條件固定時,ΨJC與θJC成正比。與不同應(yīng)用端差異很大的θJA相比,雖然ΨJC也受到PCB散熱能力的影響,但我們可以近似地認為,在大多數(shù)應(yīng)用中,該影響并不顯著。具體原因如下。

公式(2-2)可以進一步寫為:

wKgaombWZ7KAAqYMAAA3wiHDxak541.jpg

(2-3)(來源:納芯微)

式中:PC是從結(jié)向上通過封裝體傳遞到封裝外殼頂部的熱功率。由此可得:

wKgZombWZ7OAAsiyAAAl05QURmQ264.jpg

(2-4)(來源:納芯微)

即ΨJC與θJA成正比,其值為從結(jié)到殼頂部的熱功率與芯片總耗散功率的比值。

wKgaombWZ7OAf6n1AAC877_dJyY101.jpg

圖2 芯片熱阻網(wǎng)絡(luò)簡圖(來源:納芯微)

如圖2所示,根據(jù)熱阻網(wǎng)絡(luò)的“并聯(lián)電阻分流公式”關(guān)系,功率比相當于熱阻比的倒數(shù):

wKgZombWZ7SAQb0rAABePYWRvj8068.jpg

(2-5)(來源:納芯微)

式中:θCA為殼到環(huán)境的熱阻。當沒有在芯片表面安裝散熱器時,θCA遠大于θJC。由此可得,ΨJC小于θJA,因此,在工程上的實際PCB中,使用ΨJC估算結(jié)溫的誤差,遠小于使用θJA來估算的誤差。


3. 在EVM板上進行LDO結(jié)溫和熱阻測試
由于集成電路外部被塑封料(mold compound)包裹,結(jié)沒有暴露在外,因此我們無法通過熱電偶或紅外溫度計,直接測量芯片內(nèi)部結(jié)點的溫度。對于許多大型封裝集成電路,例如CPUGPU,通常會集成一個熱傳感器,用于測量TJ。但對于小型封裝集成電路,由于受到尺寸和成本的限制,大都沒有這種TJ傳感器的功能。因此,我們必須通過測試和熱分析來估算TJ。
NSR31/33/35系列LDO有8種封裝,具體信息如表2所示。采用不同封裝的各類熱阻已在芯片數(shù)據(jù)手冊的熱阻矩陣中標明。其信息概述如下。

wKgaombWZ7WAdrGQAAEjRZK9uQ8463.png

表2 NSR3x系列的熱阻信息(來源:納芯微)

(1)熱數(shù)據(jù)基于:JEDEC標準高K型材、JESD 51-7、四層板。

表2中所有參數(shù)均根據(jù)JEDEC標準獲得。通過表θJA比較可知,SOT-23-5L封裝的散熱性能最差,TO263-5封裝的散熱性能最好。當需要獲取LDO在特定應(yīng)用電路板上的結(jié)溫時,可以使用公式(2-2):

式中:

wKgZombWZ7WANZAXAABHlpH8CtY825.jpg

(3-1)(來源:納芯微)

式中:VIN代表LDO輸入電壓,VOUT代表LDO輸出電壓,IOUT代表LDO輸出電流

接下來以NSR31050-QSTAR為例,在EVM板上測量和計算其結(jié)溫和實際熱阻θ'JA,以供參考。具體來說,EVM板采用四層設(shè)計(88mm x 53mm),銅厚為1盎司,總散熱面積約為4600平方毫米,如圖3所示。

wKgaombWZ7aABifqAAXRlKbSZFQ321.jpg

圖3 NSR31050-QSTAR EVM板(來源:納芯微)

在室溫通風(fēng)恒定的情況下,通過給LDO施加一定的電壓和負載,可以將其功耗從0W增加到接近熱關(guān)斷。在不同功耗設(shè)置下,讓芯片工作5分鐘溫度穩(wěn)定后,使用手持式紅外測溫儀測量芯片頂殼的溫度。利用環(huán)境溫度、殼溫、功耗和ΨJC的公式,來對EVM板上芯片的結(jié)溫和熱阻θ'JA進行估算。結(jié)果如表3所示。

wKgZombWZ7aAEhvVAAD5KFuhueM741.png

表3 NSR3x系列的熱信息(來源:納芯微)

wKgaombWZ7iAAoXBAAVoKWQW_vM715.jpg

圖4 部分殼溫的紅外測量結(jié)果(來源:納芯微)

從表3可以看出,在此EVM板上,測得的結(jié)到環(huán)境的熱阻θ'JA約為77.5°C/W,遠低于JEDEC 標準的207.9°C/W。

綜上所述,在實際應(yīng)用中,芯片存在多種熱傳導(dǎo)途徑,熱量亦通過多個通道傳遞。我們很難像估算總功耗一樣,準確得到由特定途徑傳導(dǎo)的功耗。因此,熱特性參數(shù)ΨJC更適合用于估算結(jié)溫,利用熱特性參數(shù)ΨJC,同時結(jié)合公式(3-1)來估算結(jié)溫更為準確和嚴謹。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    1852

    瀏覽量

    152737
  • 熱阻
    +關(guān)注

    關(guān)注

    1

    文章

    103

    瀏覽量

    16374
  • 矩陣
    +關(guān)注

    關(guān)注

    0

    文章

    418

    瀏覽量

    34420
收藏 人收藏

    評論

    相關(guān)推薦

    干貨!PCB Layout 設(shè)計指導(dǎo)

    ,Middle layer 1 和 2 只進行 5505mm2 的大面積銅箔 Layout。但是、Middle layer 2 沒有 和過孔連接。在這種情況下,改變 Bottom layer 銅箔面積時
    發(fā)表于 09-20 14:07

    關(guān)于OPA564疑問求解

    上圖是OPA564規(guī)格書中的參數(shù): 問題: 1)如果使用DWP封裝,按照參考的PCB銅皮散熱設(shè)計,是否總的就是為83W/°C(33+50); 2)如果使用DWD封裝,自己選
    發(fā)表于 09-05 07:07

    THS4271的Rjb是多大啊,怎么計算?

    THS4271的Rjb是多大啊,怎么計算?
    發(fā)表于 07-30 07:11

    降低PCB的設(shè)計方法有哪些

    在電子設(shè)備的設(shè)計過程中,降低PCB(印制電路板)的至關(guān)重要,以確保電子組件能在安全的溫度范圍內(nèi)可靠運行。以下是幾種設(shè)計策略,旨在減少PCB的并提高其散熱性能: 1. 選用高熱導(dǎo)
    的頭像 發(fā)表于 05-02 15:58 ?2616次閱讀

    pcb的測量方法有哪些

    的測量 測量的標準方法依賴于熱導(dǎo)率的概念,其中是材料導(dǎo)熱能力的倒數(shù)。 2. 絕熱板法(Guarded Heat Plate Method) PCB的平面結(jié)構(gòu)使得對其未組裝狀態(tài)下
    的頭像 發(fā)表于 05-02 15:44 ?2850次閱讀

    什么是PCB 因素有哪些

    PCB,全稱為印制電路板,是衡量印制電路板散熱性能的一個重要參數(shù)。它是指印制電路板上的發(fā)熱元件(如電子器件)與環(huán)境之間的阻值,用于
    的頭像 發(fā)表于 05-02 15:34 ?2656次閱讀

    和散熱的基礎(chǔ)知識

    共讀好書 什么是 是表示熱量傳遞難易程度的數(shù)值。是任意兩點之間的溫度差除以兩點之間流動的熱流量(單位時間內(nèi)流動的熱量)而獲得的值。
    的頭像 發(fā)表于 04-23 08:38 ?614次閱讀
    <b class='flag-5'>熱</b><b class='flag-5'>阻</b>和散熱的基礎(chǔ)知識

    請問如何使用矩陣進行低壓降線性穩(wěn)壓器LDO分析呢?

    低壓降線性穩(wěn)壓器(LDO)因其工作原理,雖然能以低成本提供高電源質(zhì)量,但也會不可避免地產(chǎn)生損耗和發(fā)熱問題。
    的頭像 發(fā)表于 04-02 14:19 ?890次閱讀
    請問如何使用<b class='flag-5'>熱</b><b class='flag-5'>阻</b><b class='flag-5'>矩陣</b><b class='flag-5'>進行</b>低壓降線性穩(wěn)壓器<b class='flag-5'>LDO</b>的<b class='flag-5'>熱</b><b class='flag-5'>分析</b>呢?

    MOS管測試失效分析

    MOS管瞬態(tài)測試(DVDS)失效品分析如何判斷是封裝原因還是芯片原因,有什么好的建議和思路
    發(fā)表于 03-12 11:46

    是什么意思 符號

    (Thermal Resistance),通常用符號Rth表示,是衡量材料或系統(tǒng)對熱能傳遞的阻礙程度的物理量。類似于電阻對電流流動的阻礙作用,描述了溫度差與通過材料的熱流量之
    的頭像 發(fā)表于 02-06 13:44 ?2926次閱讀
    <b class='flag-5'>熱</b><b class='flag-5'>阻</b>是什么意思 <b class='flag-5'>熱</b><b class='flag-5'>阻</b>符號

    粘接層空洞對功率芯片的影響

    ,對器件通電狀態(tài)下的溫度場進行計算,討論空洞對于的影響。有限元仿真結(jié)果表明,隨著芯片粘接層空洞越大,器件隨之增大,在低空洞率下,
    的頭像 發(fā)表于 02-02 16:02 ?393次閱讀
    粘接層空洞對功率芯片<b class='flag-5'>熱</b><b class='flag-5'>阻</b>的影響

    如何減少pcb的影響

    減少PCB(印刷電路板)的是提高電子系統(tǒng)可靠性和性能的關(guān)鍵。以下是一些有效的技巧和策略,用于降低PCB的: 在設(shè)計PCB時,選擇元器件和基板材料是一個至關(guān)重要的步驟。這是因為不
    的頭像 發(fā)表于 01-31 16:58 ?525次閱讀

    影響pcb基本的因素有哪些

    PCB(印刷電路板)的基本是指阻礙熱量從發(fā)熱元件傳遞到周圍環(huán)境的能力。越低,散熱效果越好。在設(shè)計和制造PCB時,了解和優(yōu)化
    的頭像 發(fā)表于 01-31 16:43 ?844次閱讀

    同步分析

    分析儀主要測量和研究材料的以下特性:  DSC:熔化、結(jié)晶、相變、反應(yīng)溫度和反應(yīng)、燃燒熱、比熱?! G:熱穩(wěn)定性、分解、氧化-還原、吸附和解吸、自由水和晶體水含量、成分比計算。一、測試儀器:久
    發(fā)表于 11-27 09:54 ?0次下載

    差示掃描量分析方法

    的特性進行分析,軟件記錄樣品隨溫度變化而發(fā)生的變化曲線,然后進行數(shù)據(jù)的分析。差示掃描量儀能測什么?1、相變
    的頭像 發(fā)表于 11-21 13:37 ?937次閱讀
    差示掃描量<b class='flag-5'>熱</b>法<b class='flag-5'>熱</b><b class='flag-5'>分析</b>方法