產(chǎn)品描述
LBSP11020X-PE是一款基于PCIe總線架構(gòu)的高性能中頻信號(hào)采集處理模塊,具備2/4通道高性能ADC,采用Xilinx公司XC7K325T/410T FPGA作為實(shí)時(shí)處理器,遵循PCIe2.0 x8總線規(guī)范,并針對(duì)此系列板卡提供多種操作系統(tǒng)下完善的SDK開發(fā)套件。 外觀已申請(qǐng)專利
圖1 產(chǎn)品實(shí)物圖(四通道滿配)
外觀已申請(qǐng)專利
產(chǎn)品特點(diǎn)
ADC指標(biāo)優(yōu)異
支持結(jié)構(gòu)加固
開發(fā)支持完善
產(chǎn)品成熟度高
支持快速交付
支持接入第三方軟件(GNU Radio、LabVIEW、MATLAB)
指標(biāo)特性
表1 指標(biāo)特性
原理框圖
圖2 原理框圖
典型應(yīng)用
本產(chǎn)品可廣泛應(yīng)用于通信、偵察、雷達(dá)、頻譜、衛(wèi)星、儀器儀表等領(lǐng)域。
技術(shù)指標(biāo)
1、ADC指標(biāo)
a)采集通道數(shù):2 路/4路可選;
b)輸入接口:SSMA;
c)輸入阻抗:50Ω;
d)采樣率:最大支持250MSPS(典型值96MSPS、100MSPS、102.4MSPS、192MSPS、200MSPS、204.8MSPS、250MSPS);
e)量化位數(shù):16bit;
f) SFDR:≥85dBFS @Fin=70MHz AIN and 250MSPS、200MSPS、100MSPS;
g) SNR:≥70dBFS @Fin=70MHz AIN and 250MSPS、200MSPS、100MSPS。
2、時(shí)鐘指標(biāo)
a)支持內(nèi)時(shí)鐘(默認(rèn))、外參考2種工作模式;
b)板載時(shí)鐘:板載溫補(bǔ)晶振,頻率精度0.5ppm;
c)外參考波形:正弦波;
d)外參考頻率:10MHz;
e)外參考幅度:5±1dBm。
3、FPGA信號(hào)處理指標(biāo)
a) FPGA型號(hào):Xilinx XC7K325T(可升級(jí)為XC7K410T);
b)板載緩存:1組獨(dú)立DDR3(64bit),容量2GByte;
c)啟動(dòng)方式:板載QSPI FLASH,容量128Mb,上電自啟動(dòng)。
4、總線規(guī)范
a)總線規(guī)范:PCIe2.0 x8;
b)驅(qū)動(dòng)環(huán)境:Windows7(含)以上桌面版操作系統(tǒng)、Windows Server 2008(含)以上服務(wù)版操作系統(tǒng)、Kylin-Desktop-V10-Release-2107-arm64(linux-4.4.131)系統(tǒng);
c) PCIe 總線傳輸帶寬:上行≥2GB/s。
軟件支持
平臺(tái)軟件數(shù)據(jù)處理業(yè)務(wù)包含:數(shù)據(jù)采集、DMA上傳、參數(shù)測(cè)量、固件升級(jí)、健康管理。
圖3 軟件框圖
1、設(shè)備驅(qū)動(dòng)
提供主控與模塊連接的PCIe驅(qū)動(dòng)。
2、設(shè)備管理
a)支持主控通過PCIe驅(qū)動(dòng)掃描識(shí)別該模塊;
b)支持設(shè)備的打開/連接,關(guān)閉/斷聯(lián)操作;
c) 支持通過配置文件對(duì)設(shè)備對(duì)象相關(guān)參數(shù)進(jìn)行靈活配置。
3、寄存器讀寫
a)支持對(duì)BAR空間進(jìn)行讀寫;
b)提供同步阻塞方式的寄存器操作模式。
4、數(shù)據(jù)采集
a) 數(shù)據(jù)通過PCIe總線傳輸至主控上位機(jī);
b)支持8通道獨(dú)立DMA傳輸。
5、固件升級(jí)
支持軟件升級(jí)FPGA固件。
6、健康管理
支持溫度、電壓、DDR狀態(tài)、時(shí)鐘狀態(tài)、鏈路狀態(tài)等監(jiān)測(cè)。
7、參數(shù)測(cè)量
a)信號(hào)測(cè)量:信噪比、帶寬等;
b)信號(hào)標(biāo)定:參考電平、中心頻率等;
c)諧波分析:測(cè)量指定載波頻率的多達(dá)10次諧波 ;
d) 數(shù)字解調(diào)分析:RMS EVM(%),RMS Mag(%),I/Q Offset,Freq Error, RF Power。
8、交互界面
a)提供基于QT+QML的跨平臺(tái)人機(jī)交互上位機(jī)應(yīng)用程序;
b)提供頻譜顯示、信號(hào)測(cè)量、信號(hào)標(biāo)定、瀑布圖等軟件應(yīng)用交互功能;
c)支持對(duì)設(shè)備進(jìn)行參數(shù)配置;
d)具備ADC通道數(shù)據(jù)管理功能。
支持各種主流的開發(fā)工具,可根據(jù)需求定制FPGA 底層邏輯,大大加快開發(fā)進(jìn)度,可實(shí)現(xiàn)差異化的算法和系統(tǒng)。
物理與電氣特征
a)模塊尺寸:233.33*126.31*21.59mm(含殼體);
b)模塊供電:PCIe供電;
c)典型功耗:40W;
d)散熱方式:風(fēng)冷散熱;
e)工作溫度:-40℃~+55℃。
圖4 結(jié)構(gòu)外觀(四通道滿配)
表2 接口說明
產(chǎn)品訂購
(部分圖片來源于網(wǎng)絡(luò),侵刪)
審核編輯 黃宇
-
adc
+關(guān)注
關(guān)注
98文章
6391瀏覽量
543759 -
信號(hào)采集
+關(guān)注
關(guān)注
6文章
227瀏覽量
67846 -
PCIe
+關(guān)注
關(guān)注
15文章
1200瀏覽量
82350
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論