0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽思靈推出基于 16nm UltraScale+ MPSoC 架構(gòu)的 All Programmable RFSoC 在單芯片上集成 RF 數(shù)據(jù)轉(zhuǎn)換器

YCqV_FPGA_EETre ? 來(lái)源:未知 ? 作者:佚名 ? 2017-10-10 11:05 ? 次閱讀

賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今日宣布其 Zynq UltraScale+ RFSoC 系列開(kāi)始發(fā)貨,該系列是通過(guò)一個(gè)突破性的架構(gòu)將 RF 信號(hào)鏈集成在一個(gè)單芯片SoC 中,致力于加速 5G 無(wú)線(xiàn)、有線(xiàn) Remote-PHY 及其它應(yīng)用的實(shí)現(xiàn)?;?16nm UltraScale+ MPSoC 架構(gòu)的 All Programmable RFSoC 在單芯片上集成 RF 數(shù)據(jù)轉(zhuǎn)換器,可將系統(tǒng)功耗和封裝尺寸減少最高達(dá) 50%-70%,而且其軟判決前向糾錯(cuò) (SD-FEC) 內(nèi)核可滿(mǎn)足 5G 和 DOCSIS 3.1 標(biāo)準(zhǔn)要求。隨著芯片樣片向多家客戶(hù)發(fā)貨, Zynq UltraScale+ RFSoC 系列早期試用計(jì)劃現(xiàn)已啟動(dòng)。

用于 RF 信號(hào)鏈的片上系統(tǒng)

Zynq RFSoC 將 RF 數(shù)據(jù)轉(zhuǎn)換器、SD-FEC 內(nèi)核以及高性能 16nm UltraScale+ 可編程邏輯和 ARM? 多處理系統(tǒng)完美集成在一起打造出了一個(gè)全面的模數(shù)信號(hào)鏈。射頻-數(shù)字信號(hào)調(diào)節(jié)與處理通常分派給不同的獨(dú)立子系統(tǒng)中,但 Zynq UltraScale+ RFSoC 將模擬、數(shù)字和嵌入式軟件設(shè)計(jì)集成到單個(gè)單芯片器件上,實(shí)現(xiàn)了高度的系統(tǒng)穩(wěn)健性。該系列器件具有如下特性:

  • 8 個(gè) 4GSPS 或 16 個(gè) 2GSPS 12 位 ADC

  • 8-16 個(gè)4GSPS 14 位 DAC

  • SD-FEC 內(nèi)核、LDPC 和 Turbo 編解碼器完美集成在一起,可滿(mǎn)足 5G 和1 標(biāo)準(zhǔn)要求

  • ARM 處理子系統(tǒng),采用四核 Cortex-A53 和雙核 Cortex-R5

  • 16nm UltraScale+ 可編程邏輯配有集成 Nx100G 內(nèi)核

  • 多達(dá) 930,000 個(gè)邏輯單元和超過(guò) 4,200 個(gè) DSP Slice

Zynq RFSoC 系列支持的應(yīng)用包括 massive-MIMO 的遠(yuǎn)端射頻單元、毫米波移動(dòng)回程、5G 基帶、固定無(wú)線(xiàn)訪(fǎng)問(wèn)、有線(xiàn) Remote-PHY 節(jié)點(diǎn)、測(cè)試測(cè)量、衛(wèi)星通信等高性能 RF 應(yīng)用。

5G 無(wú)線(xiàn)

Zynq UltraScale+ RFSoC 器件能為下一代無(wú)線(xiàn)基礎(chǔ)架構(gòu)提供帶寬密集型系統(tǒng)。如果沒(méi)有系統(tǒng)級(jí)的突破,5 倍帶寬、100 倍用戶(hù)數(shù)據(jù)速率、1000 倍網(wǎng)絡(luò)容量等在內(nèi)的 5G 要求均無(wú)法實(shí)現(xiàn)。Zynq UltraScale+ RFSoC 集成了分立式 RF 數(shù)據(jù)轉(zhuǎn)換器和信號(hào)鏈優(yōu)化技術(shù),這樣 Massive-MIMO 的遠(yuǎn)端射頻單元、無(wú)線(xiàn)回程和固定無(wú)線(xiàn)訪(fǎng)問(wèn)不僅可實(shí)現(xiàn)高信道密度,而且還能將功耗和封裝尺寸減小 50%-75%。在 5G 基帶應(yīng)用中,多個(gè)集成 SD-FEC 內(nèi)核相對(duì)于軟核實(shí)現(xiàn)方案而言,可將系統(tǒng)吞吐量提升 10-20 倍,并可滿(mǎn)足嚴(yán)格的功耗和散熱要求。

有線(xiàn) Remote-PHY

同樣,在下一代有線(xiàn)寬帶服務(wù)領(lǐng)域,Zynq RFSoC 也實(shí)現(xiàn)了封裝尺寸、能效和硬件靈活性的完美組合,可支持 Remote-PHY 系統(tǒng)。分布式訪(fǎng)問(wèn)架構(gòu)推動(dòng) DOCSIS 3.x PHY 功能從集中頭端設(shè)備轉(zhuǎn)移到靠近消費(fèi)者的 Remote-PHY 節(jié)點(diǎn)。通過(guò)用無(wú)所不在的以太網(wǎng)傳輸取代低效的模擬光傳輸,網(wǎng)絡(luò)的容量、規(guī)模和性能得到了大幅提升。通過(guò) RF 集成和支持 LDPC FEC 的信號(hào)鏈,RFSoC 能確保靈活的 R-PHY 部署,從而可滿(mǎn)足 DOCSIS3.1 更高的頻譜效率要求。

供貨情況

Zynq UltraScale+ RFSoC 器件樣片現(xiàn)已發(fā)貨。支持 Zynq UltraScale+ RFSoC 器件的 Vivado? 設(shè)計(jì)套件早期試用計(jì)劃現(xiàn)已啟動(dòng)。對(duì) Zynq UltraScale+ RFSoC 早期試用計(jì)劃感興趣的客戶(hù)可聯(lián)系您所在地的賽靈思代表。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    130961
  • RF
    RF
    +關(guān)注

    關(guān)注

    65

    文章

    3029

    瀏覽量

    166306
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    352

    瀏覽量

    27898
  • 5G
    5G
    +關(guān)注

    關(guān)注

    1351

    文章

    48177

    瀏覽量

    560851

原文標(biāo)題:RFSoC 開(kāi)始發(fā)貨了!全面加速 5G 無(wú)線(xiàn)、有線(xiàn) Remote-PHY及其它應(yīng)用

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ADC16DV160芯片雙通道高性能CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)

    電子發(fā)燒友網(wǎng)站提供《ADC16DV160芯片雙通道高性能CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-22 10:39 ?0次下載
    ADC<b class='flag-5'>16</b>DV160<b class='flag-5'>單</b><b class='flag-5'>芯片</b>雙通道高性能CMOS模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>數(shù)據(jù)</b>表

    ADC12L063芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)

    電子發(fā)燒友網(wǎng)站提供《ADC12L063芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-22 10:31 ?0次下載
    ADC12L063<b class='flag-5'>單</b><b class='flag-5'>芯片</b>CMOS模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>數(shù)據(jù)</b>表

    ADC12010芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)

    電子發(fā)燒友網(wǎng)站提供《ADC12010芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-22 10:15 ?0次下載
    ADC12010<b class='flag-5'>單</b><b class='flag-5'>芯片</b>CMOS模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>數(shù)據(jù)</b>表

    一個(gè)更適合工程師和研究僧的FPGA提升課程

    Suite 1 設(shè)計(jì) FPGA; 嵌入式設(shè)計(jì)課程 02 ● 設(shè)計(jì) Zynq UltraScale+ RFSoC; ● 面向軟件開(kāi)發(fā)者的Zynq UltraScale+MPSoC
    發(fā)表于 06-05 10:09

    芯片 集成電路IC 轉(zhuǎn)換器PT2399數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《芯片 集成電路IC 轉(zhuǎn)換器PT2399數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 03-28 15:02 ?3次下載

    中國(guó)臺(tái)灣將資助當(dāng)?shù)?b class='flag-5'>16nm以下芯片研發(fā) 最高補(bǔ)貼50%

    最新消息,中國(guó)臺(tái)灣經(jīng)濟(jì)部門(mén)(MOEA)推出了一項(xiàng)針對(duì)16nm及以下芯片研發(fā)的補(bǔ)貼計(jì)劃,旨在支持當(dāng)?shù)仄髽I(yè),幫助中國(guó)臺(tái)灣成為集成電路設(shè)計(jì)的領(lǐng)先者。
    的頭像 發(fā)表于 03-21 14:19 ?695次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?235次閱讀
    AMD<b class='flag-5'>推出</b>全新Spartan <b class='flag-5'>UltraScale+</b> FPGA系列

    AMD發(fā)布全新FPGA:升級(jí)16nm、功耗驟降60%

    收購(gòu)已經(jīng)整整兩年,AMD FPGA產(chǎn)品和業(yè)務(wù)也一直不斷取得新的進(jìn)步,今天又正式發(fā)布了全新的FPGA產(chǎn)品“Spartan UltraScale
    的頭像 發(fā)表于 03-07 11:46 ?950次閱讀
    AMD發(fā)布全新FPGA:升級(jí)<b class='flag-5'>16nm</b>、功耗驟降60%

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最新成員,特別針對(duì)成本敏感型邊緣應(yīng)用進(jìn)行了優(yōu)化
    的頭像 發(fā)表于 03-07 10:15 ?515次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專(zhuān)為邊緣端各種I/O密集型應(yīng)用設(shè)計(jì)。
    的頭像 發(fā)表于 03-06 11:09 ?651次閱讀

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?723次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b><b class='flag-5'>芯片</b>的DFX設(shè)計(jì)注意事項(xiàng)

    zcu102和zcu104有什么區(qū)別

    和ZCU104的區(qū)別。 首先,讓我們先了解一下ZCU102和ZCU104的基本信息。ZCU102采用最新的系統(tǒng)級(jí)集成(SoC)架構(gòu),搭
    的頭像 發(fā)表于 01-04 10:54 ?2568次閱讀

    PT2399芯片IC集成電路轉(zhuǎn)換器規(guī)格書(shū)

    電子發(fā)燒友網(wǎng)站提供《PT2399芯片IC集成電路轉(zhuǎn)換器規(guī)格書(shū).pdf》資料免費(fèi)下載
    發(fā)表于 12-26 10:16 ?3次下載

    針對(duì)UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(2)

    UltraScale/UltraScale+芯片開(kāi)始支持BUFG_*、PLL和MMCM出現(xiàn)在動(dòng)態(tài)區(qū),7系列FPGA中這些時(shí)鐘資源只能在靜態(tài)區(qū)。
    的頭像 發(fā)表于 12-21 09:12 ?789次閱讀
    針對(duì)<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b><b class='flag-5'>芯片</b>DFX應(yīng)考慮的因素有哪些(2)

    針對(duì)UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(1)

    對(duì)于UltraScale/UltraScale+芯片,幾乎FPGA內(nèi)部所有組件都是可以部分可重配置的
    的頭像 發(fā)表于 12-14 16:16 ?550次閱讀
    針對(duì)<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b><b class='flag-5'>芯片</b>DFX應(yīng)考慮的因素有哪些(1)