0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

dsp2812有多少個(gè)引腳_引腳定義詳解

小茗技術(shù)員 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 2017-10-19 10:57 ? 次閱讀

什么是dsp2812

DSP2812是TI公司新推出的功能強(qiáng)大的TMS320F2812的32位定點(diǎn)DSP,是TMS320LF2407A的升級(jí)版本,最大的特點(diǎn)是速度比TMS320LF2407A有了質(zhì)的飛躍,從最高40M躍升到TMS320F2812的150M,處理數(shù)據(jù)位數(shù)也從16位定點(diǎn)躍升到32位定點(diǎn)。最大的亮點(diǎn)是其擁有EVA、EVB事件管理器和配套的12位16通道的AD數(shù)據(jù)采集,使其對(duì)電機(jī)控制得心應(yīng)手。再加上豐富的外設(shè)接口,如CAN、SCI等,在工控領(lǐng)域占有不少份額。

dsp2812有多少個(gè)引腳

看是那種封裝的,如果是PGF封裝就是176管腳,如果是BGA的封裝就128腳。一般用PGF封裝。

iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

dsp2812引腳定義詳解

iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭
iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭
iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭
iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭
iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭
iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

圖1 主要元件位置示意圖

開(kāi)發(fā)板采用一個(gè)TPS767D301芯片為整個(gè)系統(tǒng)供電,采用一個(gè)LED作為上電指示,添加了手動(dòng)復(fù)位功能,將2812的全部引腳引出,開(kāi)發(fā)板主要元件及其位置如圖1所示。

iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

表1 開(kāi)發(fā)板插接件

P1~P4將2812的全部有用引腳引出,以便用于擴(kuò)展。每個(gè)插接件的第一腳用方形焊盤(pán)表示。下面圖表分別描述了P1~P4的引腳排列及每個(gè)引腳的功能。

iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

圖2 P1的引腳排列

引腳 功能 引腳 功能

1 ADCINA7 2 ADCINA6

3 ADCINA5 4 ADCINA4

5 ADCINA3 6 ADCINA2

7 ADCINA1 8 ADCINA0

9 ADCINB1 10 ADCINA0

11 ADCINB3 12 ADCINB2

13 ADCINB5 14 ADCINB4

15 ADCINB7 16 ADCINB6

17 3.3V_IO 18 GND

19 MDRA 20 XA0

21 MDXA 22 XD0

23 MCLKRA 24 XD1

25 XD2 26 MFSXA

27 MFSRA 28 MCLKXA

29 3.3V_IO 30 XD3

31 GND 32 XD4

33 SPICLKA 34 SPISTEA

35 XD5 36 XD6

37 SPISIMOA 38 SPISOMI

39 XRDn 40 XA1

41 XZCS0AND1n 42 PWM7

43 3.3V_IO 44 GND

表2 P1引腳功能描述
iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

圖3 P2引腳排列

引腳 功能 引腳 功能

1GND 2 3. 3V_IO

3XHOLDAn4T4CTRIP

5XWE6XA3

7CANTA8XZCS2n

9CANRA10SCITB

11SCIRB12PWM1

13PWM214PWM3

15PWM416XD12

17XA1418XA13

19XPLLDISn20XD14

21XA1222XZCS6AND7n

23XA1124XA10

17XD1318PWM5

表四引腳功能描述

iOS11.1 beta3又來(lái)了 每周一次的iOS系統(tǒng)更新何時(shí)到頭

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    4771

    瀏覽量

    96176
  • DSP2812
    +關(guān)注

    關(guān)注

    5

    文章

    29

    瀏覽量

    22282
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    LDO穩(wěn)壓器的引腳定義

    引腳定義是其基本功能和連接方式的重要組成部分,不同的LDO穩(wěn)壓器可能具有不同的引腳配置,但通常包括以下幾個(gè)基本引腳。
    的頭像 發(fā)表于 09-11 11:12 ?189次閱讀

    DDR4接口引腳定義及功能

    DDR4(Double Data Rate 4)接口引腳的具體定義和功能是一個(gè)復(fù)雜且詳細(xì)的話(huà)題,涉及到電源、地、控制信號(hào)、時(shí)鐘信號(hào)、地址信號(hào)以及數(shù)據(jù)信號(hào)等多個(gè)方面。
    的頭像 發(fā)表于 09-04 12:39 ?898次閱讀

    貼片電容和引腳電容什么不同嗎?

    貼片電容和引腳電容(通常指的是引腳的電解電容或其他類(lèi)型電容)在多個(gè)方面存在顯著的不同,以下是對(duì)兩者區(qū)別的詳細(xì)分析: 1. 外形與封裝 貼片電容 :通常體積較小,采用表面貼裝技術(shù)(SMT),直接焊接
    的頭像 發(fā)表于 08-27 13:52 ?127次閱讀

    NUCLEO-H753ZI stlink串口引腳定義的fmc引腳沖突要怎么辦?

    用的是NUCLEO-H753ZI開(kāi)發(fā)板,但是stlink串口引腳和我需要定義的fmc引腳沖突(fmc驅(qū)動(dòng)lcd),要怎么辦!
    發(fā)表于 05-31 07:46

    常見(jiàn)芯片引腳定義及其功能

    在電子領(lǐng)域中,芯片作為核心部件,其引腳是實(shí)現(xiàn)與外部電路連接的關(guān)鍵部分。每個(gè)引腳都有其特定的代號(hào)和功能,它們共同協(xié)作,使得芯片能夠正常工作。本文將對(duì)常見(jiàn)芯片引腳定義及其功能進(jìn)行詳細(xì)介紹
    的頭像 發(fā)表于 05-23 16:07 ?1.2w次閱讀

    IN628E的引腳復(fù)用

    引腳
    橙群微電子
    發(fā)布于 :2024年05月21日 16:25:59

    USART上對(duì)應(yīng)RTS的GPIO引腳不需要定義嗎?

    大家都知道USART中RX和TX這兩個(gè)引腳的功能,它們是USART串行通信最常見(jiàn)和必不可少的兩個(gè)引腳。但是USART的其他引腳如USART_
    發(fā)表于 04-25 08:05

    B-L475E-IOT01A可以使用的ADC通道多少個(gè)

    請(qǐng)問(wèn),我正在考慮使用B-L475E-IOT01A這塊板子,這個(gè)板子上可以使用的ADC通道多少個(gè)?(ADC通道的引腳數(shù))
    發(fā)表于 03-20 06:11

    SD卡座的引腳定義詳細(xì)分析

    SD卡座是SD卡與主板之間的接口,其主要作用是傳輸數(shù)據(jù)和供電。SD卡座通常有9個(gè)引腳,關(guān)于SD卡座的引腳定義,不同引腳
    的頭像 發(fā)表于 02-27 15:33 ?3250次閱讀
    SD卡座的<b class='flag-5'>引腳</b><b class='flag-5'>定義</b>詳細(xì)分析

    使用BGM210L創(chuàng)建一個(gè)定義PCB,是否可以與GPIO引腳共享調(diào)試引腳?

    你好 我想使用 BGM210L 創(chuàng)建一個(gè)定義 PCB,并在此自定義 PCB 上實(shí)現(xiàn)調(diào)試接口(SWCLK、SWDIO 等)。 由于只有幾個(gè)引腳可用,是否可以共享用于調(diào)試的
    發(fā)表于 01-16 08:12

    繼電器的引腳定義是什么?

    繼電器通常有多個(gè)引腳,每個(gè)引腳都有不同的功能。
    的頭像 發(fā)表于 12-15 18:24 ?2095次閱讀

    dsp2812的spi連接AD7988-5,波形總是出現(xiàn)一點(diǎn)相位失真怎么解決?

    我使用的是ti的dsp2812的spi連接AD7988-5,一切都工作的很好,但是波形總是出現(xiàn)一點(diǎn)相位失真,例如測(cè)試3000Hz正弦波會(huì)出現(xiàn)幾個(gè)Hz的頻率錯(cuò)誤,AD7988-5的輸入端是測(cè)試的信號(hào)
    發(fā)表于 12-15 07:00

    edp接口定義引腳說(shuō)明

    接口的引腳定義和功能。 一、主要引腳功能 VDD(Pin 1):供電引腳,提供正電壓。 GND(Pin 2):地引腳,提供零電位。 HPD(
    的頭像 發(fā)表于 12-08 10:41 ?1.6w次閱讀

    AD5764只SYNC引腳,SYNC引腳的功能是否與片選引腳相似?

    個(gè)應(yīng)用采用AD974和AD5764,我想使用MCU的一個(gè)SPI端口來(lái)控制兩個(gè)芯片。這要求兩個(gè)芯片具有片選
    發(fā)表于 11-27 07:38

    PCIe引腳定義和PCIe協(xié)議層介紹

    本文我們將向大家介紹PCIe引腳定義以及PCIe協(xié)議層。
    發(fā)表于 09-26 11:39 ?1.4w次閱讀
    PCIe<b class='flag-5'>引腳</b><b class='flag-5'>定義</b>和PCIe協(xié)議層介紹