當(dāng)頻率很高時(shí),電容不再被當(dāng)做集總參數(shù)看待,寄生參數(shù)的影響不可忽略。寄生參數(shù)包括Rs,等效串聯(lián)電阻(ESR)和Ls等效串聯(lián)電感(ESL)。
電容器實(shí)際等效電路如圖1所示,其中C為靜電容,1Rp為泄漏電阻,也稱為絕緣電阻,值越大(通常在GΩ級以上),漏電越小,性能也就越可靠。因?yàn)镻p通常很大(GΩ級以上),所以在實(shí)際應(yīng)用中可以忽略,Cda和Rda分別為介質(zhì)吸收電容和介質(zhì)吸收電阻。介質(zhì)吸收是一種有滯后性質(zhì)的內(nèi)部電荷分布,它使快速放電后處于開路狀態(tài)的電容器恢復(fù)一部分電荷。
ESR和ESL對電容的高頻特性影響最大,所以常用如圖1(b)所示的串聯(lián)RLC簡化模型,可以計(jì)算出諧振頻率和等效阻抗:
▲圖1 去耦電容模型圖
電容器串聯(lián)RLC模型的頻域阻抗圖如下圖2所示,電容器在諧振頻率以下表現(xiàn)為容性;在諧振頻率以上時(shí)表現(xiàn)為感性,此時(shí)的電容器的去耦作用逐漸減弱。同時(shí)還發(fā)現(xiàn),電容器的等效阻抗隨著頻率的增大先減小后增大,等效阻抗最小值為發(fā)生在串聯(lián)諧振頻率處的ESR。
▲圖2 電容器串聯(lián)RLC模型的頻域阻抗圖
由諧振頻率式(4-8)可得出,容值大小和ESL值的變化都會(huì)影響電容器的諧振頻率,如圖3所示。由于電容在諧振點(diǎn)的阻抗最低,所以設(shè)計(jì)時(shí)盡量選用fR和實(shí)際工作頻率相近的電容。在工作頻率變化范圍很大的環(huán)境中,可以同時(shí)考慮一些fR較小的大電容與fR較大的小電容混合使用。
▲圖3 容值和ESL的變化對電容器頻率特性的影響
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:電容頻率的這些小特點(diǎn),你們都知道嗎?
文章出處:【微信號:Mouser-Community,微信公眾號:貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
ESR,是Equivalent Series Resistance三個(gè)單詞的縮寫,翻譯過來就是“等效串連電阻”?! ±碚撋希粋€(gè)完美的電容,自身不會(huì)產(chǎn)生任何能量損失,但是實(shí)際上,因?yàn)橹圃?b class='flag-5'>電容的材料
發(fā)表于 12-30 16:04
因?yàn)橄嗤葜?,電壓的陶?b class='flag-5'>電容,在不同的封裝下,ESR和ESL是不一樣的,在PCB設(shè)計(jì)的時(shí)候要考慮這些,所以想問下電容的ESR和
發(fā)表于 07-16 13:15
ESL的影響。隨著電容器在高頻領(lǐng)域的應(yīng)用越來越多,ESR和ESL與靜電容量值一樣,成為表示
發(fā)表于 04-25 08:00
在電路設(shè)計(jì)中,經(jīng)常會(huì)遇到一個(gè)問題,濾波電路中電容器容值的大小該如何選?。科鋵?shí)電容值得選取主要由電容容抗決定,電容容抗包括ESR和
發(fā)表于 05-24 08:16
和Rda分別為介質(zhì)吸收電容和介質(zhì)吸收電阻。介質(zhì)吸收是一種有滯后性質(zhì)的內(nèi)部電荷分布,它使快速放電后處于開路狀態(tài)的電容器恢復(fù)一部分電荷。
發(fā)表于 05-31 06:25
在公司面試的時(shí)候 關(guān)于RLC最最基本的電路相關(guān)問題會(huì)是經(jīng)常詢問的嗎?比如ESR,ESL對電容的影響這種類型的會(huì)問嗎?
發(fā)表于 03-05 07:34
我們的引出腳是非常的短的。我們在應(yīng)用陶瓷電容的時(shí)候一般不去考慮ESR。但是我們需要注意下面的頻率特性,陶瓷電容很多時(shí)候會(huì)用在高頻下,實(shí)際的
發(fā)表于 05-21 15:09
ESR,是EquivalentSeriesResistance三個(gè)單詞的縮寫,翻譯過來就是“等效串連電阻”。 理論上,一個(gè)完美的電容,自身不會(huì)產(chǎn)生任何能量損失,但是實(shí)際上,因?yàn)橹圃?b class='flag-5'>電容的材料
發(fā)表于 05-25 06:50
DC-DC電路電容等效電阻ESR和等效電感ESL,如題。
發(fā)表于 12-17 10:38
?0次下載
呈現(xiàn)電容的特性,在自諧振點(diǎn)之后,呈現(xiàn)電感的特性,并且隨著感抗值和頻率的增加,對于高頻信號的退耦和旁路作用也隨之減弱。因此對于電容的選擇,不僅
發(fā)表于 04-09 17:51
?1.8w次閱讀
電子發(fā)燒友網(wǎng)為你提供ESR,ESL,如何影響電容?資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
發(fā)表于 04-04 08:57
?16次下載
降低ESL,降低高頻區(qū)域的阻抗,因?yàn)樵陬l率超過超過自諧振頻率fs之后,電容呈現(xiàn)的是感抗,跟ESL相關(guān),這時(shí)候降低ESL,就可以降低
發(fā)表于 02-08 13:46
?3399次閱讀
ESR和ESL對電容的高頻特性影響最大,所以常用如圖1(b)所示的串聯(lián)RLC簡化模型,可以計(jì)算出諧振頻率和等效阻抗
發(fā)表于 12-08 11:38
?637次閱讀
陶瓷電容以其小尺寸、高耐壓、優(yōu)良頻率和穩(wěn)定性,在高頻電路設(shè)計(jì)中占據(jù)重要地位。其低損耗、低ESR和ESL及穩(wěn)定溫度特性,滿足
發(fā)表于 08-27 11:03
?161次閱讀
陶瓷電容以其小尺寸、高耐壓、優(yōu)良頻率和穩(wěn)定性,在高頻電路設(shè)計(jì)中占據(jù)重要地位。其低損耗、低ESR和ESL及穩(wěn)定溫度特性,滿足
發(fā)表于 08-27 11:40
?201次閱讀
評論