74HC4052D,653是一款高性能的雙單極四投模擬開關(guān)(2x SP4T),專為模擬或數(shù)字4:1多路復(fù)用和解復(fù)用應(yīng)用而設(shè)計(jì)。每個(gè)開關(guān)具有四個(gè)獨(dú)立的輸入/輸出(nY0,nY1,nY2,nY3)和一個(gè)公共輸入/輸出(nZ)。該器件還配備了數(shù)字使能輸入(E)以及兩個(gè)數(shù)字選擇輸入(S0和S1)。在E為高電平時(shí),開關(guān)處于關(guān)閉狀態(tài),輸入端具有鉗位二極管,允許通過限流電阻將輸入連接到超過VCC的電壓。
74HC4052D,653邏輯符號(hào)
主要參數(shù)
參數(shù) | 值 |
通道數(shù)量 | 8 通道 |
配置 | 2 x 1:4 |
導(dǎo)通電阻 | 最大值 240 Ω |
運(yùn)行時(shí)間 | 最大值 83 ns |
空閑時(shí)間 | 最大值 64 ns |
工作電源電壓 | 5 V |
工作溫度范圍 | -40 °C 至 +125 °C |
安裝風(fēng)格 | SMD/SMT |
封裝/箱體 | SO-16 |
高度 | 1.45 mm |
長度 | 10 mm |
寬度 | 4 mm |
電源類型 | 單電源,雙電源 |
關(guān)閉隔離 | 典型值 -50 dB |
電源電流 | 最大值 0.32 mA |
最大雙電源電壓 | +/- 5 V |
功率耗散 | 500 mW (1/2 W) |
傳播延遲時(shí)間 | 15 ns |
電源電壓范圍 | 最大 10 V,最小 2 V |
單位重量 | 200.700 mg |
特點(diǎn)與優(yōu)勢
寬模擬輸入電壓范圍:支持-5 V至+5 V的信號(hào)。
低導(dǎo)通電阻:
VCC-VEE=4.5 V時(shí)典型值為80Ω
VCC-VEE=6.0 V時(shí)典型值為70Ω
VCC-VEE=9.0 V時(shí)典型值為60Ω
邏輯電平轉(zhuǎn)換:支持5 V邏輯與±5 V模擬信號(hào)之間的兼容通信。
內(nèi)置“斷開后接通”特性,確保操作的靈活性。
符合JEDEC標(biāo)準(zhǔn)7A,確保高品質(zhì)。
輸入電平:74HC4052支持CMOS電平,74HCT4052支持TTL電平。
ESD保護(hù):符合HBM JESD22-A114F標(biāo)準(zhǔn),保護(hù)超過2000 V;符合MM JESD22-A115-A標(biāo)準(zhǔn),保護(hù)超過200 V;符合CDM JESD22-C101E標(biāo)準(zhǔn),保護(hù)超過1000 V。
工作溫度范圍:可選擇-40°C至+85°C和-40°C至+125°C版本。
應(yīng)用領(lǐng)域
模擬多路復(fù)用和解復(fù)用:廣泛應(yīng)用于信號(hào)處理和數(shù)據(jù)傳輸。
數(shù)字多路復(fù)用和解復(fù)用:適用于數(shù)字信號(hào)的選擇和分配。
信號(hào)門控:用于控制和管理信號(hào)流向。
74HC4052D,653-引腳圖
74HC4052D,653-功能圖
74HC4052D,653-封裝尺寸
審核編輯 黃宇
-
封裝
+關(guān)注
關(guān)注
125文章
7597瀏覽量
142153 -
Vcc
+關(guān)注
關(guān)注
2文章
305瀏覽量
35444 -
開關(guān)IC
+關(guān)注
關(guān)注
0文章
19瀏覽量
2271
發(fā)布評論請先 登錄
相關(guān)推薦
評論