0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

layer上定義的track走線軌道詳解

數(shù)字后端IC芯片設(shè)計 ? 2017-11-30 14:19 ? 次閱讀

今天要給大家介紹的數(shù)字后端基本概念是Track。Track是指走線軌道,和row一樣,可以約束走線器的走線方向。信號線通常必須走在track上。Std Cell的高度通常用metal2 track pitch來表示,常用的 std cell 庫有 7T /9T /12T,就是以 track 來區(qū)分的, 9T 就是說 std cell 的高度范圍內(nèi)可以走九條線,所以一般來講, 7T cell 的 size 最小, 9T cell 的 size 稍大。

下圖中五顏六色的線條就是每層layer上定義的track走線軌道

通常我們在design的technology lef中定義Track的屬性,如下圖所示:

LAYER M1

TYPE ROUTING ;

DIRECTION VERTICAL ;

PITCH 0.090 0.064;

OFFSET 0.000 0.000;

MAXWIDTH 2 ;

WIDTH 0.032;

上述M1 layer的定義中,TYPE ROUTING代表這是一層走線層,我們還有其他的type包括Implant,Masterslice等。

DIRECTION代表這層Metal prefer走線方向,這邊值得注意的是,每層track會分為pref track和non pref track。pref track就是這層layer上主流的走線方向,那剩下的non pref track就是非主流方向。因此上述例子中的主流走線方向就是vertical(縱向),非主流就是橫向(honrizontal)。通常。走non-pref track的wire會比較寬,這樣就比較占用繞線資源。所以,一般不推薦使用non-pref track。特別是在先進工藝的設(shè)計中,繞線資源極其緊張,一般很少用到non-pref track.

PITCH就是每條track之間的間距,上述例子中,垂直方向間距是0.09,水平方向是0.064.

OFFSET就是第一條track偏離起始點的距離

WIDTH就代表默認(rèn)這層layer上wire的寬度,MAXWIDTH就代表最高不能超過多少width

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Track
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    9784
  • Layer
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    6627

原文標(biāo)題:數(shù)字后端基本概念介紹——Track

文章出處:【微信號:IC_Physical_Design,微信公眾號:數(shù)字后端IC芯片設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB問題

    `為什么下圖中PCB正反面不同??着c孔之間為直接通路。為什么背面的環(huán)繞迂回。小白菜提問,求高手詳解。謝謝`
    發(fā)表于 10-29 08:46

    Altium AD16在畫pcb不讓過孔跟著一起動的方法

    具體設(shè)置方法功能如下:1、Unselected via/track= Drag , 直接托動過孔或,過孔或會跟著
    發(fā)表于 05-27 01:45

    四層板電源層添加層時只能選擇add layer

    問一個比較弱智的問題,如果我使用的是四層板,中間兩層分別為地和電源層,并且想要在電源層,我在添加層的時候,是不是只能選擇add layer而不是add plane?我現(xiàn)在是add plane,怎么能夠?qū)崿F(xiàn)在電源層
    發(fā)表于 07-04 04:36

    使用AD(Altium Designer)畫PCB報錯Net Antennae Track的解決方案

    : Track (4766.404mil,4567.236mil)(4953.804mil,4567.236mil) on Top Layer 這種問題一般是因為,有類似天線的布線: 這種情況可能是布線之前在扇出的時候扇出了,后續(xù)
    發(fā)表于 07-05 06:03

    詳解AD中PCB各層定義

    1、TOP LAYER(頂層布線層):設(shè)計為頂層銅箔。如為單面板則沒有該層。2、BOMTTOM LAYER(底層布線層):設(shè)計為底層銅箔
    發(fā)表于 07-05 08:28

    Altium中PCB鍍錫的方法

    PCB設(shè)計時,有時候需要在不增加PCB線寬度的情況下提高該通過大電流的能力(載流能力),通常的方法是給該導(dǎo)線鍍錫(或者錫);下面以在PCB頂層
    發(fā)表于 09-06 15:57

    PCB的設(shè)計細(xì)節(jié)詳解

    0.8mm,并盡可能的走在電源層。因為電源承載著大的電流。使用粗的能有助于電池的壽命和DC/DC轉(zhuǎn)換的電驅(qū)動以及降低紋波噪聲。連接
    發(fā)表于 04-13 16:09

    主板的和布局設(shè)計詳解

    主板的和布局設(shè)計詳解
    發(fā)表于 01-17 19:47 ?0次下載

    PCB板多長的才是傳輸

    傳輸定義是有信號回流的信號(由兩條一定長度導(dǎo)線組成,一條是信號傳播路徑,另一條是信號返回路徑),最常見的傳輸也就是我們PCB板
    的頭像 發(fā)表于 11-06 10:25 ?5792次閱讀

    詳解電源和地之間的電感

    其中W為線寬度,l為線長度,可以發(fā)現(xiàn)PCB電感與敷銅厚度無關(guān),電感主要由長度l決定。
    的頭像 發(fā)表于 01-19 09:11 ?4235次閱讀
    <b class='flag-5'>詳解</b>電源和地之間的<b class='flag-5'>走</b><b class='flag-5'>線</b>電感

    PCB越細(xì),電阻越大?

    比如PCB兩端分別定義A端和B端,電路板電后,測量A端的電壓值為3.3V,B端電壓為3.1V,也就是這根
    的頭像 發(fā)表于 02-08 13:59 ?3309次閱讀

    詳解pcb電流

    詳解pcb電流
    的頭像 發(fā)表于 10-30 15:59 ?1715次閱讀

    詳解高密 PCB布線的垂直導(dǎo)電結(jié)構(gòu) (VeCS)

    詳解高密 PCB布線的垂直導(dǎo)電結(jié)構(gòu) (VeCS)
    的頭像 發(fā)表于 11-28 17:00 ?1248次閱讀
    <b class='flag-5'>詳解</b>高密 PCB<b class='flag-5'>走</b><b class='flag-5'>線</b>布線的垂直導(dǎo)電結(jié)構(gòu) (VeCS)

    電路板的蛇形是什么

    電路板的蛇形(也被稱為蛇行、蜿蜒或曲折布線)是PCB設(shè)計中一種常見的技術(shù)。這種方式在信號完整性、電磁兼容性和時序控制方面有其獨特的
    的頭像 發(fā)表于 02-01 18:07 ?2211次閱讀

    PCB線寬度定義與計算方法詳解

    PCB 是放置在非導(dǎo)電或隔離基材的細(xì)導(dǎo)電銅線,用于將信號和電源傳輸?shù)秸麄€電路。銅具有特定的寬度,我們稱之為
    發(fā)表于 04-05 09:58 ?3096次閱讀
    PCB<b class='flag-5'>走</b>線寬度<b class='flag-5'>定義</b>與計算方法<b class='flag-5'>詳解</b>