0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ARM, Intel和MIPS之間的詳細(xì)區(qū)別分析

機(jī)器學(xué)習(xí)算法與人工智能 ? 2017-12-18 15:41 ? 次閱讀

安卓支持3類處理器(CPU):ARM, Intel和MIPS。其中ARM無疑被使用得最為廣泛。Intel因?yàn)槠占坝谂_(tái)式機(jī)和服務(wù)器而被人們所熟知,然而對(duì)移動(dòng)行業(yè)影響力相對(duì)較小。MIPS在32位和64位嵌入式領(lǐng)域中歷史悠久,獲得了不少的成功,可目前Android的采用率在三者中最低。

總之,ARM現(xiàn)在是贏家而Intel是ARM的最強(qiáng)對(duì)手。那么ARM處理器和Intel處理器到底有何區(qū)別?為什么ARM如此受歡迎?你的智能手機(jī)或平板電腦用的是什么處理器到底重要不重要?

處理器(CPU)

中央處理器(CPU)是你智能設(shè)備的大腦。它的任務(wù)是通過執(zhí)行一系列指令來驅(qū)動(dòng)你的設(shè)備,包括顯示屏,觸摸屏,調(diào)制解調(diào)器等,讓一坨塑料金屬混合物變成閃亮的智能手機(jī)或者平板電腦。移動(dòng)設(shè)備非常復(fù)雜,其中的處理器需要執(zhí)行數(shù)百萬行指令才能完成人們希望這些設(shè)備去做的事。速度和功耗對(duì)處理器來說至關(guān)重要。速度影響用戶體驗(yàn),功耗影響電池壽命。完美的移動(dòng)設(shè)備必須有好性能以及低功耗。

這就是為什么選擇什么樣的處理器很重要。一個(gè)超級(jí)耗電,反應(yīng)遲鈍的處理器會(huì)很快吸干你的電池,而一個(gè)考究的,高效的處理器給你帶來高性能和長(zhǎng)久的電池壽命??傮w而言,ARM和Intel處理器的第一個(gè)區(qū)別是,前者使用精簡(jiǎn)指令集(RISC),而后者使用復(fù)雜指令集(CISC)。通俗而言,精簡(jiǎn)指令集規(guī)模較小,更接近原子操作,而復(fù)雜指令集規(guī)模較大,更加復(fù)雜。所謂原子操作,是指每條指令的工作大都可以由處理器在一個(gè)操作內(nèi)完成,例如對(duì)兩個(gè)寄存器做加法。復(fù)雜指令集的指令描述某個(gè)意圖,但是處理器必須執(zhí)行3或4個(gè)更簡(jiǎn)單的指令來實(shí)現(xiàn)這個(gè)意圖。例如,可以命令一個(gè)復(fù)雜指令集處理器對(duì)2個(gè)數(shù)求和,并把結(jié)果存入主內(nèi)存中。為了完成這個(gè)命令,處理器首先從地址1中取得第一個(gè)數(shù)(操作1),然后從地址2中取得另一個(gè)數(shù)(操作2),然后求和(操作3),等等。

所有的現(xiàn)代處理器都使用一種所謂微指令的概念,這是一個(gè)處理器內(nèi)部的指令集合,用來描述處理器可以做的原子操作。復(fù)雜指令集處理器實(shí)際上執(zhí)行了3條微指令。對(duì)精簡(jiǎn)指令集處理器而言,其指令跟其微指令十分接近。而復(fù)雜指令集處理器的指令需要先被轉(zhuǎn)換成一些更精簡(jiǎn)的微指令(就像前面的復(fù)雜指令集處理器做加法的例子中那樣)。也就是說精簡(jiǎn)指令集處理器中的解碼器(負(fù)責(zé)告訴處理器到底要干些什么的東東)要簡(jiǎn)單得多,而簡(jiǎn)潔意味著高效和低功耗。

制造工藝

ARM和Intel處理器的另外一個(gè)主要區(qū)別是ARM從來只是設(shè)計(jì)低功耗處理器。其宗旨是設(shè)計(jì)低功耗處理器,這是他們的強(qiáng)項(xiàng)。而Intel的強(qiáng)項(xiàng)是設(shè)計(jì)超高性能的臺(tái)式機(jī)和服務(wù)器處理器,并且的確做的不錯(cuò)。Intel是臺(tái)式機(jī)的服務(wù)器行業(yè)的老大。過去的20年里我所有的PC,筆記本和服務(wù)器(除了一個(gè)外)用的都是Intel的處理器。然而進(jìn)入移動(dòng)行業(yè)時(shí),Intel依然使用和臺(tái)式機(jī)同樣的復(fù)雜指令集架構(gòu),試圖將其硬塞入給移動(dòng)設(shè)備使用的體積較小的處理器中。

Intel i7處理器平均發(fā)熱率為45瓦?;贏RM的片上系統(tǒng)(其中包括圖形處理器)的發(fā)熱率最大瞬間峰值大約是3瓦,約為Intel i7處理器的1/15。Intel現(xiàn)如今是個(gè)巨頭,雇傭了大量的聰明人。其最新的Atom系列處理器采用了跟ARM處理器類似的溫度控制設(shè)計(jì),為此Intel必須使用最新的22納米制造工藝。一般而言,制造工藝的納米數(shù)越小,能量的使用效率越高。ARM處理器使用更低的制造工藝,擁有類似的溫控效果。比如,高通曉龍805處理器使用28納米制造工藝。

對(duì)于64位計(jì)算,ARM和Intel也有一些顯著區(qū)別。你知不知道,Intel并沒有開發(fā)64位版本的x86指令集。這個(gè)64位的指令集,名為x86-64(有時(shí)簡(jiǎn)稱為x64),實(shí)際上是AMD設(shè)計(jì)開發(fā)的。故事是這樣的:Intel想搞64位計(jì)算,它知道如果從自己的32位 x86架構(gòu)進(jìn)化出的64位架構(gòu)的話,新架構(gòu)效率會(huì)很低。于是它搞了一個(gè)新64位處理器項(xiàng)目名為IA64。由此制造出了Itanium系列處理器。同時(shí)AMD知道自己造不出能與IA64兼容的處理器,于是它把x86擴(kuò)展一下,加入了64位尋址和64位寄存器。最終出來的架構(gòu),人稱AMD64,成為了64位版本的x86處理器的標(biāo)準(zhǔn)。

IA64項(xiàng)目并不算得上成功,現(xiàn)如今基本被放棄了。Intel最終采用了AMD64。Intel當(dāng)前給出的移動(dòng)方案,是采用了AMD開發(fā)的64位指令集(有些許差別)的64位處理器。

ARM的故事很不一樣:看到移動(dòng)設(shè)備對(duì)64位計(jì)算的需求后,ARM于2011年發(fā)布了ARMv8 64位架構(gòu),這是為了下一代ARM指令集架構(gòu)工作若干年后的結(jié)晶。為了基于原有的原則和指令集,開發(fā)一個(gè)簡(jiǎn)明的64位架構(gòu),ARMv8使用了兩種執(zhí)行模式,AArch32和AArch64。

ARM, Intel和MIPS之間的詳細(xì)區(qū)別分析

顧名思義,一個(gè)運(yùn)行32位代碼,一個(gè)運(yùn)行64位代碼。ARM設(shè)計(jì)的巧妙之處,是處理器在運(yùn)行中可以無縫地在兩種模式間切換。這意味著64位指令的解碼器是全新設(shè)計(jì)的,不用兼顧32位指令,而處理器依然可以向后兼容。

異構(gòu)計(jì)算

ARM, Intel和MIPS之間的詳細(xì)區(qū)別分析

ARM的big.LITTLE架構(gòu)是一項(xiàng)Intel一時(shí)無法復(fù)制的創(chuàng)新。在big.LITTLE架構(gòu)里,處理器可以是不同類型的。傳統(tǒng)的雙核或者四核處理器中包含同樣的2個(gè)核或者4個(gè)核。一個(gè)雙核Atom處理器中有兩個(gè)一模一樣的核,提供一樣的性能,擁有相同的功耗。ARM通過big.LITTLE向移動(dòng)設(shè)備推出了異構(gòu)計(jì)算。這意味著處理器中的核可以有不同的性能和功耗。當(dāng)設(shè)備正常運(yùn)行時(shí),使用低功耗核,而當(dāng)你運(yùn)行一款復(fù)雜的游戲是,使用的是高性能的核。

這是什么做到的呢?設(shè)計(jì)處理器的時(shí)候,要考慮大量的技術(shù)設(shè)計(jì)的采用與否,這些技術(shù)設(shè)計(jì)決定了處理器的性能以及功耗。在一條指令被解碼并準(zhǔn)備執(zhí)行時(shí),Intel和ARM的處理器都使用流水線。就是說解碼的過程是并行的。第一步從內(nèi)存中讀取指令,第二步檢查和解碼指令,第三步執(zhí)行指令,周而復(fù)始。流水線的好處在于,當(dāng)前指令在第二步的時(shí)候,下一條指令已經(jīng)處于第一步。當(dāng)前指令在第三步中執(zhí)行的時(shí)候,下一條指令正處于第二步,而下下條指令處于第一步中,如此循環(huán)。

為了更快地執(zhí)行指令,這些流水線可以被設(shè)計(jì)成允許指令們不按照程序的順序被執(zhí)行(亂序執(zhí)行)。一些巧妙的邏輯結(jié)構(gòu)可以判斷下一條指令是否依賴于當(dāng)前的指令執(zhí)行的結(jié)果。Intel和ARM都提供亂序執(zhí)行邏輯結(jié)構(gòu),可想而知,這種結(jié)構(gòu)十分的復(fù)雜。復(fù)雜意味著更多的功耗。Intel處理器由設(shè)計(jì)者們選擇是否加入亂序邏輯結(jié)構(gòu)。異構(gòu)計(jì)算則沒有這方便的問題。ARM Cortex-A53采用順序執(zhí)行,因此功耗低一些。而ARM Cortex-A57使用亂序執(zhí)行,所以更快但更耗電。采用big.LITTLE架構(gòu)的處理器可以同時(shí)擁有Cortex-A53和Cortex-A57核,根據(jù)具體的需要決定如何使用這些核。在后臺(tái)同步郵件的時(shí)候,不需要高速的亂序執(zhí)行,僅在玩復(fù)雜游戲的時(shí)候需要。在合適的時(shí)間使用合適的核。

原則上,處理器中復(fù)雜邏輯結(jié)構(gòu)越多性能越高,越少則效率越高,指令流水線只是其中之一,包括浮點(diǎn)運(yùn)算單元,單指令多數(shù)據(jù)邏輯(SIMD)(比如ARM的NEON和Intel的SSE/MMX),以及一級(jí)緩存二級(jí)緩存。每種Atom片上系統(tǒng),Intel僅提供一種方案,而ARM以及芯片合作伙伴提供的芯片則有多種方案可以配置。

兼容性

ARM目前是移動(dòng)處理器的老大。ARM的合作伙伴們基于ARM的設(shè)計(jì)向移動(dòng)和嵌入式市場(chǎng)的出貨量已經(jīng)達(dá)500億片。對(duì)于安卓,ARM已然成為標(biāo)準(zhǔn),這對(duì)Intel和MIPS而言是個(gè)問題。盡管安卓的主要編程語言是Java,開發(fā)者也可以使用現(xiàn)有的代碼(比如C或者C++)去開發(fā)應(yīng)用。這些固定平臺(tái)的應(yīng)用通常都編譯成ARM處理器的程序,不全都會(huì)編譯成Intel或者M(jìn)IPS處理器的程序。為了解決這個(gè)問題,Intel和MIPS要使用特殊的轉(zhuǎn)換軟件把ARM的指令轉(zhuǎn)換成他們處理器使用的指令。這當(dāng)然是會(huì)降低性能的。目前MIPS和Intel聲稱兼容Play Store里大約90%的應(yīng)用。對(duì)于最受歡迎的150個(gè)應(yīng)用,兼容率是100%。一方面兼容率很高,另一方面表明ARM的主導(dǎo)地位,使得其他的處理器設(shè)計(jì)者需要提供一個(gè)兼容層。

總結(jié)

制造處理器是一項(xiàng)復(fù)雜的業(yè)務(wù)。ARM,Intel和MIPS都在不懈努力地向移動(dòng)設(shè)備提供最好的技術(shù),而很明顯ARM是老大。擁有著低功耗,簡(jiǎn)明的64位設(shè)計(jì),異構(gòu)計(jì)算,以及作為移動(dòng)計(jì)算的標(biāo)準(zhǔn),看來ARM必能保持其老大的地位。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    8967

    瀏覽量

    365034
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10702

    瀏覽量

    209366
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3474

    瀏覽量

    185356
  • mips
    +關(guān)注

    關(guān)注

    1

    文章

    237

    瀏覽量

    47580

原文標(biāo)題:三種移動(dòng)處理器(ARM, Intel和MIPS)之間的主要區(qū)別

文章出處:【微信號(hào):machinelearningai,微信公眾號(hào):機(jī)器學(xué)習(xí)算法與人工智能】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ARM處理器和CPU有什么區(qū)別

    ARM處理器和CPU(中央處理器)之間的關(guān)系及區(qū)別,可以從多個(gè)維度進(jìn)行深入探討。首先,需要明確的是,ARM處理器并非一種獨(dú)立的CPU類型,而是指由A
    的頭像 發(fā)表于 09-10 11:24 ?245次閱讀

    樹莓派和arm開發(fā)板的區(qū)別

    樹莓派(Raspberry Pi)和ARM開發(fā)板都是基于ARM架構(gòu)的微型計(jì)算機(jī),但它們之間存在一些關(guān)鍵區(qū)別。 一、歷史背景 樹莓派(Raspberry Pi) 樹莓派是由英國(guó)樹莓派基金
    的頭像 發(fā)表于 08-30 15:36 ?279次閱讀

    RV 和ARM有什么區(qū)別

    district RV 和ARM有什么區(qū)別
    發(fā)表于 06-26 12:41

    PLC與IO卡之間區(qū)別

    在工業(yè)自動(dòng)化系統(tǒng)中扮演著不同的角色,具有不同的功能和應(yīng)用場(chǎng)景。本文將從定義、功能、結(jié)構(gòu)、應(yīng)用等多個(gè)方面詳細(xì)闡述PLC與IO卡之間區(qū)別。
    的頭像 發(fā)表于 06-11 14:42 ?768次閱讀

    信號(hào)分析與處理和信號(hào)與系統(tǒng)的區(qū)別

    信號(hào)分析與處理和信號(hào)與系統(tǒng)是電子工程和信息科學(xué)領(lǐng)域中的兩個(gè)重要概念。盡管它們?cè)谀承┓矫嬗邢嗨浦?,但它?b class='flag-5'>之間存在明顯的區(qū)別。本文將詳細(xì)探討這兩個(gè)概念的定義、特點(diǎn)、應(yīng)用以及它們
    的頭像 發(fā)表于 06-03 10:15 ?1471次閱讀

    信號(hào)分析儀與頻譜分析儀的區(qū)別

    在電子工程、通信、無線電以及生物醫(yī)學(xué)等多個(gè)領(lǐng)域中,信號(hào)分析儀和頻譜分析儀都是至關(guān)重要的測(cè)量和分析工具。雖然兩者在功能和應(yīng)用上有一定的重疊,但它們?cè)谠O(shè)計(jì)和應(yīng)用上存在著顯著的差異。本文將對(duì)信號(hào)分析
    的頭像 發(fā)表于 05-17 14:21 ?723次閱讀

    信號(hào)分析和信號(hào)處理的區(qū)別

    在通信、電子工程、生物醫(yī)學(xué)工程、地球物理學(xué)等眾多領(lǐng)域中,信號(hào)分析和信號(hào)處理是兩個(gè)至關(guān)重要的概念。它們都是對(duì)信號(hào)進(jìn)行處理、提取信息的重要工具,但各自的目標(biāo)和方法有所不同。本文將從定義、方法、應(yīng)用等方面對(duì)信號(hào)分析和信號(hào)處理進(jìn)行詳細(xì)
    的頭像 發(fā)表于 05-16 17:16 ?467次閱讀

    邏輯分析儀和示波器的區(qū)別

    在電子工程領(lǐng)域,邏輯分析儀和示波器是兩種不可或缺的工具,它們各自在電路測(cè)試、信號(hào)分析和故障診斷等方面發(fā)揮著重要作用。然而,盡管兩者在功能上有一定的重疊,但在工作原理、應(yīng)用范圍和性能特點(diǎn)等方面存在顯著的差異。本文將對(duì)邏輯分析儀和示
    的頭像 發(fā)表于 05-16 15:38 ?2088次閱讀

    fpga封裝技術(shù)和arm架構(gòu)有什么區(qū)別

    FPGA封裝技術(shù)與ARM架構(gòu)在多個(gè)方面存在顯著的區(qū)別
    的頭像 發(fā)表于 03-26 15:50 ?536次閱讀

    射頻測(cè)試線纜的SMT接頭和SMA接頭之間區(qū)別

    射頻測(cè)試線纜的SMT接頭和SMA接頭之間區(qū)別? 射頻測(cè)試線纜的SMT接頭和SMA接頭是常用于射頻測(cè)試設(shè)備和系統(tǒng)中的連接器。它們?cè)谶B接線纜和設(shè)備之間起到了重要的作用。盡管這兩種接頭在功能和應(yīng)用方面
    的頭像 發(fā)表于 01-08 15:55 ?1497次閱讀

    HDMI和DP接口的區(qū)別詳細(xì)比較分析

    HDMI和DP接口的區(qū)別詳細(xì)比較分析 HDMI和DP是常用的數(shù)字顯示接口,用于將音頻和視頻信號(hào)傳輸?shù)斤@示設(shè)備。它們?cè)诠δ芎图夹g(shù)方面存在一些區(qū)別,下面將
    的頭像 發(fā)表于 12-28 10:01 ?4865次閱讀

    x86與arm架構(gòu)區(qū)別主板還是cpu

    x86和ARM架構(gòu)是計(jì)算機(jī)處理器的兩種不同體系結(jié)構(gòu),涉及到CPU和主板兩方面的區(qū)別。下面將詳細(xì)介紹它們的特點(diǎn)和區(qū)別。 首先,我們需要先了解x86和A
    的頭像 發(fā)表于 12-21 17:08 ?1670次閱讀

    齒輪減速電機(jī)的單相和雙相之間,有什么區(qū)別

    齒輪減速電機(jī)的單相和雙相之間,有什么區(qū)別? 齒輪減速電機(jī)是一種常見的減速裝置,廣泛應(yīng)用于各行業(yè)的機(jī)械傳動(dòng)系統(tǒng)中。根據(jù)電機(jī)的供電方式,齒輪減速電機(jī)可分為單相和雙相兩種類型。本文將詳細(xì)介紹單相和雙相齒輪
    的頭像 發(fā)表于 12-19 10:24 ?824次閱讀

    MIPS對(duì)MIPS/RISC-V的未來如何思考?

    MIPS是一家歷史悠久的CPU IP內(nèi)核公司,業(yè)務(wù)和管理歷史曲折,在新任CEO Sameer Wasson(曾任TI高管)的領(lǐng)導(dǎo)下,MIPS正在譜寫新的篇章。
    的頭像 發(fā)表于 12-19 09:12 ?690次閱讀

    模擬電源與數(shù)字電源之間區(qū)別

    BOSHIDA 模擬電源與數(shù)字電源之間區(qū)別 模擬電源與數(shù)字電源是兩種不同的電源類型,其核心區(qū)別在于電源控制方式和輸出特性。本文將從這兩方面對(duì)模擬電源和數(shù)字電源進(jìn)行比較和分析。 模擬電
    的頭像 發(fā)表于 10-18 10:01 ?1473次閱讀
    模擬電源與數(shù)字電源<b class='flag-5'>之間</b>的<b class='flag-5'>區(qū)別</b>