0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在高速(>100MHz)高密度PCB設(shè)計(jì)時需要注意串?dāng)_的幾個方面

貿(mào)澤電子設(shè)計(jì)圈 ? 2018-01-17 15:04 ? 次閱讀

在電路板尺寸固定的情況下,如果設(shè)計(jì)中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強(qiáng),同時走線過細(xì)也使阻抗無法降低,請介紹在高速(>100MHz)高密度PCB設(shè)計(jì)中的技巧?

在設(shè)計(jì)高速高密度PCB時,串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘r序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:

1.控制走線特性阻抗的連續(xù)與匹配。

2.走線間距的大小。一般常看到的間距為兩倍線寬??梢酝高^仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結(jié)果可能不同。

3.選擇適當(dāng)?shù)亩私臃绞健?/p>

4.避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因?yàn)檫@種串?dāng)_比同層相鄰走線的情形還大。

5.利用盲埋孔(blind/buried via)來增加走線面積。但是PCB板的制作成本會增加。 在實(shí)際執(zhí)行時確實(shí)很難達(dá)到完全平行與等長,不過還是要盡量做到。

除此以外,可以預(yù)留差分端接和共模端接,以緩和對時序與信號完整性的影響。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395581
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26923

原文標(biāo)題:【M博士問答】在高速(>100MHz)高密度PCB設(shè)計(jì)中,對于串?dāng)_需要注意什么?

文章出處:【微信號:Mouser-Community,微信公眾號:貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)   本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電
    發(fā)表于 03-21 18:24 ?1017次閱讀

    高頻PCB設(shè)計(jì)需要注意的細(xì)節(jié)

    摘要:此文從線寬、過孔、線間、屏蔽等四個方面說明高頻PCB設(shè)計(jì)需要注意的細(xì)節(jié),并列舉出幾個
    發(fā)表于 08-08 10:24 ?2016次閱讀

    PCB設(shè)計(jì)--處理布線密度

    ,同時走線過細(xì)也使阻抗無法降低,那么高速(>100MHz)高密度PCB設(shè)計(jì)中有哪些技巧?
    發(fā)表于 03-03 12:39

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)
    發(fā)表于 08-12 10:47

    高速(>100MHz高密度PCB設(shè)計(jì)中的技巧?

    電路板尺寸固定的情況下,如果設(shè)計(jì)中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強(qiáng),同時走線過細(xì)也
    發(fā)表于 08-29 14:11

    如何去面對高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?

    如何去面對高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?
    發(fā)表于 04-23 06:18

    高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問題是什么?

    本文介紹高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問題(信號完整性、電源完整性、EMC /EM I和熱分析)和相關(guān)EDA技術(shù)的新進(jìn)展,討論高速高密度
    發(fā)表于 04-25 07:07

    請問一下怎么解決高速高密度電路設(shè)計(jì)中的問題?

    高頻數(shù)字信號的產(chǎn)生及變化趨勢導(dǎo)致的影響是什么怎么解決高速高密度電路設(shè)計(jì)中的
    發(fā)表于 04-27 06:13

    高速高密度PCB的SI問題

    隨著數(shù)字電子產(chǎn)品向高速高密度發(fā)展,SI問題逐漸成為決定產(chǎn)品性能的因素之一,高速高密度PCB設(shè)計(jì)必須有效應(yīng)對SI問題。
    發(fā)表于 09-09 11:00 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b><b class='flag-5'>PCB</b>的SI問題

    高速高密度PCB設(shè)計(jì)的4個技巧

    固定電路板尺寸的情況下,如果設(shè)計(jì)中需要更多的功能,往往需要增加PCB的軌道密度,但這可能會導(dǎo)致軌道的相互干擾增強(qiáng),軌道也是如此薄,使阻抗無
    的頭像 發(fā)表于 08-01 09:05 ?4462次閱讀

    高速高密度PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

    面對高速高密度PCB設(shè)計(jì)的挑戰(zhàn),設(shè)計(jì)者需要改變的不僅僅是工具,還有設(shè)計(jì)的方法、理念和流程。
    發(fā)表于 09-15 17:39 ?761次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>面臨著什么挑戰(zhàn)

    PCB設(shè)計(jì)中管理高密度通孔的需求設(shè)計(jì)

    PCB設(shè)計(jì)領(lǐng)域,我們沒有太多需要跟蹤的項(xiàng)目。但是,有很多設(shè)計(jì)對象(例如通孔)確實(shí)需要管理,尤其是高密
    的頭像 發(fā)表于 12-14 12:44 ?1780次閱讀

    高速(&gt;100MHz高密度PCB設(shè)計(jì)技巧分享

    PCB設(shè)計(jì)中的技巧? 設(shè)計(jì)高速高密度PCB時,
    發(fā)表于 06-24 16:01 ?851次閱讀

    高密度PCB設(shè)計(jì)中的技巧

    設(shè)計(jì)高速高密度PCB時,(crosstalk interference)確實(shí)是要特別
    的頭像 發(fā)表于 09-16 08:54 ?1739次閱讀
    <b class='flag-5'>高密度</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的技巧

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    的布局也就成了大家設(shè)計(jì)PCB高頻板時候需要探討的關(guān)鍵點(diǎn)。接下來深圳PCBA公司為大家介紹下高頻PCB設(shè)計(jì)布局的注意要點(diǎn)。 高頻PCB設(shè)計(jì)布局
    的頭像 發(fā)表于 03-04 14:01 ?414次閱讀