0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用Sigrity SystemSI來生成DDR5 AMI模型

pV4N_CadencePCB ? 2018-01-27 11:17 ? 次閱讀

過去幾年來,許多系統(tǒng)設(shè)計人員一直在使用DDR4 RAM元器件,并將其用于系統(tǒng)設(shè)計。隨著產(chǎn)品性能的不斷提高、電源預(yù)算的不斷降低,對更快速存儲器件的期望從未停止。在2013年,即使DDR4在主流設(shè)計中已被廣泛使用,DDR5標(biāo)準(zhǔn)也仍在規(guī)范階段。盡管DDR5規(guī)范的最終版本還沒有在業(yè)內(nèi)推廣,但DDR5的主要特性是眾所周知的:DDR5將提供兩倍于DDR4 RAM的帶寬以及更高效的電源管理。

由于市場正在等待DDR5器件的正式使用,可能在2018年晚些時候,系統(tǒng)設(shè)計人員會為DDR5規(guī)范而感到更加焦慮。他們想知道為了支持新的RAM性能、利用提高的數(shù)據(jù)速率和功耗水平,需要花費多少來升級系統(tǒng)需求。因此,他們希望盡快開始基于已知DDR5特性的原型設(shè)計,然后研究在特定產(chǎn)品中使用DDR5總線系統(tǒng)。

對于有經(jīng)驗的設(shè)計人員來說,使用新的存儲器接口來構(gòu)建原型意味著要首先收集可表示接口行為的器件模型,接著通過DDR5規(guī)范采用新模型使用仿真工具或環(huán)境來驗證并仿真新功能。不幸的是,對于幾乎所有設(shè)計人員來說,進度都在這里停滯不前,因為沒有DDR5 RAM的器件模型。

有人可能會說,存儲器件在寫周期中就是一個簡單的接收器,它可以用任何現(xiàn)有的IBIS接收器模型來表示。這在15年前是可能實現(xiàn)的。然而,今天的事情已經(jīng)不那么簡單了。對于那些一直在使用如3200Mbps這樣更高速度的DDR4 RAM來設(shè)計系統(tǒng)的工程師們,原因是顯而易見的。高數(shù)據(jù)速率存儲器采用串行鏈路濾波技術(shù),如均衡,以確保信號質(zhì)量。這些濾波方法僅由IBIS-AMI模型建模,由存儲器和控制器制造商提供。由于DDR5會有更快的速度,甚至更低的電壓擺幅,所以均衡更重要。因此,系統(tǒng)設(shè)計人員應(yīng)該使用控制器和內(nèi)存的先進模型來仿真新的DDR5接口。在這一點上,設(shè)計人員不能從制造商獲得任何模型。

現(xiàn)在,我們都可以感受到設(shè)計人員的痛苦:一方面他們急于構(gòu)建一個系統(tǒng),期望與DDR5 RAM的主要功能協(xié)同;另一方面,他們?nèi)狈m合這種實驗的模型;更讓他們沮喪的是,這些模型可能暫時還不能使用。最讓設(shè)計工程師擔(dān)心的是,如果競爭對手先拿到模型,充分利用DDR5的優(yōu)勢更早發(fā)布產(chǎn)品。難點并不止于此:即使模型可用,設(shè)計人員仍然不知道他們目前的仿真工具是否能夠支持DDR5新的數(shù)據(jù)傳輸特性所需的仿真功能。

作為工具提供商,主要目標(biāo)之一應(yīng)該是幫助設(shè)計工程師脫離模型依賴,并提供選擇,以便他們能夠為新出現(xiàn)的接口/技術(shù)創(chuàng)建自己的模型。這能夠?qū)崿F(xiàn)嗎?

對于Sigrity用戶來說,答案是YES。事實上,對于那些使用Sigrity SystemSI 2017的工程師來說,解決方案已經(jīng)在他們手中了!真是一個驚喜,但這是事實!

利用Sigrity SystemSI生成了DDR5 AMI模型

Sigrity SystemSI有一個內(nèi)置的IBIS-AMI模型生成器:AMIBuilder。這個嵌入式工具使用SystemSI GUI,接受用戶定義的AMI模型參數(shù),以用戶需要或默認(rèn)的IBISI/O緩沖模型創(chuàng)建AMI模型。我們的用戶,包括我們的Cadence IP團隊,一直在使用這個工具創(chuàng)建DDR4模型。最近,他們中的一些人使用FFE / DFE技術(shù)生成了DDR5 AMI模型,并成功完成了測試系統(tǒng)設(shè)計和預(yù)測DDR5行為。這當(dāng)然也使得許多設(shè)計工程師會擔(dān)心另一個問題:即使使用DDR5 AMI模型,我的仿真工具是否也支持DDR5總線所需的DDR5功能?SystemSI配備了兼顧電源的解決方案,使用了Cadence在總線特性描述和仿真中使用的通道仿真的專利技術(shù)。

所以,對于焦慮的設(shè)計工程師和SI工程師來說,不需要等待DDR5的最終規(guī)范、或者等待控制器和存儲器制造商提供DDR5模型;Sigrity SystemSI可以幫助您創(chuàng)建原型,并幫助您了解DDR5如何在您的應(yīng)用程序中工作。所以不用擔(dān)心了!


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1354

    瀏覽量

    114441
  • DDR4
    +關(guān)注

    關(guān)注

    12

    文章

    317

    瀏覽量

    40656
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    416

    瀏覽量

    24073

原文標(biāo)題:今天就用DDR5技術(shù)設(shè)計數(shù)據(jù)總線? 是的,這是可行的!

文章出處:【微信號:CadencePCB,微信公眾號:CadencePCB和封裝設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    新一代內(nèi)存DDR5帶來了哪些改變?

    具體有哪些變化?DDR5DDR4差別很大,實際上更像LPDDR4,DDR5帶來9個變化。
    發(fā)表于 05-19 09:56 ?4543次閱讀
    新一代內(nèi)存<b class='flag-5'>DDR5</b>帶來了哪些改變?

    如何為 DDR5 內(nèi)存接口構(gòu)建 AMI 模型

    傳統(tǒng)上,雙倍數(shù)據(jù)速率(DDR)技術(shù)依賴于時序測量,例如建立和保持時間。隨著標(biāo)準(zhǔn)的發(fā)展和傳輸速率的提高,信號完整性變得更具挑戰(zhàn)性。 對于DDR5,定時測量已被數(shù)據(jù)和命令地址信號的眼圖模板測量所取
    的頭像 發(fā)表于 12-07 14:34 ?2745次閱讀
    如何為 <b class='flag-5'>DDR5</b> 內(nèi)存接口構(gòu)建 <b class='flag-5'>AMI</b> <b class='flag-5'>模型</b>

    DDR5內(nèi)存接口芯片組如何利用DDR5 for DIMM的優(yōu)勢?

    2021 年,JEDEC 宣布發(fā)布 JESD79-5 DDR5 SDRAM 標(biāo)準(zhǔn),標(biāo)志著行業(yè)向 DDR5 dual-inline memory modules (DIMM) 的過渡。
    的頭像 發(fā)表于 03-17 09:50 ?2755次閱讀
    <b class='flag-5'>DDR5</b>內(nèi)存接口芯片組如何<b class='flag-5'>利用</b><b class='flag-5'>DDR5</b> for DIMM的優(yōu)勢?

    新一代DDR5內(nèi)存模組密集發(fā)布,支持DDR5 CPU隨后就到!

    近日,嘉合勁威首批DDR5內(nèi)存條在深圳坪山工廠量產(chǎn)下線。首批DDR5內(nèi)存條采用鎂光DRAM,頻率4800MHZ,電壓1.1V,時序40-40-40? 1.1V ,容量16G(單面)/32G(雙面
    的頭像 發(fā)表于 04-27 09:00 ?1.4w次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps. DDR5內(nèi)存測試系統(tǒng)
    發(fā)表于 08-06 12:03

    DDR5尚未真正普及的原因是什么?

    國產(chǎn)DDR5究竟離我們還有多遠(yuǎn)?DDR5尚未真正普及的原因是什么?
    發(fā)表于 06-18 09:49

    DDR3/4都還沒玩夠,DDR5已經(jīng)來啦

    先生悄悄的告訴大家,DDR5已經(jīng)來啦!!! 高速先生在研討會或者和客戶培訓(xùn)的時候,每當(dāng)講到DDR的文檔,都會把這張DDR的發(fā)展歷程圖拿出來介紹,給大家講述DDR技術(shù)的發(fā)展進程。從這張圖
    發(fā)表于 08-12 15:42

    全網(wǎng)首發(fā)!第一手DDR5仿真資料(上)

    ,相信應(yīng)該是相當(dāng)大部分網(wǎng)友首次看到的干貨了,希望大家能有所收獲哈。 高速先生在DDR5規(guī)范發(fā)布后不久就成功拿到了DDR5顆粒的模型,然后迫不及待的打開來看看模型的一些描述。關(guān)于
    發(fā)表于 08-19 17:33

    帶均衡的data信號!第一手DDR5仿真資料(下)

    DDR5模型,來仿真看看DFE均衡對數(shù)據(jù)信號的幫助哈。首先我們提取一根真實鏈路的data信號,把收發(fā)模型搭建好,如下所示:我們看到DDR5的顆粒
    發(fā)表于 08-27 16:39

    DDR5這么快,為啥還能那么穩(wěn)?

    高速先生成員--姜杰 大家都在關(guān)注DDR5跑的有多快,高速先生卻在關(guān)心它為什么能夠跑的穩(wěn)…… 內(nèi)存的穩(wěn)定性,離不開RAS功能。提起RAS,熟悉DDR的小伙伴們一定記得行地址選通信號(Row
    發(fā)表于 06-28 09:09

    DDR5比較DDR4有什么新特性?

    DDR5相比DDR4有什么新特性?
    的頭像 發(fā)表于 01-10 14:21 ?1.1w次閱讀

    內(nèi)存條ddr4和顯卡ddr5

    今年,小米10等智能手機都開始用上了LPDDR5內(nèi)存,此后,這樣規(guī)格的內(nèi)存應(yīng)該也會成為新一代旗艦手機的標(biāo)配。不過在PC端,DDR5內(nèi)存還是需要等待的,英特爾和AMD的下一代消費級處理器和主板產(chǎn)品中
    發(fā)表于 07-30 15:27 ?2803次閱讀

    DDR5內(nèi)存和DDR4內(nèi)存差異總結(jié)

    DDR5的主要特性是芯片容量,不僅僅是更高的性能和更低的功耗,DDR5將具有改進的命令總線效率,更好的刷新方案以及增加的存儲體組以獲得額外的性能。
    發(fā)表于 09-17 16:41 ?1.7w次閱讀

    ddr5的主板可以用ddr4內(nèi)存嗎 幾代CPU才能上DDR5

    DDR5的主板不支持使用DDR4內(nèi)存。DDR5(第五代雙倍數(shù)據(jù)率)和DDR4(第四代雙倍數(shù)據(jù)率)是兩種不同規(guī)格的內(nèi)存技術(shù),它們在電氣特性和引腳布局上存在明顯差異。因此,
    發(fā)表于 08-09 15:36 ?2.3w次閱讀

    DDR5 SDRAM規(guī)范

    JESD79-5B DDR5 SDRAM-2022 JEDEC
    發(fā)表于 12-25 09:51 ?16次下載