0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號調(diào)理產(chǎn)品電路設(shè)計與寄存器配置

電子設(shè)計 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-03-12 08:45 ? 次閱讀

在高速信號電路設(shè)計中,TI的信號調(diào)理產(chǎn)品被廣泛使用。其中retimer類產(chǎn)品涉及到寄存器配置,因此相比較而言,它的使用最為復(fù)雜。本文將以DS125DF1610為例,具體講解retimer類產(chǎn)品的電路設(shè)計與寄存器配置。

下圖是DS125DF1610產(chǎn)品資料中的典型應(yīng)用圖。

硬件電路設(shè)計可以概括為四個關(guān)鍵部分:

1. 電源:TI的retimer產(chǎn)品供電方式都非常簡單,一般只需2.5V單電源,像DS125DF111還可以支持單3.3V供電。從下表可以看到,retimer對電源噪聲性能要求不高,通常情況下可以采用DC/DC電源方案,在供電管腳增加適當(dāng)?shù)臑V波電容即可。

另外,電源選型時還需要注意功耗問題,在芯片資料中都會給出各種功能組合下的功耗,那么我們就可以根據(jù)實際應(yīng)用計算出最大的功耗,作為電源方案選擇的一個參考標(biāo)準(zhǔn)。

2. 時鐘:外部參考時鐘主要是給retimer內(nèi)部VCO提供一個校準(zhǔn)的參考,它只要求頻率的精度在+/-100ppm范圍之內(nèi)即可,而對phase noise沒有特別的要求。需要注意的是不同的retimer支持的時鐘頻率和電平有區(qū)別。像DS125DF1610可以支持25 MHz,125 MHz和312.5MHz的單端或差分輸入,而大部分10G retimer,比如DS125DF111只支持25MHz的單端輸入。設(shè)計時需要根據(jù)數(shù)據(jù)手冊來進(jìn)行選擇。

3. AC耦合電容:高速信號傳輸通常需要做AC耦合,考慮到布板的方便性以及信號的完整性,TI部分retimer產(chǎn)品在芯片內(nèi)部會集成該耦合電容,這個需要設(shè)計時從產(chǎn)品手冊上去確認(rèn),避免遺漏或者重復(fù)添加。

4. I/O口耐壓:如前面所講,TI retimer一般都是2.5V單電源供電,因此需要注意它的I/O口耐壓問題。為了方便與板上主控芯片的對接,retimer內(nèi)部對I2C,RESET和INTERRUPT口做了特殊處理,都允許直接上拉到3.3V,這個可以從典型應(yīng)用圖上看到。而其他I/O口就需要注意不能超過電源供電電壓。

高速信號電路設(shè)計還有一個非常重要的地方就是PCB layout,它直接影響信號傳輸中的性能。在layout時,我們需要注意:

信號、電源和地層的合理分配,信號盡可能的遠(yuǎn)離噪聲源;

保持高速差分線的對稱,以及阻抗控制在100?±5%以內(nèi);

避免差分線的劇烈彎折,使用45°或者曲線彎折;

保證不同差分線對間的skew匹配。

沿信號路徑,避免參考平面的不連續(xù)而引起阻抗的變化,注意電流返回路徑;

AC耦合電容最大選擇0402封裝,盡可能的保證走線寬度一致,盡量減少過孔數(shù)量;

選擇的連接器要能滿足最高速率性能要求。

在做電路設(shè)計時,只要注意到上面提到的這些地方,應(yīng)該就可以保證芯片正常上電工作和傳輸鏈路上信號的性能,接下來我們需要做的是寄存器配置。需要注意,上電后系統(tǒng)最佳的配置順序是先ASIC,后retimer。這是因為如果retimer先于ASIC 配置,那么這時ASIC高速I/O口發(fā)送的數(shù)據(jù)不穩(wěn)定,而retimer只要檢測到有信號后,就會嘗試去鎖定,此時自適應(yīng)出來的參數(shù)就不是最優(yōu)的。

下面還是以DS125DF1610為例,假設(shè)外部采用125MHz的參考時鐘,系統(tǒng)需要兼容12.5Gbps和6.25Gbps速率,下表就是我們常用到的配置流程。

在講解retimer配置的具體步驟之前,需要了解什么是掩碼方式寫入。因為在配置寄存器時,只能對需要配置的bit位進(jìn)行修改,而其他bit位要保持默認(rèn)值不變。

以step 2為例,需要對寄存器0x02進(jìn)行掩碼為0x60的寫入操作,寫入值為0x20。首先,掩碼0x60展開后只有bit 5和6為1,也就是說我們只能修改寄存器0x02的bit 5和6,寫入的值為數(shù)據(jù)0x20相對應(yīng)的bit位值,而寄存器其他bit位要保持出廠默認(rèn)值不變。

下面將詳細(xì)說明每步配置的作用。

Step 1:retimer內(nèi)部寄存器一般分成兩類:shared寄存器和channel寄存器。像retimer的一些全局信息,比如chip ID,外部參考時鐘的選擇等等都在shared寄存器里。因此在配置之前,要清楚將要操作的是哪類寄存器。寄存器0xFF的bit 0就是進(jìn)行選擇。

Step 2:在step 1中已經(jīng)選定操作的是shared寄存器,所以接下來對0x02寄存器的操作就是選擇外部參考時鐘,根據(jù)datasheet給出的值選中即可。

Step 3~5:一般shared寄存器需要操作的就是選擇參考時鐘,其它的配置都在channel寄存器中。首先Step 3選中channel寄存器,step 4和5選擇哪些channel將同時被修改。如果所有channel采用相同配置,最簡便的方法就是將0xFF的bit 1置為1,那么將會以廣播的方式修改所有通道,而不用再去配置channel選擇寄存器。

Step 6:配置channel寄存器前,將CDR置于復(fù)位狀態(tài),以保證配置沒有完成之前,retimer不會嘗試去鎖定。

Step 7:CDR鎖定速率有兩種配置方式。如果系統(tǒng)速率是常見的標(biāo)準(zhǔn)速率,比如下表中列舉的值,那么我們直接選擇相應(yīng)的寄存器值即可。但如果不是標(biāo)準(zhǔn)速率,比如11.3Gbps,那么我們就需要采用手動計算VCO工作頻率,具體步驟可以參考DS125DF1610產(chǎn)品資料的8.3.2章節(jié)。

Step 8:根據(jù)CDR鎖定時CTLE和DFE自適應(yīng)算法的區(qū)別,通常有四種工作模式可選。如下表,可以根據(jù)調(diào)試情況,通過寄存器0x31選擇其中一種。

四種模式具體區(qū)別如下:

Mode 0:手動模式,CTLE和DFE均需要手動設(shè)置;

Mode 1:CTLE自適應(yīng),而DFE需要手動設(shè)置;

Mode 2:CTLE首先自適應(yīng)到一個最優(yōu)的設(shè)置,然后DFE再自適應(yīng)調(diào)整;

Mode 3:CTLE首先自適應(yīng)到一個最低要求的水平,然后DFE自適應(yīng)到最佳設(shè)置,最后CTLE再重新自適應(yīng)到最佳的水平。

Step 9:根據(jù)上一步選擇的工作模式確定是否需要使能DFE。

Step 10~15:高速接口都是只有接收側(cè)參數(shù)可以自適應(yīng),發(fā)送側(cè)參數(shù)需要手動設(shè)置。Step 10到15就是用于配置retimer發(fā)送信號幅度,加重和FIR濾波器。

Step 16:釋放CDR復(fù)位。

通常情況下,完成上面的配置后,retimer就可以正常鎖定工作。如果測試中鏈路上有誤碼的話,則需要根據(jù)實際情況去優(yōu)化各個參數(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5294

    瀏覽量

    119816
  • DC/DC轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    2

    文章

    157

    瀏覽量

    10133
  • DS1250
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    7814
收藏 人收藏

    評論

    相關(guān)推薦

    寄存器是什么?怎么操作寄存器點亮LED燈?

    寄存器,是集成電路中非常重要的一種存儲單元,通常由觸發(fā)組成。在集成電路設(shè)計中,寄存器可分為電路
    的頭像 發(fā)表于 07-21 16:59 ?3818次閱讀
    <b class='flag-5'>寄存器</b>是什么?怎么操作<b class='flag-5'>寄存器</b>點亮LED燈?

    如何根據(jù)自己設(shè)計中的寄存器配置總線定義來生成一套寄存器配置模版

    無論是FPGA還是ASIC,系統(tǒng)設(shè)計中總會存在配置寄存器總線的使用,我們會將各種功能、調(diào)試寄存器掛載在寄存器總線上使用。
    的頭像 發(fā)表于 03-04 13:56 ?1029次閱讀
    如何根據(jù)自己設(shè)計中的<b class='flag-5'>寄存器</b><b class='flag-5'>配置</b>總線定義來生成一套<b class='flag-5'>寄存器</b><b class='flag-5'>配置</b>模版

    基于LMH6505的中頻信號調(diào)理電路設(shè)計

    基于LMH6505的中頻信號調(diào)理電路設(shè)計 信號調(diào)理電路是一種在中頻接收機(jī)中得到廣泛應(yīng)用的
    發(fā)表于 05-13 17:27 ?36次下載

    時序電路設(shè)計串入/并出移位寄存器

    時序電路設(shè)計串入/并出移位寄存器一  實驗?zāi)康?掌握VHDL語言的基本描述語句的使用方法。2掌握使用VHDL語言進(jìn)行時序電路設(shè)計的方法。
    發(fā)表于 03-13 19:29 ?5926次閱讀
    時序<b class='flag-5'>電路設(shè)計</b>串入/并出移位<b class='flag-5'>寄存器</b>

    時序電路設(shè)計串入/并出移位寄存器

    時序電路設(shè)計串入/并出移位寄存器一  實驗?zāi)康?掌握VHDL語言的基本描述語句的使用方法。2掌握使用VHDL語言進(jìn)行時序電路設(shè)計的方法。
    發(fā)表于 03-13 19:29 ?2126次閱讀
    時序<b class='flag-5'>電路設(shè)計</b>串入/并出移位<b class='flag-5'>寄存器</b>

    線性移位寄存器

    線性移位寄存器 用移位寄存器可以構(gòu)成序列信號發(fā)生,其電路結(jié)構(gòu)如下圖所示。組合電路從移位
    發(fā)表于 01-12 14:14 ?1950次閱讀
    線性移位<b class='flag-5'>寄存器</b>

    寄存器,寄存器是什么意思

    寄存器,寄存器是什么意思 寄存器定義  寄存器是中央處理內(nèi)的組成部分。寄存器是有限存貯容量
    發(fā)表于 03-08 14:26 ?2.2w次閱讀

    MAXQ3180入門:寄存器配置

    MAXQ3180入門:寄存器配置 雖然多相、多功能電能計量AFE芯片MAXQ3180具有很多配置寄存器,但僅需配置幾個
    發(fā)表于 03-28 09:20 ?1179次閱讀

    MPC860寄存器配置

    MPC860 的系統(tǒng)接口單元(SIU)控制系統(tǒng)啟動、初始化、運行、保護(hù)和外部系統(tǒng)總線。這些功能是靠許多寄存器實現(xiàn)的。這篇文檔將詳細(xì)說明各個寄存器配置情況。
    發(fā)表于 06-08 17:54 ?53次下載
    MPC860<b class='flag-5'>寄存器</b><b class='flag-5'>配置</b>

    GC1064寄存器配置參考文件下載

    GC1064寄存器配置參考文件下載
    發(fā)表于 05-21 16:17 ?9次下載

    IO口配置常用的8個寄存器 1.6

    IO 配置常用的 8 個寄存器: MODER、OTYPER、OSPEEDR、PUPDR、ODR、IDR 、AFRH 和 AFRL。MODER 寄存器(輸入狀態(tài)寄存器):STM32F4
    發(fā)表于 11-29 13:51 ?10次下載
    IO口<b class='flag-5'>配置</b>常用的8個<b class='flag-5'>寄存器</b> 1.6

    GPIO寄存器

    每組IO口有10個寄存器組成,如果芯片有GPIOA~GPIOI,9個組那么一共有90個寄存器如果配置一個IO口需要2個位,那么剛好32位寄存器配置
    發(fā)表于 12-08 17:06 ?5次下載
    GPIO<b class='flag-5'>寄存器</b>

    配置STM32寄存器控制GPIO點亮LED

    STM32點亮LED 寄存器方式IO簡介1、每個IO可以自由編程,但是IO口寄存器必須按照32位字被訪問。2、每個IO端口都有7個寄存器來控制。CRL 【0-7】端口配置
    發(fā)表于 01-13 16:15 ?3次下載
    <b class='flag-5'>配置</b>STM32<b class='flag-5'>寄存器</b>控制GPIO點亮LED

    寄存器電路原理分析

    當(dāng)前行業(yè)內(nèi)CMOS寄存器電路設(shè)計往往采用主從鎖存設(shè)計的結(jié)構(gòu),這與傳統(tǒng)“數(shù)字電路設(shè)計”課程上學(xué)到的D觸發(fā)
    的頭像 發(fā)表于 07-13 15:42 ?2675次閱讀
    <b class='flag-5'>寄存器</b>門<b class='flag-5'>電路</b>原理分析

    寄存器屬于時序邏輯電路寄存器是什么邏輯電路

    寄存器是一種用來存儲數(shù)據(jù)的數(shù)字電路組件。它可以存儲一個或多個位的二進(jìn)制數(shù),并且能夠在時鐘信號的控制下將數(shù)據(jù)從輸入端復(fù)制到輸出端。寄存器通常用于存儲和操作計算機(jī)系統(tǒng)中的數(shù)據(jù),是計算機(jī)的基
    的頭像 發(fā)表于 02-18 09:37 ?1402次閱讀