0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種可產(chǎn)生兩個(gè)代碼轉(zhuǎn)換誤差區(qū)干擾分享

電子設(shè)計(jì) ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-04-10 09:04 ? 次閱讀

在使用數(shù)模轉(zhuǎn)換器 (DAC) 進(jìn)行設(shè)計(jì)時(shí),您肯定希望輸出能夠從一個(gè)值向另一個(gè)值單調(diào)轉(zhuǎn)換,但實(shí)際電路并不總是以這種方式工作的。在某些特定代碼范圍內(nèi)出現(xiàn)過沖與下沖(即干擾脈沖)也很平常。這些脈沖會(huì)以這兩種形式中的一種出現(xiàn),如圖 1 所示。

圖1:DAC 干擾行為

圖 1a 是一種可產(chǎn)生兩個(gè)代碼轉(zhuǎn)換誤差區(qū)的干擾,在R-2R 高精度 DAC中很常見。圖 1b 是單波瓣干擾脈沖,在電阻串 DAC拓?fù)渲休^常見。干擾脈沖可通過能量測量進(jìn)行量化,單位常為每秒納伏 (nV-s)。

在討論 DAC 干擾源之前,我們必須先給“主要進(jìn)位轉(zhuǎn)換”這個(gè)術(shù)語下定義。主要進(jìn)位轉(zhuǎn)換是指因較低位 (LSB) 轉(zhuǎn)換而造成最高有效位 (MSB) 發(fā)生變化的單個(gè)代碼轉(zhuǎn)換。0111 到 1000 或 1000 到 0111 的二進(jìn)制代碼轉(zhuǎn)換就是主要進(jìn)位轉(zhuǎn)換的具體實(shí)例。可將其看作是大多數(shù)開關(guān)的反相。這也是干擾最常見的地方。

兩個(gè)需要注意的地方是多個(gè)開關(guān)同時(shí)觸發(fā)時(shí)的開關(guān)同步與開關(guān)電荷轉(zhuǎn)移。為了便于討論,我們需要看一下設(shè)計(jì)旨在依賴開關(guān)(可在代碼轉(zhuǎn)換過程中同步)的 R2R 電阻串 DAC,如圖 2 所示。

圖2:DAC 主要進(jìn)位轉(zhuǎn)換

我們都知道完美同步是不可能實(shí)現(xiàn)的。開關(guān)過程中的任何變化都會(huì)導(dǎo)致所有開關(guān)在短時(shí)間內(nèi)處于或高或低的切換狀態(tài),造成 DAC 輸出誤差?;謴?fù)之后,開關(guān)電荷將在趨穩(wěn)之前創(chuàng)建一個(gè)反向波瓣。

因此,讓我們來看一下主要進(jìn)位轉(zhuǎn)換過程的三個(gè)階段以及 DAC 輸出響應(yīng)情況,如圖 3 所示。

圖3:轉(zhuǎn)換過程中的 DAC 輸出

  1. 代碼轉(zhuǎn)換前的 DAC 初始階段。我們看一下本例中代表二進(jìn)制代碼 011 的 3 個(gè) MSB。

  2. DAC 輸出進(jìn)入主要進(jìn)位轉(zhuǎn)換后,會(huì)導(dǎo)致所有 R-2R 開關(guān)短時(shí)間接地。

  3. 短期開關(guān)電荷注入之后,DAC 恢復(fù),同時(shí)輸出開始趨穩(wěn)。

通過比較主要進(jìn)位轉(zhuǎn)換與非主要進(jìn)位轉(zhuǎn)換的輸出干擾(如圖 4 所示)可以證明, 開關(guān)同步是其主要原因。

X 軸標(biāo)度是 200ns/div,Y 軸標(biāo)度是 50mV/div。

圖4:R-2R DAC 輸出干擾

到目前為止,我們已經(jīng)了解了 R-2R DAC 架構(gòu)中的干擾現(xiàn)象,證明開關(guān)同步是產(chǎn)生干擾的主要原因。但當(dāng)我們了解電阻串 DAC 的干擾時(shí)發(fā)現(xiàn)事情并非完全如此。在設(shè)計(jì)上,它會(huì)接入電阻器串上的不同點(diǎn)來產(chǎn)生輸出電壓。在不進(jìn)行多重開關(guān)的情況下,不僅脈沖幅度比較小,而且主要由數(shù)字饋通控制。圖 5 是進(jìn)行相同主要進(jìn)位代碼轉(zhuǎn)換時(shí),R-2R DAC 與電阻串 DAC 拓?fù)涞膶?duì)比。

圖5:R-2R 與電阻串 DAC 的輸出干擾對(duì)比

理解干擾產(chǎn)生的原因有助于您確定設(shè)計(jì)方案是否能夠承受這類短暫脈沖。未來幾周內(nèi)我將介紹一些幫助降低干擾的方法。

如欲了解有關(guān)電阻串及 R2R DAC 的更多詳情,敬請(qǐng)?jiān)谶@里查看模擬線路上DAC 基礎(chǔ)知識(shí)系列以前發(fā)布的這類博客文章。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    STM32 IAP升級(jí),KEIL如何代碼運(yùn)行于兩個(gè)APP區(qū)?

    使用哪份代碼的固件。在實(shí)際生產(chǎn)中幾乎沒辦法處理。但是我在工作中有接觸到使用M4的原廠,實(shí)現(xiàn)了兩個(gè)APP區(qū),代碼。故,請(qǐng)問要如何實(shí)現(xiàn)?
    發(fā)表于 03-26 07:20

    一種有效的轉(zhuǎn)換的認(rèn)證加密方案

    一種有效的轉(zhuǎn)換的認(rèn)證加密方案:針對(duì)般的認(rèn)證加密方案存在著當(dāng)簽名者否認(rèn)簽名時(shí),接收者不能使任何驗(yàn)證者證實(shí)簽名者的誠實(shí)性等問題,提出了一種
    發(fā)表于 06-14 00:19

    【連載筆記】信號(hào)完整性-電磁干擾兩個(gè)重要結(jié)論

    電磁干擾(EMI)共模電流的輻射遠(yuǎn)場強(qiáng)度隨著頻率線性增加,差分電流隨著輻射遠(yuǎn)場強(qiáng)度與頻率成正比。電磁干擾的幾個(gè)問題:噪聲源,傳播途徑,天線。兩種常見的干擾源:1.
    發(fā)表于 11-28 13:50

    兩個(gè)轉(zhuǎn)換器同步方法和整合多個(gè)轉(zhuǎn)換

    校正時(shí)序不匹配;另外一種使用通常稱為時(shí)間戳的方法。記住,這種方法都是AD9625設(shè)計(jì)部分的JESD204B子類1的特性。在本文中,時(shí)間戳方法將是重點(diǎn),因?yàn)闊o需測量每個(gè)轉(zhuǎn)換器到每個(gè)FPGA的時(shí)間延遲
    發(fā)表于 09-03 14:48

    所有這些干擾是怎么回事?

    與下沖(即干擾脈沖)也很平常。這些脈沖會(huì)以這兩種形式中的一種出現(xiàn),如圖 1 所示。圖 1:DAC 干擾行為圖 1a 是一種
    發(fā)表于 09-14 15:29

    電磁干擾產(chǎn)生與傳輸電磁干擾傳輸有兩種方式

    1.電磁干擾產(chǎn)生與傳輸電磁干擾傳輸有兩種方式:一種是傳導(dǎo)傳輸方式,另一種則是輻射傳輸方式。傳導(dǎo)
    發(fā)表于 11-15 08:13

    數(shù)模轉(zhuǎn)換干擾產(chǎn)生的原因及解決辦法

    兩種形式中的一種出現(xiàn),如圖 1 所示。圖 1:DAC 干擾行為圖 1a 是一種產(chǎn)生
    發(fā)表于 11-22 06:14

    怎樣去構(gòu)建一種包含STM32H745兩個(gè)內(nèi)核代碼的二進(jìn)制圖像呢

    了什么。有人可以建議我構(gòu)建包含 STM32H745 兩個(gè)內(nèi)核代碼的二進(jìn)制(單片?)圖像的方法,以便我可以通過拖放將其復(fù)制到 Windows 卷“NOD-H745ZIQ(X :)”中嗎? 有人可以建議我一種方法嗎?
    發(fā)表于 12-26 08:10

    深度解讀高速ADC的轉(zhuǎn)換誤差

    為主要誤差來源。 亞穩(wěn)態(tài)高速ADC中造成轉(zhuǎn)換錯(cuò)誤的個(gè)常見原因是一種稱為亞穩(wěn)態(tài)的現(xiàn)象。高速ADC在將模擬信號(hào)
    發(fā)表于 12-20 07:02

    一種靈巧式欺騙干擾原理及實(shí)現(xiàn)

    研究論述了一種在基于DRFM 的雷達(dá)干擾系統(tǒng)上實(shí)現(xiàn)靈巧式欺騙干擾的新方法。本文基于雷達(dá)“旁瓣干擾”的干擾原理,介紹了
    發(fā)表于 08-27 08:31 ?31次下載

    所有這些干擾是怎么回事?

    與下沖(即干擾脈沖)也很平常。這些脈沖會(huì)以這兩種形式中的一種出現(xiàn),如圖 1 所示。 圖 1:DAC 干擾行為 圖 1a 是一種
    發(fā)表于 04-18 05:28 ?421次閱讀
    所有這些<b class='flag-5'>干擾</b>是怎么回事?

    產(chǎn)生EMI干擾的主要原因是什么?傳導(dǎo)性干擾有哪類?

    共有類傳導(dǎo)性干擾:差模干擾和共模干擾。差模干擾信號(hào)出現(xiàn)在電路輸入端之間,例如:信號(hào)和接地等。電流流經(jīng)同相的
    發(fā)表于 07-31 09:54 ?5949次閱讀
    <b class='flag-5'>產(chǎn)生</b>EMI<b class='flag-5'>干擾</b>的主要原因是什么?傳導(dǎo)性<b class='flag-5'>干擾</b>有哪<b class='flag-5'>兩</b>類?

    轉(zhuǎn)換器(converter)是指將一種信號(hào)轉(zhuǎn)換成另一種信號(hào)的裝置

    轉(zhuǎn)換器(converter)是指將一種信號(hào)轉(zhuǎn)換成另一種信號(hào)的裝置。信號(hào)是信息存在的形式或載體。在自動(dòng)化儀表設(shè)備和自動(dòng)控制系統(tǒng)中,常將一種信號(hào)
    的頭像 發(fā)表于 07-02 08:25 ?5955次閱讀

    所有的這些干擾是怎么回事?

    出現(xiàn)過沖與下沖(即干擾脈沖)也很平常。這些脈沖會(huì)以這兩種形式中的一種出現(xiàn),如圖 1 所示。 圖?1:DAC 干擾行為 圖 1a 是一種
    發(fā)表于 11-10 09:43 ?323次閱讀
    所有的這些<b class='flag-5'>干擾</b>是怎么回事?

    一種可以混合兩個(gè)音頻信號(hào)并在輸出端產(chǎn)生組合信號(hào)的電路

    如果您正在尋找一種可以混合兩個(gè)音頻信號(hào)并在輸出端產(chǎn)生組合信號(hào)的電路,那么上面顯示的 2 晶體管混音器電路可能會(huì)為您完成這項(xiàng)工作!
    的頭像 發(fā)表于 06-10 17:25 ?1981次閱讀
    <b class='flag-5'>一種</b>可以混合<b class='flag-5'>兩個(gè)</b>音頻信號(hào)并在輸出端<b class='flag-5'>產(chǎn)生</b>組合信號(hào)的電路