0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速和RF電路設(shè)計(jì)最給力的講義

m3eY_edn_china ? 來(lái)源:未知 ? 作者:李倩 ? 2018-04-15 09:02 ? 次閱讀

在非常高的頻率下,每條走線、每個(gè)引腳都是RF發(fā)射極和接收器。若非精心設(shè)計(jì)布局,干擾信號(hào)極易掩蓋那些設(shè)計(jì)人員想要處理的信號(hào)。設(shè)計(jì)選擇先從架構(gòu)大局考慮,逐步細(xì)化至亞毫米量級(jí)的走線。有一些經(jīng)過(guò)實(shí)際嘗試和驗(yàn)證的技巧可以幫助管理這樣的流程。

資料講述了真實(shí)系統(tǒng)設(shè)計(jì)的實(shí)際問(wèn)題,以及盡量減少RF環(huán)境下信號(hào)衰減的方法。

實(shí)現(xiàn)更高信號(hào)處理性能的高級(jí)技術(shù)需要注意哪些

PCB布局

原理圖

關(guān)鍵元件定位和信號(hào)布線

電源旁路

寄生效應(yīng)、過(guò)孔和放置

接地層

高速電路的性能與電路板布局密切相關(guān)

PCB布局是設(shè)計(jì)流程的最后步驟之一,往往未得到足夠的重視,而高速電路的性能與電路板布局密切相關(guān)。這里我們將介紹一些實(shí)用的布局原則,它們有利于:

完善布局流程

幫助確保電路的預(yù)期性能

縮短設(shè)計(jì)時(shí)間

降低設(shè)計(jì)成本

良好的布局要以出色的原理圖為基礎(chǔ)

原理圖基本功能

表示實(shí)際電路連接

生成用于布局的NetList

能更高效嗎?

能更清楚地表示功能嗎?

其他人能夠理解電路

能顯示信號(hào)路徑嗎?

協(xié)助布局

協(xié)助故障排除、調(diào)試

表示功能

能更吸引人嗎?

可增加認(rèn)知價(jià)值

更有效的原理圖可加快產(chǎn)品上市速度

示例,看上去好點(diǎn)了嗎?

一個(gè)更復(fù)雜的電路

就如房地產(chǎn)一樣,位置決定一切

電路板上的輸入/輸出和電源連接一般都是既定的

元器件的位置和信號(hào)路由需要謹(jǐn)慎考慮、細(xì)致規(guī)劃

板層的使用

板層的挖空

信號(hào)布線

回路路由

更好的方法

使用GND和PWR層減少回路R和L。

使用獨(dú)立的AGND和DGND層可最大程度降低AGND層的數(shù)字耦合。

功能劃分

對(duì)功能相關(guān)的元器件分組。

將功能配合信號(hào)路徑放置。

首先通過(guò)輸入和輸出,沿信號(hào)路徑進(jìn)行功能布局。

然后實(shí)現(xiàn)功能之間的連接。

示例

兩個(gè)輸入。二者確保平衡。

增益和反饋。二者確保對(duì)稱。

輸出。二者確保對(duì)稱。

電平轉(zhuǎn)換接入信號(hào)路徑。二者確保對(duì)稱。

輔助功能。

關(guān)鍵信號(hào)路徑盡量短。

關(guān)鍵信號(hào)路徑采用備用路徑,保持平衡。

封裝在高速應(yīng)用中發(fā)揮著重要作用

小型封裝

更佳的高頻響應(yīng)

緊湊的布局

更低的封裝寄生效應(yīng)

低失真引腳排列(專用反饋)

緊湊的布局

流線型信號(hào)流

更低失真

PCB設(shè)計(jì)

典型62mil(1.6mm) 6層PCB層疊

絲印

印有組裝和/或元器件ID信息

僅提供信息。不影響性能。非必須。

信息包括文字、線條、形狀。

若信息放置的位置未經(jīng)仔細(xì)考慮,信息將毫無(wú)用處。

線條最小寬度 = 5密耳(0.127 mm)

文字的高度與線條寬的比值應(yīng)大于12,以便文字可辨認(rèn)。

不要將文字放在過(guò)孔、孔洞、接合焊盤(pán)位置。

接合焊盤(pán)之間保持最小距離。

廠商產(chǎn)品質(zhì)量有所不同,邊沿尖利到骯臟都有可能。

屏蔽層

保護(hù)銅片不受環(huán)境影響。

最大程度降低焊錫橋接仔細(xì)設(shè)計(jì)可防止橋接。

一定程度上影響PCB性能。

不需要。對(duì)延長(zhǎng)PCB壽命起關(guān)鍵作用。極大地提升PCB裝配成品率。

通常為綠色其他一些受歡迎的顏色有黑色、藍(lán)色、紅色、白色。

銅片

可以是信號(hào)層或板層。

通常是一個(gè)1.4密耳(0.04 mm)的厚銅板??梢愿瘛?/p>

蝕刻以形成信號(hào)走線和接合焊盤(pán)。

最小走線寬度為4密耳(0.1 mm)。

兩個(gè)對(duì)象之間的最小空間要求為4密耳(0.1 mm)。

與附近的其他銅板構(gòu)成電容。

具有電感。

PCB材料選擇示例

Isola – FR4類型

常見(jiàn)通用材料。

無(wú)鉛焊接的高溫版本

高介電常數(shù):4.7-4.2。產(chǎn)生高寄生電容

額定值為1 GHz

受控阻抗走線一致性尚可,但并非最佳

Rogers – PTFE類型

良好的高頻、高溫材料

低介電常數(shù)。2.2及以上??山档图纳娙?/p>

成本高

良好的阻抗一致性

額定值為10 GHz

許多其他廠商。某些廠商性能規(guī)格與上述類似。

元器件接合焊盤(pán)設(shè)計(jì)

接合焊盤(pán)尺寸

通常比元器件焊盤(pán)大30%。

可使用烙鐵

可目測(cè)檢查焊點(diǎn)

可接受具有較大定位誤差的元器件

增加寄生電容 – 降低有效可用頻率

增加焊錫橋接的可能性

需要更多電路板空間

最低尺寸超標(biāo)值:比元器件焊盤(pán)大0-5%。

保持機(jī)械強(qiáng)度

元器件和PCB 之間的接觸區(qū)域不變

降低寄生電容 – 保持 更高的可用頻率

減少所需電路板空間

焊盤(pán)形狀

通常為矩形帶尖角

圓角允許焊盤(pán)至走線間隔更 緊密。減小電路板尺寸。

信號(hào)布線

使用GND和PWR

使用“焊盤(pán)過(guò)孔”法將焊盤(pán)與層相連,可最大程度降低寄生效應(yīng)

將功能模塊的元器件盡可能靠近放置

手動(dòng)放置時(shí),0.5 mm的器件間隔便已足夠

最大程度減少信號(hào)走線上的過(guò)孔,越少越好

保證同一個(gè)功能模塊中的走線位于同一層。

使用隔板電容進(jìn)行旁路

保持相鄰板層之間盡可能靠近

避免不必要的過(guò)孔穿透板層。

避免挖空板層

盡量保持走線筆直

盡可能減少轉(zhuǎn)向和轉(zhuǎn)彎

示例

性能與PCB

性能與元器件位置

串?dāng)_和耦合

容性串?dāng)_或耦合

源于上下平行走線,結(jié)果形成寄生電容

解決辦法是垂直走線,減少走線耦合和面積

感性串?dāng)_

感性串?dāng)_源于長(zhǎng)距離并行走線之間磁場(chǎng)的交互作用

感性串?dāng)_分為兩類:正向和逆向

逆向串?dāng)_指離受影響走線上的驅(qū)動(dòng)器最近的噪聲

正向串?dāng)_指離所驅(qū)線路上的驅(qū)動(dòng)器最遠(yuǎn)的噪聲

通過(guò)以下方式盡量減少串?dāng)_

增加走線間隔(改進(jìn)隔離)

使用防護(hù)走線

使用差分信號(hào)

旁路是確保高速電路性能的必要手段

把電容置于電源引腳處

電容提供低阻抗交流回路

為快速上升/下降沿提供局部電荷存儲(chǔ)空間

盡量縮短走線長(zhǎng)度

靠近負(fù)載回路

有助于減少接地層中的瞬態(tài)電流

價(jià)值

單個(gè)電路的性能

使交流阻抗保持于低位

多次諧振

鐵氧體磁珠

優(yōu)化的負(fù)載和旁路電容放置和接地回路

電路板電容

電源層電容

電容模型

電容選擇

多個(gè)并聯(lián)電容

寄生效應(yīng)會(huì)導(dǎo)致性能下降和失真

走線/焊盤(pán)電容和電感

內(nèi)部或底部板層

形成隔板電容,其下有電源層(未顯示)。

間距

較長(zhǎng)的距離可消除與其上受控阻抗層的相互影響。

受控阻抗層

頂部信號(hào)層的走線,與該層之間的距離形成傳輸線,具有特性阻抗。

頂部(信號(hào))層

走線為傳輸線路,具有特性阻抗

具有信號(hào)走線和元件接合焊盤(pán)。

頂部焊接屏蔽

可影響特性阻抗

過(guò)孔寄生效應(yīng)

過(guò)孔放置

0603 和0402

電容寄生模型

C = 電容

RP = 絕緣電阻

RS = 等效串聯(lián)電阻(ESR)

L = 引腳和層板的電感

RDA = 電介質(zhì)吸收

CDA = 電介質(zhì)吸收

電阻寄生模型

R = 電阻

CP = 并聯(lián)電容

L= 等效串聯(lián)電感(ESL)

低頻運(yùn)算放大器原理圖

高速運(yùn)算放大器原理圖

高頻運(yùn)算放大器原理圖

寄生電容仿真原理圖

寄生電容為1.5pF時(shí)的頻率響應(yīng)

反相輸入端 1pF附加寄生電容

1.5dB尖脈沖

不穩(wěn)定,振蕩

寄生電感

寄生電感仿真原理圖

有接地平面和沒(méi)有接地平面兩種情況下的脈沖響應(yīng)

振蕩顯示了高速運(yùn)算放大器同相輸入端長(zhǎng)度為2.54cm的走線的影響

其等效電感約為29nH,足以造成持續(xù)的低壓振蕩

接地層和電源層

接地層和電源層提供

共同參考點(diǎn)

屏蔽

降低噪聲

減少寄生效應(yīng)

散熱

功率分布

高值電容

有關(guān)接地層和電源層的建議

不存在100%有效的單一接地方法!

各PCB板必須至少有一層專用于接地層!

盡量增加接地層,尤其是在高工作頻率的走線下方

盡量使用可行的厚金屬(降低電阻、增進(jìn)散熱)

使用多個(gè)過(guò)孔將相同的接地層連在一起

開(kāi)始設(shè)計(jì)布局時(shí),為模擬和數(shù)字接地層設(shè)置專用層,僅在必要時(shí)分離

遵循混合信號(hào)器件數(shù)據(jù)手冊(cè)提出的建議。

使旁路電容和負(fù)載回路盡量靠近,以降低失真

為模擬和數(shù)字接地層的連接提供跳線選項(xiàng)

總結(jié)

高速PCB的設(shè)計(jì)需要深思熟慮、注重細(xì)節(jié)

在原理圖上提供盡量多的信息

元件在電路板上的位置就像整個(gè)電路的定位一樣重要

設(shè)計(jì)電路板布局時(shí)要有預(yù)見(jiàn)性,切勿聽(tīng)天由命

在電源旁路中使用多個(gè)電容

必須考慮并處理好寄生效應(yīng)

接地層和電源層在降低噪聲、減少寄生效應(yīng)方面發(fā)揮著關(guān)鍵作用

新型封裝和引腳排列有利于改善性能、提高布局的緊湊性

信號(hào)分布有多種方式可供選擇,切記選擇適用的方式

檢查布局時(shí)千萬(wàn)要仔細(xì)

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • RF電路
    +關(guān)注

    關(guān)注

    1

    文章

    72

    瀏覽量

    17096

原文標(biāo)題:絕對(duì)的干貨——高速和RF電路設(shè)計(jì)最給力的講義全分享!

文章出處:【微信號(hào):edn-china,微信公眾號(hào):EDN電子技術(shù)設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基礎(chǔ)電路設(shè)計(jì)與應(yīng)用

    基礎(chǔ)電路設(shè)計(jì)與應(yīng)用本講義共四章,包括電路設(shè)計(jì)的基本方法及相關(guān)設(shè)計(jì)理論,無(wú)源單口網(wǎng)絡(luò)與雙口網(wǎng)絡(luò)的設(shè)計(jì)及基于運(yùn)算放大器的有源電路的設(shè)計(jì)。為了更好的與電路
    發(fā)表于 08-20 19:01

    【轉(zhuǎn)貼】 華為模擬和混合信號(hào)電路設(shè)計(jì)培訓(xùn)講義

    ` 本帖最后由 gk320830 于 2015-3-8 04:29 編輯 華為模擬和混合信號(hào)電路設(shè)計(jì)培訓(xùn)講義 雖然很多地方,看過(guò)了你都明白是這樣的,但是再次講,而且從不同的角度去看的時(shí)候,總有新的收獲。`
    發(fā)表于 08-02 16:00

    RF電路設(shè)計(jì)的常見(jiàn)問(wèn)題有哪些?

    RF電路設(shè)計(jì)的常見(jiàn)問(wèn)題有哪些?RF電路設(shè)計(jì)原則及方案是什么?
    發(fā)表于 05-07 06:54

    分享一份《高速電路接口原理與應(yīng)用》的講義

    分享一份《高速電路(PECL、LVECL、CML、LVDS)接口原理與應(yīng)用》的講義
    發(fā)表于 06-22 08:02

    射頻集成電路設(shè)計(jì)基礎(chǔ)講義

    《射頻集成電路設(shè)計(jì)基礎(chǔ)》講義 􀂉 無(wú)源元件(Passive Components)􀂉 傳輸線(Transmission Lines)􀂉 Smith Chart-反射系數(shù)平面上的阻抗和導(dǎo)納􀂉 阻抗變換
    發(fā)表于 07-11 15:35 ?68次下載

    《射頻集成電路設(shè)計(jì)基礎(chǔ)》講義

     關(guān)于射頻(RF) 關(guān)于射頻集成電路 無(wú)線通信與射頻集成電路設(shè)計(jì) 課程相關(guān)信息 RFIC相關(guān)IEEE/IEE期刊和會(huì)議• 是什么推動(dòng)了RFIC 的發(fā)展?•
    發(fā)表于 10-02 10:48 ?134次下載

    華為模擬和混合信號(hào)電路設(shè)計(jì)培訓(xùn)講義

    華為模擬和混合信號(hào)電路設(shè)計(jì)培訓(xùn)講義
    發(fā)表于 09-11 18:59 ?145次下載

    華為模擬和混合信號(hào)電路設(shè)計(jì)培訓(xùn)講義(下)

    華為模擬和混合信號(hào)電路設(shè)計(jì)培訓(xùn)講義(下)
    發(fā)表于 09-11 19:08 ?213次下載

    RF circuit design theory and application(射頻電路設(shè)計(jì))

    RF circuit design theory and application(射頻電路設(shè)計(jì))
    發(fā)表于 09-12 16:41 ?392次下載

    高速MOS驅(qū)動(dòng)電路設(shè)計(jì)和應(yīng)用指南

    高速MOS驅(qū)動(dòng)電路設(shè)計(jì)和應(yīng)用指南高速MOS驅(qū)動(dòng)電路設(shè)計(jì)和應(yīng)用指南
    發(fā)表于 06-22 15:56 ?70次下載

    射頻集成電路設(shè)計(jì)基礎(chǔ)講義

    射頻集成電路設(shè)計(jì)基礎(chǔ)講義原理詳解!適合新人和初學(xué)者!
    發(fā)表于 09-09 16:58 ?0次下載

    分析RF電路設(shè)計(jì)中的常見(jiàn)問(wèn)題

    分析RF電路設(shè)計(jì)中的常見(jiàn)問(wèn)題,感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 09-18 17:15 ?0次下載

    RF 射頻技術(shù)基礎(chǔ)講義

    RF 射頻技術(shù)基礎(chǔ)講義
    發(fā)表于 11-05 10:52 ?90次下載

    東南大學(xué)射頻集成電路設(shè)計(jì)基礎(chǔ)講義

    東南大學(xué)射頻集成電路設(shè)計(jì)基礎(chǔ)講義
    發(fā)表于 06-22 10:20 ?117次下載

    高速電路設(shè)計(jì)實(shí)踐.pdf

    高速電路設(shè)計(jì)實(shí)踐
    發(fā)表于 03-07 16:14 ?1次下載