0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

NJ90_gh_bee81f8 ? 2018-04-29 17:54 ? 次閱讀

本文你可以獲得什么?

MOS管構(gòu)成的緩沖器Buffer和漏極開路們OD門是數(shù)字電路非常重要的概念,怎么構(gòu)成的;

反相器,線與邏輯怎么玩,又怎么用呢?

根據(jù)原理圖,真值表,應(yīng)用典型電路全面了解基本的邏輯門,與門,或門,與非門。

半導(dǎo)體SS, TT, FF是怎么回事?

1. MOS管邏輯電路(與門,或門,非門等)作為硬件工程師,不能不懂芯片;而要想懂芯片,MOS管構(gòu)成的各種基本邏輯電路必須熟記于心,才能夠更熟練的看懂芯片的框圖。場效應(yīng)管(Field-Effect Transistor)通過不同的搭配可以構(gòu)成各種各樣的門電路,如開篇所說,這些最基本的單元電路或許是現(xiàn)代IC的基礎(chǔ)。以下的電路形式在常用的74系列的芯片中大量存在著,之后介紹的OD門,緩沖器則常見于芯片的GPIO口等管腳的設(shè)計。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

MOS管構(gòu)成基本的與門、或門電路與門可以由六個管子構(gòu)成,通過示意圖應(yīng)該能更清楚看出與門的工作示意圖,然后由真值表可以看出輸入輸出的對應(yīng)關(guān)系。本文中給出與門的對應(yīng)電路,如有興趣,大家可以思考或門的電路結(jié)構(gòu),其實二者是存在對應(yīng)關(guān)系的。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

2. 反相器下圖則給出了反相器的電路圖,輸入和輸出狀態(tài)相反,謂之反相器。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

電路分析:輸入Vi為低電平時,上管導(dǎo)通,下管截止,輸出為高電平;輸入Vi為高電平時,上管截止,下管導(dǎo)通,輸出為低電平。

與非門下圖則給出了與非門的電路圖,與非門也就是同為零,異為一。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

當(dāng)A,B輸入均為低電平時,1,2管導(dǎo)通,3,4管截止,C端電壓與Vdd一致,輸出高電平。當(dāng)A輸入高電平,B輸入低電平,1,3管導(dǎo)通,2,4管截止,C端電位與1管的漏極保持一致,輸出高電平。當(dāng)A輸入低電平,B輸入高電平,2,4導(dǎo)通,1,3管截止,C端電位與2管的漏極保持一致,輸出高電平。當(dāng)A,B輸入均為高電平時,1,2管截止,3,4管導(dǎo)通,C端電壓與地一致,輸出低電平。

4. 緩沖器BufferCMOS緩沖器(buffer),緩沖器跟反相器是對立的,緩沖器輸入與輸出相同,反相器輸入與輸出相反。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

電路分析:前面一級Q1,Q2組成了一個反相器;后面一級Q3,Q4又構(gòu)成了一個反相器,相當(dāng)于反了兩次相,于是又還原了。5. 漏極開路門漏極開路門是一個十分經(jīng)典常用的電路,常見于主芯片的GPIO口或者單片機(jī)的GPIO口的設(shè)計中。要最重要的一點就是:漏極開路是高阻態(tài),一般應(yīng)用需要接上拉電阻。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

【漏極開路門的應(yīng)用-線與邏輯】Z=z1z2z3

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

“線與”邏輯是因為多個邏輯單元的輸出的三極管,共用一個上拉電阻,只要一個邏輯單元輸出低電平,即集電極(漏極)開路輸出的管子導(dǎo)通,那么輸出低電平;而只有全部單元截止,輸出端被上拉電阻置為高電平,這是一個很實用的電路,可以用于邏輯仲裁等電路系統(tǒng)中。

或許工作幾年后,一般會覺得二極管三極管電路很簡單,那只能說明研究得還不夠深入。有時候越簡單的東西底層的東西其實更復(fù)雜。比如從工藝角度來說,晶體管分為TT, SS, FF, IC設(shè)計是繞不過這些的,基礎(chǔ)也并不容易,考慮到更深入一些,又覺得只學(xué)到皮毛。

MOS管構(gòu)成的緩沖器Buffer和漏極開路門OD門的詳細(xì)概述

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2314

    瀏覽量

    65690
  • buffer
    +關(guān)注

    關(guān)注

    2

    文章

    120

    瀏覽量

    29912
  • 漏極開路
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    8379

原文標(biāo)題:硬件工程師必會模塊之MOS管構(gòu)成的基本門邏輯電路

文章出處:【微信號:gh_bee81f890fc1,微信公眾號:面包板社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    極管MOS的區(qū)別 OCOD門電路分析

    OCOD是分別通過三極管MOS搭建,首先來初步了解一下這兩種器件的區(qū)別。
    的頭像 發(fā)表于 11-13 16:43 ?3949次閱讀
    三<b class='flag-5'>極管</b>和<b class='flag-5'>MOS</b><b class='flag-5'>管</b>的區(qū)別 OC<b class='flag-5'>門</b>與<b class='flag-5'>OD</b>門電路分析

    看芯片手冊框圖必備技能,你掌握了么?

    來源 網(wǎng)絡(luò)本文你可以獲得什么?1.MOS構(gòu)成緩沖器Buffer
    發(fā)表于 03-14 16:14

    OD開路的門電路)

    OD開路的門電路) 如同TTL OC,CMOS
    發(fā)表于 02-28 19:15 ?1.7w次閱讀
    <b class='flag-5'>OD</b><b class='flag-5'>門</b>(<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>的門電路)

    什么是開路OD)?

    什么是開路OD)?            對于
    發(fā)表于 03-04 15:37 ?5.3w次閱讀

    開路OD)原理說解

    開路OD)原理說解 開路
    發(fā)表于 03-04 15:38 ?3402次閱讀

    集電極開路(OC)/開路OD)輸出的結(jié)構(gòu)

    集電極開路(OC)/開路OD)輸出的結(jié)構(gòu) A:我們先來說說集電極開路輸出的結(jié)構(gòu)。集電極
    發(fā)表于 03-04 15:41 ?2826次閱讀

    集電極開路輸出和開路輸出

    在電路中常會遇到開路(Open Drain)和集電極開路(Open Collector)兩種情形。
    發(fā)表于 11-09 12:11 ?3.2w次閱讀
    集電極<b class='flag-5'>開路</b>輸出和<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>輸出

    硬件工程師必看的技能之MOS構(gòu)成的基本邏輯電路

    本文你可以獲得什么? MOS構(gòu)成緩沖器Buffer
    的頭像 發(fā)表于 03-30 10:59 ?1w次閱讀
    硬件工程師必看的技能之<b class='flag-5'>MOS</b><b class='flag-5'>管</b><b class='flag-5'>構(gòu)成</b>的基本<b class='flag-5'>門</b>邏輯電路

    集電極開路、開路、上拉電阻、下拉電阻等接口相關(guān)基本概念

    MOSFET的。同理,集電極開路電路中的“集”就是指三極管的集電極。在數(shù)字電路中,分別簡稱OD
    發(fā)表于 01-14 14:32 ?23次下載
    集電極<b class='flag-5'>開路</b>、<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>、上拉電阻、下拉電阻等接口相關(guān)基本概念

    OCOD的主要區(qū)別

    OC,又稱集電極開路(開路)與非門門電路,Open Collector(Open Drain)。
    的頭像 發(fā)表于 08-12 14:36 ?1.4w次閱讀

    低功耗單緩沖器;帶開路的單緩沖器-74AUP2G3407

    低功耗單緩沖器;帶開路的單緩沖器-74AUP2G3407
    發(fā)表于 02-10 18:48 ?0次下載
    低功耗單<b class='flag-5'>緩沖器</b>;帶<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>的單<b class='flag-5'>緩沖器</b>-74AUP2G3407

    具有開路和反相的低功耗反相緩沖器-74AUP2G0604

    具有開路和反相的低功耗反相緩沖器-74AUP2G0604
    發(fā)表于 02-10 19:09 ?0次下載
    具有<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>和反相<b class='flag-5'>器</b>的低功耗反相<b class='flag-5'>緩沖器</b>-74AUP2G0604

    具有開路輸出的低功耗三重緩沖器-74AUP3G07

    具有開路輸出的低功耗三重緩沖器-74AUP3G07
    發(fā)表于 02-17 18:49 ?0次下載
    具有<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>輸出的低功耗三重<b class='flag-5'>緩沖器</b>-74AUP3G07

    雙電源單緩沖器和帶開路的單緩沖器-74AXP2T3407

    雙電源單緩沖器和帶開路的單緩沖器-74AXP2T3407
    發(fā)表于 03-03 19:51 ?0次下載
    雙電源單<b class='flag-5'>緩沖器</b>和帶<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>的單<b class='flag-5'>緩沖器</b>-74AXP2T3407

    74AHCT07A具有開路輸出的六進(jìn)制緩沖器

    電子發(fā)燒友網(wǎng)站提供《74AHCT07A具有開路輸出的六進(jìn)制緩沖器.pdf》資料免費下載
    發(fā)表于 09-27 09:35 ?0次下載
    74AHCT07A具有<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>輸出的六進(jìn)制<b class='flag-5'>緩沖器</b>