0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

針對(duì)NMOS驅(qū)動(dòng)電路做一個(gè)簡(jiǎn)單分析

工控維修那些事兒 ? 來(lái)源:未知 ? 作者:李倩 ? 2018-04-25 15:35 ? 次閱讀

現(xiàn)在的MOS驅(qū)動(dòng),有幾個(gè)特別的需求

1,低壓應(yīng)用

當(dāng)使用5V電源,這時(shí)候如果使用傳統(tǒng)的圖騰柱結(jié)構(gòu),由于三極管的be有0.7V左右的壓降,導(dǎo)致實(shí)際最終加在gate上的電壓只有4.3V。這時(shí)候,我們選用標(biāo)稱(chēng)gate電壓4.5V的MOS管就存在一定的風(fēng)險(xiǎn)。

同樣的問(wèn)題也發(fā)生在使用3V或者其他低壓電源的場(chǎng)合。

2,寬電壓應(yīng)用輸入電壓并不是一個(gè)固定值,它會(huì)隨著時(shí)間或者其他因素而變動(dòng)。這個(gè)變動(dòng)導(dǎo)致PWM電路提供給MOS管的驅(qū)動(dòng)電壓是不穩(wěn)定的。

為了讓MOS管在高gate電壓下安全,很多MOS管內(nèi)置了穩(wěn)壓管強(qiáng)行限制gate電壓的幅值。在這種情況下,當(dāng)提供的驅(qū)動(dòng)電壓超過(guò)穩(wěn)壓管的電壓,就會(huì)引起較大的靜態(tài)功耗。

同時(shí),如果簡(jiǎn)單的用電阻分壓的原理降低gate電壓,就會(huì)出現(xiàn)輸入電壓比較高的時(shí)候,MOS管工作良好,而輸入電壓降低的時(shí)候gate電壓不足,引起導(dǎo)通不夠徹底,從而增加功耗。

3,雙電壓應(yīng)用在一些控制電路中,邏輯部分使用典型的5V或者3.3V數(shù)字電壓,而功率部分使用12V甚至更高的電壓。兩個(gè)電壓采用共地方式連接。

這就提出一個(gè)要求,需要使用一個(gè)電路,讓低壓側(cè)能夠有效的控制高壓側(cè)的MOS管,同時(shí)高壓側(cè)的MOS管也同樣會(huì)面對(duì)1和2中提到的問(wèn)題。

在這三種情況下,圖騰柱結(jié)構(gòu)無(wú)法滿足輸出要求,而很多現(xiàn)成的MOS驅(qū)動(dòng)IC,似乎也沒(méi)有包含gate電壓限制的結(jié)構(gòu)。

于是我設(shè)計(jì)了一個(gè)相對(duì)通用的電路來(lái)滿足這三種需求。

針對(duì)NMOS驅(qū)動(dòng)電路做一個(gè)簡(jiǎn)單分析:

Vl和Vh分別是低端和高端的電源,兩個(gè)電壓可以是相同的,但是Vl不應(yīng)該超過(guò)Vh。Q1和Q2組成了一個(gè)反置的圖騰柱,用來(lái)實(shí)現(xiàn)隔離,同時(shí)確保兩只驅(qū)動(dòng)管Q3和Q4不會(huì)同時(shí)導(dǎo)通。

R2和R3提供了PWM電壓基準(zhǔn),通過(guò)改變這個(gè)基準(zhǔn),可以讓電路工作在PWM信號(hào)波形比較陡直的位置。

Q3和Q4用來(lái)提供驅(qū)動(dòng)電流,由于導(dǎo)通的時(shí)候,Q3和Q4相對(duì)Vh和GND最低都只有一個(gè)Vce的壓降,這個(gè)壓降通常只有0.3V左右,大大低于0.7V的Vce。R5和R6是反饋電阻,用于對(duì)gate電壓進(jìn)行采樣,采樣后的電壓通過(guò)Q5對(duì)Q1和Q2的基極產(chǎn)生一個(gè)強(qiáng)烈的負(fù)反饋,從而把gate電壓限制在一個(gè)有限的數(shù)值。這個(gè)數(shù)值可以通過(guò)R5和R6來(lái)調(diào)節(jié)。

最后,R1提供了對(duì)Q3和Q4的基極電流限制,R4提供了對(duì)MOS管的gate電流限制,也就是Q3和Q4的Ice的限制。必要的時(shí)候可以在R4上面并聯(lián)加速電容。

這個(gè)電路提供了如下的特性:

1,用低端電壓和PWM驅(qū)動(dòng)高端MOS管。

2,用小幅度的PWM信號(hào)驅(qū)動(dòng)高gate電壓需求的MOS管。

3,gate電壓的峰值限制

4,輸入和輸出的電流限制

5,通過(guò)使用合適的電阻,可以達(dá)到很低的功耗。

6,PWM信號(hào)反相。NMOS并不需要這個(gè)特性,可以通過(guò)前置一個(gè)反相器來(lái)解決。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2315

    瀏覽量

    65698
  • 驅(qū)動(dòng)電路
    +關(guān)注

    關(guān)注

    152

    文章

    1508

    瀏覽量

    108107

原文標(biāo)題:MOS管驅(qū)動(dòng)電路經(jīng)典講解

文章出處:【微信號(hào):pcb_repaired,微信公眾號(hào):工控維修那些事兒】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    采用驅(qū)動(dòng)IC和NMOS的防反電路設(shè)計(jì)

    引言:無(wú)論是常規(guī)的低側(cè)NMOS防反接電路還是高側(cè)的PMOS防反接電路均有其局限性。本節(jié)簡(jiǎn)述采用驅(qū)動(dòng)IC加NMOS的方案做防反
    發(fā)表于 06-28 16:02 ?3469次閱讀
    采用<b class='flag-5'>驅(qū)動(dòng)</b>IC和<b class='flag-5'>NMOS</b>的防反<b class='flag-5'>電路</b>設(shè)計(jì)

    MOS管的應(yīng)用及導(dǎo)通特性和應(yīng)用驅(qū)動(dòng)電路的總結(jié)。

    針對(duì)NMOS驅(qū)動(dòng)電路做一個(gè)簡(jiǎn)單分析:Vl和Vh分別是
    發(fā)表于 11-12 15:40

    MOS管的應(yīng)用及導(dǎo)通特性和應(yīng)用驅(qū)動(dòng)電路的總結(jié)。

    圖如下:圖1 用于NMOS驅(qū)動(dòng)電路圖2 用于PMOS的驅(qū)動(dòng)電路這里我只針對(duì)
    發(fā)表于 12-18 15:37

    MOS管驅(qū)動(dòng)電路分析

    NMOS驅(qū)動(dòng)電路圖2 用于PMOS的驅(qū)動(dòng)電路這里只針對(duì)NM
    發(fā)表于 07-09 17:24

    對(duì)MOS管驅(qū)動(dòng)電路了解的不透徹?本文帶你找到答案

    做一個(gè)簡(jiǎn)單分析:Vl和Vh分別是低端和高端的電源,兩個(gè)電壓可以是相同的,但是Vl不應(yīng)該超過(guò)Vh。Q1和Q2組成了
    發(fā)表于 05-28 08:30

    海飛樂(lè)技術(shù)現(xiàn)貨替換IXFP90N20X3M場(chǎng)效應(yīng)管

    場(chǎng)效應(yīng)晶體管大多采用垂直導(dǎo)電結(jié)構(gòu),提高了器件的耐電壓和耐電流的能力。按垂直導(dǎo)電結(jié)構(gòu)的不同,又可分為2種:V形槽VVMOSFET和雙擴(kuò)散VDMOSFET。這里只針對(duì)NMOS驅(qū)動(dòng)電路
    發(fā)表于 03-11 18:01

    海飛樂(lè)技術(shù)現(xiàn)貨替換IXFP130N15X3場(chǎng)效應(yīng)管

    : 25 ns 工廠包裝數(shù)量: 50 子類(lèi)別: MOSFETs 典型關(guān)閉延遲時(shí)間: 62 ns 典型接通延遲時(shí)間: 21 ns這里只針對(duì)NMOS驅(qū)動(dòng)電路
    發(fā)表于 03-11 18:03

    NMOS與PMOS的驅(qū)動(dòng)電路有什么區(qū)別?

    相對(duì)通用的電路NMOS驅(qū)動(dòng)電路與PMOS的驅(qū)動(dòng)電路區(qū)別】
    發(fā)表于 07-30 06:09

    NMOS驅(qū)動(dòng)電路

    NMOS 驅(qū)動(dòng)電路 :
    發(fā)表于 04-01 15:29 ?9195次閱讀
    <b class='flag-5'>NMOS</b><b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路</b>

    在ICD上做一個(gè)簡(jiǎn)單的查表程序

    本內(nèi)容介紹PIC單片機(jī)在ICD上做一個(gè)簡(jiǎn)單的查表程序,本文給出了詳細(xì)程序
    發(fā)表于 06-27 16:35 ?1484次閱讀

    4個(gè)NMOS組成的全橋驅(qū)動(dòng)電路

    4個(gè)NMOS組成的全橋驅(qū)動(dòng)電路我們常用的電機(jī)驅(qū)動(dòng)有半橋驅(qū)動(dòng)和全橋
    的頭像 發(fā)表于 08-26 11:48 ?3.8w次閱讀
    4<b class='flag-5'>個(gè)</b><b class='flag-5'>NMOS</b>組成的全橋<b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路</b>

    譯碼器:做一個(gè)簡(jiǎn)單的六進(jìn)制技術(shù)電路

    今天我們依舊來(lái)看譯碼器,做一個(gè)簡(jiǎn)單的六進(jìn)制計(jì)數(shù)電路,我希望通過(guò)今天的學(xué)習(xí),能夠自己搭建任意進(jìn)制的計(jì)數(shù)電路,從而掌握譯碼器的用法。
    的頭像 發(fā)表于 06-16 17:33 ?7757次閱讀
    譯碼器:<b class='flag-5'>做一個(gè)</b><b class='flag-5'>簡(jiǎn)單</b>的六進(jìn)制技術(shù)<b class='flag-5'>電路</b>

    個(gè)簡(jiǎn)單NMOS 驅(qū)動(dòng)電路設(shè)計(jì)

    在搭建個(gè)測(cè)試電路,需要用到 NMOS 器件,同事設(shè)計(jì)了個(gè)
    的頭像 發(fā)表于 01-29 11:57 ?1.6w次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>個(gè)</b><b class='flag-5'>簡(jiǎn)單</b>的<b class='flag-5'>NMOS</b> <b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路</b>設(shè)計(jì)

    mos管高端驅(qū)動(dòng)電路 高手才可以搞定的mos管調(diào)壓電路

    滿足輸出要求,而很多現(xiàn)成的MOS驅(qū)動(dòng)IC,似乎也沒(méi)有包含gate電壓限制的結(jié)構(gòu)。 于是我設(shè)計(jì)了個(gè)相對(duì)通用的電路來(lái)滿足這三種需求。 電路圖如
    發(fā)表于 12-30 14:44 ?2.6w次閱讀
    mos管高端<b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路</b> 高手才可以搞定的mos管調(diào)壓<b class='flag-5'>電路</b>

    使用NMOS和升降壓驅(qū)動(dòng)IC實(shí)現(xiàn)防反保護(hù)電路設(shè)計(jì)

    設(shè)計(jì)具有 NMOS驅(qū)動(dòng)IC 的防反保護(hù)電路時(shí),NMOS 需放置在高邊,驅(qū)動(dòng)IC也從高邊取電,這里將產(chǎn)生
    的頭像 發(fā)表于 06-14 09:04 ?1776次閱讀
    使用<b class='flag-5'>NMOS</b>和升降壓<b class='flag-5'>驅(qū)動(dòng)</b>IC實(shí)現(xiàn)防反保護(hù)<b class='flag-5'>電路</b>設(shè)計(jì)