0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UltraSoC獲晶心科技選用于RISC-V開發(fā)的追蹤及調(diào)試

西西 ? 作者:廠商供稿 ? 2018-05-02 11:26 ? 次閱讀

UltraSoC日前宣布:亞洲領(lǐng)先且成熟的中央處理器半導(dǎo)體知識產(chǎn)權(quán)(CPU IP)供應(yīng)商晶心科技(Andes Technology)已采用UltraSoC先進(jìn)的嵌入式分析技術(shù),來支持其AndesCore系列RISC-V處理器。晶心科技將利用UltraSoC包括業(yè)界唯一商用RISC-V處理器追蹤解決方案在內(nèi)的獨(dú)一無二的IP產(chǎn)品系列,來實(shí)現(xiàn)其復(fù)雜應(yīng)用嵌入式產(chǎn)品的開發(fā)加速和調(diào)試增強(qiáng),這些應(yīng)用包括人工智能AI)、計(jì)算機(jī)視覺、網(wǎng)絡(luò)控制器和存儲等。

兩家公司將攜手在即將舉行的RISC-V大會(huì)(RISC-V Workshop,將于5月7-10日在西班牙的加泰羅尼亞理工大學(xué)舉辦)上,展出一套完整的RISC-V開發(fā)、調(diào)試和追蹤設(shè)計(jì)流程。

UltraSoC目前獨(dú)家提供了一套商用的RISC-V開發(fā)環(huán)境,包括系統(tǒng)級芯片(SoC)的分析、處理器追蹤和其他可用于滿足最終用戶需求的選項(xiàng)。作為業(yè)界先鋒,UltraSoC于2017年開發(fā)了RISC-V處理器追蹤技術(shù),并隨后很快將其追蹤規(guī)范提供給RISC-V基金會(huì)(RISC-V Foundation),用于基金會(huì)標(biāo)準(zhǔn)化工作的一部分。公司仍然全面致力于支持RISC-V基金會(huì)標(biāo)準(zhǔn)的運(yùn)行-控制/調(diào)試,并提議了處理器追蹤格式,這與公司全面發(fā)展策略中提出的為包括ARMCadence/Tensilica、CEVA和MIPS在內(nèi)的任何處理器架構(gòu)提供集成化調(diào)試與開發(fā)解決方案一致。

晶心科技的內(nèi)核都基于高性能的AndeStar? V5 32位及64位架構(gòu),與UltraSoC的合作伙伴關(guān)系將使客戶在使用Andes V5 N25及NX25處理器時(shí),可以去選擇并集成先進(jìn)的嵌入式分析功能。使用晶心科技高性能32位及64位處理器內(nèi)核的客戶,可以在RISC-V處理器追蹤功能之外,還能夠去利用UltraSoC的SoC分析與調(diào)試IP,這些功能結(jié)合在一起就給SoC設(shè)計(jì)師帶來了全面的可視性,不僅可以觀察內(nèi)核的性能,而且還可以觀察整個(gè)系統(tǒng)的運(yùn)行。

晶心科技已經(jīng)采用RISC-V來作為AndeStar V5 即其第五代處理器的架構(gòu),并發(fā)布了其AndesCore?系列可配置處理器IP系列中的兩款高端處理器:32位的N25及64位的NX25。兩種產(chǎn)品都基于RISC-V,且實(shí)際性能都超過3.4 CoreMark/MHz、而邏輯門數(shù)則分別低至30K(N25)和50K(NX25),在采用臺積電(TSMC)的28nm HPC工藝時(shí)的最高時(shí)鐘時(shí)鐘頻率為1.1GHz。N25和NX25都是高速控制任務(wù)的理想選擇,而用戶在選擇其中任意一款內(nèi)核之后,都能夠從其中可利用的UltraSoC嵌入式智能中獲益。

晶心科技首席技術(shù)官兼資深研發(fā)副總經(jīng)理蘇泓萌博士表示:“鑒于其超乎尋常的性能/功耗比、靈活的配置及全面的支持工具,N25及NX25 AndesCore處理器被我們的客戶廣泛選用。選擇UltraSoC來作為嵌入式分析、追蹤和驗(yàn)證領(lǐng)域內(nèi)的優(yōu)先合作伙伴,將給我們的客戶提供一種先進(jìn)的開發(fā)環(huán)境,其中包括在不打擾目標(biāo)行為的情況下對SoC內(nèi)部運(yùn)行及處理器執(zhí)行情況進(jìn)行的深入觀察。UltraSoC已經(jīng)證明自己正致力于RISC-V生態(tài)系統(tǒng)的開發(fā),因而它顯然是我們V5 RISC-V架構(gòu)的最佳合作伙伴。我們正欣然攜手服務(wù)多家共同的客戶,他們采用晶心科技的Andes N25/NX25處理器以及UltraSoC的IP和追蹤解決方案來滿足其要求很高的應(yīng)用?!?/p>

UltraSoC首席執(zhí)行官Rupert Baines表示:“很高興我們能夠與晶心科技共同致力于其創(chuàng)新的RISC-V處理器內(nèi)核,并攜手幫助雙方共同的客戶發(fā)揮其領(lǐng)先的V5 AndeStar架構(gòu)的優(yōu)勢,并使客戶利用UltraSoC的SoC分析及調(diào)試IP和處理器追蹤能力去全面的了解系統(tǒng),從而去實(shí)現(xiàn)設(shè)計(jì)。”

RISC-V是一種開放指令集架構(gòu),在最初由加州大學(xué)伯克利分校開發(fā)后,現(xiàn)已快速地被廣泛采用。UltraSoC和晶心科技都是RISC-V基金會(huì)的活躍成員,并在RISC-V的開發(fā)中扮演了積極的角色。兩家公司都參加了所有的RISC-V大會(huì),同時(shí)也都將參加于巴塞羅那舉辦的第八屆RISC-V大會(huì)。

UltraSoC致力于提供一種最佳工具,來幫助復(fù)雜系統(tǒng)的設(shè)計(jì)人員對硬件和軟件的性能同時(shí)進(jìn)行高價(jià)值深入觀察,這種觀察追蹤可以覆蓋整個(gè)電子系統(tǒng),尤其重要的是這種觀察分析功能還可在產(chǎn)品實(shí)際運(yùn)行中發(fā)揮作用,而不只是在設(shè)計(jì)階段;由此帶來的好處是可以顯著地改善其安全性、防護(hù)能力、性能和功耗。設(shè)計(jì)人員能夠去監(jiān)測和理解硬件及軟件協(xié)同工作時(shí)情況,并即使在芯片已經(jīng)被植入到一個(gè)整體系統(tǒng)設(shè)計(jì)后都可對系統(tǒng)進(jìn)行微調(diào)。采用UltraSoC的嵌入式分析技術(shù)可以將開發(fā)成本降低25%,并在避免重新設(shè)計(jì)和縮短產(chǎn)品上市時(shí)間等方面實(shí)現(xiàn)極大的成本節(jié)省并創(chuàng)造競爭優(yōu)勢。

關(guān)于晶心科技

晶心科技是亞洲首家CPU IP供應(yīng)商,自2005年創(chuàng)立以來,公司一直致力于開發(fā)創(chuàng)新性的高性能/低功耗32位和64位處理器,以及相關(guān)的SoC平臺。其功能強(qiáng)大的CPU產(chǎn)品線覆蓋了入門級、中檔、高端、可擴(kuò)展及安全性等細(xì)分市場,并已經(jīng)進(jìn)入了全球無數(shù)種嵌入式應(yīng)用;搭載了晶心科技IP的SoC的累計(jì)發(fā)貨量在2017年突破了20億片。在基于自有的指令集架構(gòu)(ISA)來提供先進(jìn)功能的同時(shí),晶心科技也是第一家采用開放RISC-V架構(gòu)的主流CPU供應(yīng)商。

關(guān)于UltraSoC

UltraSoC 是一家為系統(tǒng)級芯片(SoC)提供內(nèi)部分析及監(jiān)測技術(shù)的先驅(qū)企業(yè),這些SoC是當(dāng)今各種電子產(chǎn)品創(chuàng)新的動(dòng)力。公司的嵌入式分析技術(shù)可使產(chǎn)品設(shè)計(jì)人員去添加先進(jìn)的信息安全防護(hù)能力和功能安全性,并能對性能進(jìn)行微調(diào);該產(chǎn)品還可以幫助解決諸如不斷增加的系統(tǒng)復(fù)雜性和總是推遲的產(chǎn)品上市時(shí)間等關(guān)鍵問題。UltraSoC的技術(shù)以半導(dǎo)體知識產(chǎn)權(quán)(semiconductor IP)和軟件的形式提供給客戶,最終應(yīng)用覆蓋了消費(fèi)電子、計(jì)算和通信等行業(yè)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 晶心科技
    +關(guān)注

    關(guān)注

    0

    文章

    96

    瀏覽量

    18140
  • UltraSoC
    +關(guān)注

    關(guān)注

    0

    文章

    40

    瀏覽量

    17989
收藏 人收藏

    評論

    相關(guān)推薦

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    第二屆RISC-V中國峰會(huì)的南京會(huì)場;青稞RISC-V的單雙線調(diào)試技術(shù),在第三屆峰會(huì)上入選RISC-V新技術(shù)與新成果。
    的頭像 發(fā)表于 08-30 18:18 ?1327次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    三份益 青稞RISC-V,更懂下游客戶的MCU內(nèi)核 通用RISC-V架構(gòu)進(jìn)入MCU行業(yè)難免水土不服。沁恒通過“架構(gòu)級”創(chuàng)新,解決下游開發(fā)/應(yīng)用過程中的痛點(diǎn)問題,讓青稞
    發(fā)表于 08-30 17:37

    Imagination CPU 系列研討會(huì) | RISC-V 平臺的性能分析和調(diào)試

    為了讓開發(fā)者及工程師深入了解Imagination的CPU產(chǎn)品及相關(guān)解決方案,Imagination將陸續(xù)推出5期線上研討會(huì),包含:RISC-V平臺的性能分析和調(diào)試RISC-V安全和
    的頭像 發(fā)表于 08-10 08:28 ?233次閱讀
    Imagination CPU 系列研討會(huì) | <b class='flag-5'>RISC-V</b> 平臺的性能分析和<b class='flag-5'>調(diào)試</b>

    Andes科技加入甲辰計(jì)劃,助推RISC-V生態(tài)發(fā)展

    高效能、低功耗、32/64 位RISC-V處理器核的領(lǐng)先供貨商Andes科技正式加入甲辰計(jì)劃,致力于在下一個(gè)丙辰年(2036龍年)之前,基于 RISC-V 實(shí)現(xiàn)從數(shù)據(jù)中心到桌面辦公
    的頭像 發(fā)表于 08-02 14:13 ?538次閱讀

    rIsc-v的缺的是什么?

    態(tài)系統(tǒng)還不夠豐富。這可能導(dǎo)致軟件和工具的可用性受限,特別是在一些特定的應(yīng)用領(lǐng)域或開發(fā)環(huán)境中。開發(fā)者可能需要投入更多的時(shí)間和精力來尋找或開發(fā)適合RISC-V架構(gòu)的軟件和工具鏈。 碎片化風(fēng)
    發(fā)表于 07-29 17:18

    Andes科技推出QiLai系統(tǒng)芯片和Voyager開發(fā)

    高效能低功耗32/64位RISC-V處理器核心領(lǐng)導(dǎo)供貨商暨RISC-V國際協(xié)會(huì)創(chuàng)始首席會(huì)員Andes 科技(TWSE:6533)今日宣布推出QiLai (奇萊)系統(tǒng)芯片(SoC)和
    的頭像 發(fā)表于 07-26 10:46 ?561次閱讀

    科技與Arteris攜手加速RISC-V SoC的采用

    亮點(diǎn):-科技與Arteris的合作旨在支持共同客戶越來越多地采用RISC-VSoC。-專注于基于RISC-V的高性能/低功耗設(shè)計(jì),涉及消費(fèi)電子、通信、工業(yè)應(yīng)用和AI等廣泛市場。-此
    的頭像 發(fā)表于 06-08 08:36 ?251次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>心</b>科技與Arteris攜手加速<b class='flag-5'>RISC-V</b> SoC的采用

    Arteris與科技攜手推進(jìn)RISC-V SoC設(shè)計(jì)創(chuàng)新

    近日,業(yè)界領(lǐng)先的系統(tǒng)IP供應(yīng)商Arteris, Inc.與RISC-V處理器IP領(lǐng)域的佼佼者科技宣布建立戰(zhàn)略合作伙伴關(guān)系。雙方將攜手共進(jìn),致力于推進(jìn)基于RISC-V的SoC設(shè)計(jì)創(chuàng)新
    的頭像 發(fā)表于 05-31 11:19 ?595次閱讀

    科技與Arteris合作加速RISC-V的SoC設(shè)計(jì)創(chuàng)新

    Arteris, Inc.是一家領(lǐng)先的系統(tǒng) IP 供應(yīng)商,致力于加速片上系統(tǒng)(SoC)的創(chuàng)建,科技是RISC-V International組織的創(chuàng)始成員和主要成員,也是高性能/低功耗RI
    的頭像 發(fā)表于 05-30 10:18 ?442次閱讀

    科技與元視芯合作打造全球首次采用RISC-V IP SoC的車規(guī)級CMOS圖像傳感器產(chǎn)品

    RISC-V IP供貨商Andes科技(TWSE:6533)與邊緣運(yùn)算芯片供貨商元視芯智能科技共同宣布,元視芯 MAT系列作為全球首次采用RISC-V IP SoC的車規(guī)級CMOS
    的頭像 發(fā)表于 02-22 10:55 ?752次閱讀

    Imperas獲頒Andes科技2023年度合作伙伴榮譽(yù)

    2023年12月11日— RISC-V模擬解決方案領(lǐng)導(dǎo)者Imperas今日宣布,高效能低功耗32/64位RISC-V處理器核領(lǐng)導(dǎo)供貨商,同時(shí),也是RISC-V 國際協(xié)會(huì)創(chuàng)始首席會(huì)員的Andes
    的頭像 發(fā)表于 01-23 13:41 ?471次閱讀

    Andes科技正式推出AndesCore? AX65全新RISC-V亂序執(zhí)行、超純量、多核處理器

    高效率、低功耗、32/64 位 RISC-V 處理器核的領(lǐng)先供貨商和 RISC-V 國際協(xié)會(huì)創(chuàng)始首席成員Andes科技,宣布全面推出高性能AndesCore AX65--亂序執(zhí)行、
    的頭像 發(fā)表于 01-17 13:48 ?1179次閱讀

    Andes、TASKING與MachineWare合作推動(dòng)RISC-V ASIL車用芯片開發(fā)

    TASKING的系統(tǒng)級驗(yàn)證和調(diào)試工具目前已可支持通過ISO26262認(rèn)證的Andes科技RISC-V處理器IP并由MachineWare提供對應(yīng)的虛擬仿真器。這項(xiàng)合作為SoC設(shè)計(jì)團(tuán)
    的頭像 發(fā)表于 12-19 15:14 ?829次閱讀

    Andes科技與WITTENSTEIN合作建構(gòu)RISC-V處理器安全解決方案

    高效能、低功耗32/64位RISC-V處理器核心領(lǐng)導(dǎo)供貨商暨RISC-V國際協(xié)會(huì)創(chuàng)始首席會(huì)員Andes科技(TWSE: 6533)欣然宣布與WITTENSTEIN high int
    的頭像 發(fā)表于 12-13 10:10 ?709次閱讀

    開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?

    全世界范圍來看,在RISC-V技術(shù)陣營中,臺灣的Andes公司(科技)開發(fā)的編譯器、開發(fā)工具和軟件
    發(fā)表于 11-18 06:05