0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

恰當?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設計

電磁兼容EMC ? 來源:未知 ? 作者:李倩 ? 2018-05-14 15:35 ? 次閱讀

來自人體、環(huán)境甚至電子設備內(nèi)部的靜電對于精密的半導體芯片會造成各種損傷,例如穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結;短路正向偏置的PN結;熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設備的干擾和破壞,需要采取多種技術手段進行防范。

PCB板的設計當中,可以通過分層、恰當?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設計。在設計過程中,通過預測可以將絕大多數(shù)設計修改僅限于增減元器件。通過調整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。

盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。盡量地將每一個信號層都緊靠一個電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。

對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應小于13mm。

確保每一個電路盡可能緊湊。盡可能將所有連接器都放在一邊。

如果可能,將電源線從板的中央引入,并遠離容易直接遭受ESD影響的區(qū)域。

在引向機箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機箱地或者多邊形填充地,并每隔大約13mm的距離用過孔將它們連接在一起。

在板的邊緣上放置安裝孔,安裝孔周圍用無阻焊劑的頂層和底層焊盤連接到機箱地上。

PCB裝配時,不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來實現(xiàn)PCB與金屬機箱/屏蔽層或接地面上支架的緊密接觸。

在每一層的機箱地和電路地之間,要設置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。

在板的頂層和底層靠近安裝孔的位置,每隔100mm沿機箱地線將機箱地和電路地用1.27mm寬的線連接在一起。與這些連接點的相鄰處,在機箱地和電路地之間放置用于安裝的焊盤或安裝孔。這些地線連接可以用刀片劃開,以保持開路,或用磁珠/高頻電容的跳接。

如果電路板不會放入金屬機箱或者屏蔽裝置中,在電路板的頂層和底層機箱地線上不能涂阻焊劑,這樣它們可以作為ESD電弧的放電極。

要以下列方式在電路周圍設置一個環(huán)形地:

(1)除邊緣連接器以及機箱地以外,在整個外圍四周放上環(huán)形地通路。

(2)確保所有層的環(huán)形地寬度大于2.5mm。

(3)每隔13mm用過孔將環(huán)形地連接起來。

(4)將環(huán)形地與多層電路的公共地連接到一起。

(5)對安裝在金屬機箱或者屏蔽裝置里的雙面板來說,應該將環(huán)形地與電路公共地連接起來。不屏蔽的雙面電路則應該將環(huán)形地連接到機箱地,環(huán)形地上不能涂阻焊劑,以便該環(huán)形地可以充當ESD的放電棒,在環(huán)形地(所有層)上的某個位置處至少放置一個0.5mm寬的間隙,這樣可以避免形成一個大的環(huán)路。信號布線離環(huán)形地的距離不能小于0.5mm。

在能被ESD直接擊中的區(qū)域,每一個信號線附近都要布一條地線。

I/O電路要盡可能靠近對應的連接器。

對易受ESD影響的電路,應該放在靠近電路中心的區(qū)域,這樣其他電路可以為它們提供一定的屏蔽作用。

通常在接收端放置串聯(lián)的電阻和磁珠,而對那些易被ESD擊中的電纜驅動器,也可以考慮在驅動端放置串聯(lián)的電阻或磁珠。

通常在接收端放置瞬態(tài)保護器。用短而粗的線(長度小于5倍寬度,最好小于3倍寬度)連接到機箱地。從連接器出來的信號線和地線要直接接到瞬態(tài)保護器,然后才能接電路的其他部分。

在連接器處或者離接收電路25mm的范圍內(nèi),要放置濾波電容。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 靜電放電
    +關注

    關注

    3

    文章

    275

    瀏覽量

    44546
  • PCB設計
    +關注

    關注

    394

    文章

    4648

    瀏覽量

    84536

原文標題:20180512-設計和解決PCB設計中靜電放電的問題

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    對設計PCB時的抗靜電放電方法簡單介紹

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 04-07 15:30 ?2155次閱讀
    對設計<b class='flag-5'>PCB</b>時的抗靜電放電方法簡單介紹

    設計PCB時增強防靜電ESD功能的方法

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 10-20 14:30

    解析PCB板設計中ESD的常見防范措施

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 12-05 09:28 ?1180次閱讀

    如何在PCB設計中增強防靜電ESD功能

    PCB設計 中,可以通過分層、恰當布局布線安裝實現(xiàn)PC
    發(fā)表于 02-09 13:37 ?2298次閱讀

    PCB布局布線ESD設計方案

    PCB 板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 05-17 14:51 ?1021次閱讀

    PCB設計中如何實現(xiàn)防靜電ESD功能

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 05-14 14:37 ?1960次閱讀

    如何實現(xiàn)PCBESD設計

    PCB板設計時,可以通過分層、恰當布局布線安裝實現(xiàn)PC
    發(fā)表于 05-13 15:07 ?588次閱讀

    PCB板設計時怎樣ESD

    PCB板設計時,可以通過分層、恰當布局布線安裝實現(xiàn)PC
    的頭像 發(fā)表于 08-15 13:52 ?1244次閱讀

    PCB時抗靜電放電有什么技巧

    pcb板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    的頭像 發(fā)表于 04-01 17:40 ?2007次閱讀

    PCB設計中的防靜電放電怎樣來實現(xiàn)

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    的頭像 發(fā)表于 11-11 17:34 ?3178次閱讀

    用什么方法來在設計PCB時抗靜電放電

    pcb板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 08-22 11:02 ?511次閱讀

    esd如何在設計PCB時應用

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 08-22 11:10 ?1027次閱讀

    如何進行PCB板的ESD設計

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 03-30 15:16 ?860次閱讀

    PCB板的設計當中ESD的方法與分析

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 10-09 15:18 ?270次閱讀

    設計PCB時防范ESD的方法

    PCB板的設計當中,可以通過分層、恰當布局布線安裝實現(xiàn)
    發(fā)表于 10-10 15:38 ?423次閱讀