在xilinx下每種操作其實都對應(yīng)著一種工具,邏輯綜合,網(wǎng)表與constraint fie的合并,布局布線等等。下面就對各個工具做一個總結(jié)。
1、XST(Xilinx Synthesis Technology)是xilinx退出的邏輯語言綜合工具,它所做的就是把HDL語言表述的邏輯綜合成特定的網(wǎng)表文件(netlist file),即NGC文件。NGC包含著電路的邏輯設(shè)計。
2、ngdbuild,在xilinx的ise集成開發(fā)環(huán)境下有一步叫Translate其實就是對應(yīng)著ngdbuild操作,ngdbuild讀取xst產(chǎn)生的NGC網(wǎng)表文件,結(jié)合ucf(user constraint file),生成一個NGD文件(Native Generic Database),這個文件對設(shè)計的邏輯描述,包含各種邏輯單元,比如,與門,非門,LUT,flip-flop以及RAM。在ngdbuild操作完成之后,會產(chǎn)生一個.bld的報告,用來記錄ngdbuild操作的各種信息。
3、map,在xilinx的ise集成開發(fā)環(huán)境下同樣也有一部叫map就對應(yīng)著map操作,map讀取ngdbuild產(chǎn)生的NGD網(wǎng)表文件,然后把NGD網(wǎng)表文件中包含的邏輯原件(與非門以及RAM等)映射成FPGA中的元件,map的輸出一個是.ncd文件,一個是.pcf文件。在map操作完成之后,會產(chǎn)生一個.mrp的報告,用來記錄map過程中的各種信息。
4、par,par所做的操作就是布局布線,par的輸入是map操作的輸出文件.ncd文件和.pcf文件,par的輸出也是一個.ncd文件,這兩個.ncd文件,名稱是不同的,在map操作完成之后,也會產(chǎn)生一個.par的報告,用來記錄par過程中的各種信息,同時par還會產(chǎn)生PAD、CSV、TXT file用來記錄管腳的分配信息。
5、bitgen,bitgen就是產(chǎn)生配置流的操作,bitgen的輸入就是par操作的輸出文件.ncd文件,bit的輸出如果沒有指明,默認(rèn)就是routed.bit文件,同樣在bitgen操作完成之后,會產(chǎn)生一個.bgn文件用來記錄bitgen過程中的各種信息。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
1. 概述 對于現(xiàn)今的FPGA芯片供應(yīng)商,在提供高性能和高集成度獨立FPGA芯片和半導(dǎo)體知識產(chǎn)權(quán)(IP)產(chǎn)品的同時,還需要提供性能卓越且便捷易用的開發(fā)工具。本文將以一家領(lǐng)先的FPGA解
發(fā)表于 06-28 15:54
?1436次閱讀
器件開發(fā)商 Xilinx 公司提供的集成化開發(fā)平臺。ISE 具有界面友好、操作簡單的特點,再加上 Xilinx 的 FPGA 芯片占有很大的
發(fā)表于 09-27 09:17
ISE 是 Xilinx 公司提供的集成化 FPGA 開發(fā)軟件,它的主要功能包括設(shè)計輸入(DesignEntry)、綜合(Synthesis)、仿真(Simulation)、實現(xiàn)
發(fā)表于 09-27 09:29
Linux是一個優(yōu)秀的開發(fā)環(huán)境,但是如果沒有好的開發(fā)工具作為武器,這個環(huán)境給你帶來的好處就會大打折扣。幸運的是,有很多好用的Linux和開源開發(fā)工具供你選擇,如果你是一個新手,你可能不知道有哪些
發(fā)表于 07-23 06:35
關(guān)鍵字:Altera 、FPGA、軟硬件協(xié)調(diào)設(shè)計(Verilog & C)、CPU、總線、外設(shè)FPGA硬件結(jié)構(gòu)知識Verilog HDL語言編程基礎(chǔ)FPGA常用開發(fā)工具 SOPC硬件系
發(fā)表于 12-22 08:06
安富利推出Xilinx Virtex-6 FPGA DSP開發(fā)工具套件安富利公司旗下運營機構(gòu)安富利電子元件宣布推出Xilinx Virtex -6
發(fā)表于 04-24 09:56
?1470次閱讀
Xilinx Virtex-4 LX160/200 開發(fā)工具套件提供了讓設(shè)計師加速產(chǎn)品上市的完整硬件環(huán)境。本套件針對 Xilinx 創(chuàng)新的 Virtex-4 Platform FPGA
發(fā)表于 01-17 14:08
?2466次閱讀
本書系統(tǒng)地論述了Xilinx FPGA開發(fā)方法、開發(fā)工具、實際案例及開發(fā)技巧,內(nèi)容涵蓋Xilinx
發(fā)表于 07-31 16:20
?1.2w次閱讀
FPGA學(xué)習(xí)資料教程之Xilinx-FPGA高級開發(fā)工具,感興趣的可以看看。
發(fā)表于 09-01 15:27
?0次下載
了解可用于Zynq-7000 All Programmable SoC的各種開發(fā)工具。
從愿景到部署Xilinx開發(fā)工具解決端到端開發(fā)問題,包括:系統(tǒng)設(shè)計,軟件和固件
發(fā)表于 11-26 06:38
?3271次閱讀
在Xilinx為異構(gòu)計算打造的全新開發(fā)工具Vitis里,BSP被包含在Platform工程里。雙擊Platform工程里里的platform.spr,等界面初始化完成后,點擊右邊的“Modify
發(fā)表于 06-03 16:59
?5529次閱讀
Vitis是Xilinx首次推出的一個軟件和硬件設(shè)計統(tǒng)一的開發(fā)工具平臺,也是公司從器件向平臺公司戰(zhàn)略轉(zhuǎn)型的重要產(chǎn)品之一。Vitis 統(tǒng)一軟件平臺可實現(xiàn)在 Xilinx 異構(gòu)平臺(包括 FPGA
發(fā)表于 08-17 09:06
?1068次閱讀
本文檔的主要內(nèi)容詳細介紹的是Xilinx 7 系列FPGA中的Serdes總結(jié)。
發(fā)表于 12-31 17:30
?25次下載
1.嵌入式linux開發(fā)工具-編譯器gcc(靜態(tài)庫 動態(tài)庫的制作)可以制作庫 庫的使用2.嵌入式linux開發(fā)工具-調(diào)試器gdb(調(diào)試方法)目標(biāo):可以調(diào)試簡單的錯誤以及內(nèi)存錯誤3.嵌入式linux
發(fā)表于 11-01 16:32
?12次下載
在實際開發(fā)過程中,Qt官方提供了一些工具和實用程序來輔助應(yīng)用開發(fā),特別是對Qt Quick的開發(fā)。本文將對這些工具和實用程序做一些介紹和
發(fā)表于 09-06 14:59
?1826次閱讀
評論