0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)述 MAX 10 FPGA 的設(shè)計(jì)安全和如何減小SEU

英特爾 Altera視頻 ? 2018-06-20 04:29 ? 次閱讀
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21627

    瀏覽量

    601251
  • Altera
    +關(guān)注

    關(guān)注

    37

    文章

    774

    瀏覽量

    153809
  • SEU
    SEU
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    13726
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    BeMicro Max 10 FPGA評(píng)估板購(gòu)買問(wèn)題

    有誰(shuí)需要BeMicro Max 10 FPGA評(píng)估板嗎,本人想入手一塊板子,但是聯(lián)系了國(guó)內(nèi)好多賣家,但均沒(méi)有答復(fù),因此決定直接arrow美國(guó)官網(wǎng)購(gòu)買,感興趣的朋友可以聯(lián)系我,一起購(gòu)買,QQ:674695298
    發(fā)表于 12-15 12:45

    MAX 10 FPGA的特性

    了3款足夠“有料”的FPGA及SoC系列:Arria 10、Stratix 10以及MAX 10,它們都是Altera在創(chuàng)新大潮中重磅推出的
    發(fā)表于 07-01 08:14

    怎么設(shè)計(jì)抗SEU存儲(chǔ)器電路的FPGA?

    包括單粒子翻轉(zhuǎn)(SEU)、單粒子閂鎖(SEL)和單粒子燒毀(SEB)等三種類型,其中以SEU最為常見(jiàn)。在各種輻射效應(yīng)當(dāng)中,存儲(chǔ)器對(duì)SEU最為敏感,所以,對(duì)存儲(chǔ)器的抗輻射設(shè)計(jì)首先要考慮的就是抗S
    發(fā)表于 08-22 07:09

    如何減輕SEU對(duì)Artix-7 FPGA的影響

    據(jù)我所知,Xilinx建議采用SEM來(lái)減輕SEU對(duì)7系列FPGA的影響。但Artix-7 FPGA不支持ISE 14.2中的SEM,這與Xilinx的建議(http://www.xilinx.com
    發(fā)表于 07-14 07:01

    MAX II器件實(shí)現(xiàn)FPGA設(shè)計(jì)安全解決方案

    本文提供的解決方案可防止FPGA設(shè)計(jì)被拷貝,即使配置比特流被捕獲,也可以保證FPGA設(shè)計(jì)的安全性。通過(guò)在握手令牌由MAX II器件傳送給FPGA
    發(fā)表于 01-29 16:23 ?1367次閱讀
    <b class='flag-5'>MAX</b> II器件實(shí)現(xiàn)<b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>安全</b>解決方案

    艾睿電子推出針對(duì)Altera非易失性Max 10 FPGA的評(píng)估板

    在Altera的MAX?10現(xiàn)場(chǎng)可編程門陣列(FPGA)系列發(fā)布之際,艾睿電子公司(NYSE:ARW)推出了BeMicro Max 10FPGA
    發(fā)表于 10-08 09:58 ?2547次閱讀

    ADC Convertor Using the MAX 10 FPGA Development Kit

    ADC_Convertor_Using_MAX_10_FPGA_Development_Kit
    發(fā)表于 12-07 18:20 ?9次下載

    采用MAX-10-FPGA替代您的MCU的七個(gè)主要原因_白皮書(shū)

    本白皮書(shū)介紹使用 MAX? 10 FPGA 和 Nios? II 嵌入式處理器來(lái)替代基于微控 制器的解決方案的優(yōu)勢(shì)所在。超越傳統(tǒng)的低成本 FPGA,
    發(fā)表于 01-06 10:22 ?39次下載

    簡(jiǎn)述FPGA和DSP的優(yōu)缺點(diǎn)及使用場(chǎng)合

    簡(jiǎn)述FPGA_和DSP的優(yōu)缺點(diǎn)及使用場(chǎng)合,實(shí)用版
    發(fā)表于 02-16 17:07 ?14次下載

    分析芯片內(nèi)部不同硬件資源對(duì)于SEU效應(yīng)敏感性的問(wèn)題

    本文重點(diǎn)分析芯片內(nèi)部不同硬件資源對(duì)于SEU效應(yīng)敏感性的問(wèn)題。以SRAM型FPGA為研究對(duì)象,設(shè)計(jì)進(jìn)行了兩種顆粒度不同的故障注入實(shí)驗(yàn)。結(jié)果表明,在FPGA內(nèi)部資源中,Slice資源對(duì)于SEU
    發(fā)表于 11-16 19:58 ?3353次閱讀
    分析芯片內(nèi)部不同硬件資源對(duì)于<b class='flag-5'>SEU</b>效應(yīng)敏感性的問(wèn)題

    介紹MAX 10 FPGA開(kāi)發(fā)套件的特點(diǎn)性能

    Altera 的 55 nm MAX? 10 FPGA 提高了外部系統(tǒng)組件功能的集成度,從而降低了系統(tǒng)級(jí)成本。與 CPLD 不同,MAX 10
    的頭像 發(fā)表于 06-22 01:19 ?4706次閱讀

    介紹MAX 10 FPGA中ADC的是如何運(yùn)作及性能

    MAX 10 FPGA模擬模塊培訓(xùn),此次培訓(xùn)介紹MAX 10 FPGA中的ADC是怎樣工作的,怎
    的頭像 發(fā)表于 06-20 12:00 ?4402次閱讀
    介紹<b class='flag-5'>MAX</b> <b class='flag-5'>10</b> <b class='flag-5'>FPGA</b>中ADC的是如何運(yùn)作及性能

    介紹MAX 10 FPGA的特性及優(yōu)點(diǎn)

    此次培訓(xùn)比較詳細(xì)介紹MAX 10系列,包括其特性和優(yōu)點(diǎn),高層體系結(jié)構(gòu),以及密度和封裝產(chǎn)品等。此外,我們還有FPGA業(yè)界最好的設(shè)計(jì)工具和IP。它結(jié)合了這里列出的很多FPGA特性以及非易失
    的頭像 發(fā)表于 06-20 11:00 ?2916次閱讀
    介紹<b class='flag-5'>MAX</b> <b class='flag-5'>10</b> <b class='flag-5'>FPGA</b>的特性及優(yōu)點(diǎn)

    MAX 10 FPGA GPIO的特點(diǎn)優(yōu)勢(shì)

    MAX 10 FPGA GPIO培訓(xùn),可編程邏輯一般用作膠合邏輯,連接電路板上的大量數(shù)字邏輯器件,這些器件通常有不同的I/O標(biāo)準(zhǔn)、電壓電平和協(xié)議。這里列出了我們I/O特性的很多優(yōu)勢(shì)。MAX
    的頭像 發(fā)表于 06-20 05:00 ?2625次閱讀
    <b class='flag-5'>MAX</b> <b class='flag-5'>10</b> <b class='flag-5'>FPGA</b> GPIO的特點(diǎn)優(yōu)勢(shì)

    介紹MAX 10 FPGA的特點(diǎn)及應(yīng)用

    此次培訓(xùn)涉及到MAX 10 FPGA所支持的配置方法,介紹非易失集成、瞬時(shí)接通配置和雙配置鏡像的價(jià)值所在。
    的頭像 發(fā)表于 06-20 08:00 ?2594次閱讀