0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用MAX 10振蕩器構(gòu)建NIOS嵌入式處理器

英特爾 Altera視頻 ? 2018-06-20 00:55 ? 次閱讀
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    3809

    瀏覽量

    138822
  • Altera
    +關(guān)注

    關(guān)注

    37

    文章

    776

    瀏覽量

    153814
  • NIOS
    +關(guān)注

    關(guān)注

    2

    文章

    104

    瀏覽量

    52792
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    第05章 Nios嵌入式處理器設(shè)計(jì)

    第05章 Nios嵌入式處理器設(shè)計(jì) 242頁 1.5M
    發(fā)表于 09-27 08:50

    Cyclone II FPGA和Nios II嵌入式處理器的優(yōu)勢(shì)

    在其業(yè)內(nèi)領(lǐng)先的低成本Cyclone TM FPGA系列和Nios軟核嵌入式處理器成功的基礎(chǔ)上,Altera現(xiàn)在推出了第二代產(chǎn)品系列。Cyclone II器件為用戶提供更高的邏輯密度和新增硬件性能,比
    發(fā)表于 07-18 07:43

    基于Nios II處理器的USB接口設(shè)計(jì)

    本文以Nios II 嵌入式處理器為核心,利用USB 控制芯片CH372,設(shè)計(jì)了基于Nios II
    發(fā)表于 08-28 11:34 ?33次下載

    Nios II 嵌入式處理器 7.1 的新特性

    Nios II 嵌入式處理器 7.1 的新特性
    發(fā)表于 08-04 14:40 ?4次下載

    Nios II入門起步-創(chuàng)建一個(gè)嵌入式處理器系統(tǒng)

    Nios簡(jiǎn)單介紹: Nios II是一個(gè)用戶可配置的通用RISC嵌入式處理器。在這兒,我引用了Altera公司關(guān)于NiosII的官方介紹: Altera推出的
    發(fā)表于 05-26 09:11 ?87次下載
    <b class='flag-5'>Nios</b> II入門起步-創(chuàng)建一個(gè)<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>系統(tǒng)

    基于Chirp函數(shù)的Nios嵌入式實(shí)現(xiàn)

    分析Chirp函數(shù)在頻域上的一般特性,提出利用FPGA的嵌入式軟核Nios處理器嵌入式操作系統(tǒng)μC/OS-Ⅱ上實(shí)現(xiàn)Chirp的方法
    發(fā)表于 06-15 11:02 ?1141次閱讀
    基于Chirp函數(shù)的<b class='flag-5'>Nios</b> Ⅱ<b class='flag-5'>嵌入式</b>實(shí)現(xiàn)

    基于NIOS嵌入式軟核處理器的LCD控制方法研究

    基于NIOS嵌入式軟核處理器的LCD控制方法研究,很好的設(shè)計(jì)資料,快來學(xué)習(xí)吧。
    發(fā)表于 05-09 15:46 ?6次下載

    液晶顯示屏設(shè)計(jì)方案:基于Nios嵌入式軟核處理器

    Altera公司的Nios嵌入式軟核處理器以其成本低廉,設(shè)計(jì)靈活等特點(diǎn),在嵌入式應(yīng)用領(lǐng)域得到了廣泛的應(yīng)用,同時(shí)LCD也越來越多地在各種儀器儀表和測(cè)控系統(tǒng)中作為人機(jī)界面和顯示模塊。本文
    發(fā)表于 06-04 09:44 ?1138次閱讀
    液晶顯示屏設(shè)計(jì)方案:基于<b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b>軟核<b class='flag-5'>處理器</b>

    介紹如何用Nios II 軟核處理器來開發(fā)FPGA嵌入式系統(tǒng)軟件

    Nios II 嵌入式評(píng)估套件實(shí)際工作 了解Nios II處理器軟件開發(fā)流程 了解怎樣迅速簡(jiǎn)單地構(gòu)建您自己的
    的頭像 發(fā)表于 06-22 02:01 ?4524次閱讀

    Altera第二代Nios II嵌入式評(píng)估套件,主要應(yīng)用在最新的MAX 10 FPGA套件

    Altera公司宣布提供第二代Nios II嵌入式評(píng)估套件(NEEK),它安裝了Altera的非易失MAX 10 FPGA以及Nios I
    發(fā)表于 08-24 16:41 ?1206次閱讀

    采用NIOS嵌入式處理器的液晶顯示屏滾屏設(shè)計(jì)方案

    Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS, Altera的Stratix、Stratix GX、Stratix II和Cycl
    的頭像 發(fā)表于 10-31 09:34 ?2557次閱讀
    采用<b class='flag-5'>NIOS</b>Ⅱ<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的液晶顯示屏滾屏設(shè)計(jì)方案

    如何構(gòu)建基于處理器嵌入式安全系統(tǒng)?

    嵌入式安全系統(tǒng)概述;嵌入式系統(tǒng)安全技術(shù);安全應(yīng)用處理器介紹 ;基于安全處理器嵌入式系統(tǒng)設(shè)計(jì)案例。?
    的頭像 發(fā)表于 01-25 07:06 ?2521次閱讀
    如何<b class='flag-5'>構(gòu)建</b>基于<b class='flag-5'>處理器</b>的<b class='flag-5'>嵌入式</b>安全系統(tǒng)?

    FPGA Nios嵌入式處理器的硬件開發(fā)

    本章將介紹Nios 處理器的硬件開發(fā)環(huán)境和硬件開發(fā)的整個(gè)流程。一個(gè)簡(jiǎn)單Nios 開發(fā)系統(tǒng)包括Nios 嵌入式
    發(fā)表于 01-15 15:57 ?5次下載
    FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的硬件開發(fā)

    FPGA Nios嵌入式處理器的軟件開發(fā)

    Nios 嵌入式處理器是一個(gè)優(yōu)化了的CPU 軟核,用于可編程邏輯器件上的SOPC 設(shè)計(jì)。Nios 處理器使用了Altera 的SOPC Bu
    發(fā)表于 01-15 15:58 ?0次下載
    FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的軟件開發(fā)

    FPGA Nios嵌入式處理器的軟件開發(fā)

    Nios 嵌入式處理器是一個(gè)優(yōu)化了的CPU 軟核,用于可編程邏輯器件上的SOPC 設(shè)計(jì)。Nios 處理器使用了Altera 的SOPC Bu
    發(fā)表于 01-15 15:58 ?17次下載
    FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的軟件開發(fā)