0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

介紹動態(tài)ODT模式

SwM2_ChinaAET ? 來源:未知 ? 作者:李倩 ? 2018-06-26 08:53 ? 次閱讀

首先舉一個例子:

早期的DDR(注:DDR2開始支持ODT功能),當(dāng)向內(nèi)存寫入數(shù)據(jù)時,如果只有一條內(nèi)存,那么這條內(nèi)存就自己進(jìn)行信號的終結(jié),終結(jié)電阻等效為150Ω。如果為兩條內(nèi)存,那么他們會交錯的進(jìn)行信號的 終結(jié)。第一個模組工作時,第二個模組進(jìn)行終結(jié)操作,等第二個模組工作時,第一個模組進(jìn)行終結(jié)操作,但等效電阻為75Ω。當(dāng)有三條內(nèi)存的時候,三條會交替進(jìn) 行信號終結(jié),但等效電阻為50Ω。對于省略終端電阻的DIMM(因為支持ODT,所以可以省略),也是同樣的道理。假設(shè)使用同步模式ODT,且終結(jié)電阻被設(shè)置為150Ω,當(dāng)向內(nèi)存寫入數(shù)據(jù)時,如果只有一個內(nèi)存顆粒,那么這條內(nèi)存就自己進(jìn)行信號的終結(jié),終結(jié)電阻等效為150Ω。

如果為兩個內(nèi)存顆粒,那么他們會交錯的進(jìn)行信號的 終結(jié)。第一個內(nèi)存顆粒工作時,第二個內(nèi)存顆粒進(jìn)行終結(jié)操作,等第二個內(nèi)存顆粒工作時,第一個內(nèi)存顆粒進(jìn)行終結(jié)操作,但等效電阻為75Ω。當(dāng)有三個內(nèi)存顆粒的時候,三個會交替進(jìn)行信號終結(jié),但等效電阻為50Ω。

這樣一來,信號完整性就會受到不同程度的影響,為了能夠保持等效電阻一致,我們希望ODT的RTT(終結(jié)電阻)是可以動態(tài)修改的,而不需要每次都要通過MRS Command進(jìn)行修改。這就是接下來要介紹的動態(tài)ODT模式。

當(dāng)MR2寄存器中的A9和A10位被置位為1,動態(tài)ODT模式將會被啟用。具體的功能描述如下:

? Two RTT values are available: RTT_Nom and RTT_WR.– The value for RTT_Nom is preselected via bits A[9,6,2] in MR1.– The value for RTT_WR is preselected via bits A[10,9] in MR2.? During operation without write commands, the termination is controlled as follows:– Nominal termination strength RTT_Nom is selected.– Termination on/off timing is controlled via ODT pin and latencies ODTLon and ODTLoff.? When a write command (WR, WRA, WRS4, WRS8, WRAS4, WRAS8) is registered, and if DynamicODT is enabled, the termination is controlled as follows:– A latency ODTLcnw after the write command, termination strength RTT_WR is selected.– A latency ODTLcwn8 (for BL8, fixed by MRS or selected OTF) or ODTLcwn4 (for BC4, fixed by MRS

or selected OTF) after the write command, termination strength RTT_Nom is selected.– Termination on/off timing is controlled via ODT pin and ODTLon, ODTLoff.

需要注意的是,動態(tài)ODT并不支持DLL-off模式,用戶必須通過設(shè)置MR2{A10, A9}={0,0},來禁用動態(tài)ODT功能。

由于時序圖比較長,為了防止圖像壓縮后變得不清晰,所以改成了pdf文件的形式。

DynamicODT.pdf

異步ODT功能因為使用的頻率較低,此處不再詳細(xì)介紹。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關(guān)注

    關(guān)注

    85

    文章

    5342

    瀏覽量

    170807
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    697

    瀏覽量

    64928
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1380

    瀏覽量

    95163

原文標(biāo)題:【博文連載】DDR3中的ODT動態(tài)模式詳解

文章出處:【微信號:ChinaAET,微信公眾號:電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DDRx的關(guān)鍵技術(shù)介紹(中)

    在DDRx里面經(jīng)常會被一些縮寫誤擾,如OCD、OCT和ODT,我想有同樣困擾的大有人在,今天還是繼續(xù)上一篇的關(guān)鍵技術(shù)來介紹一下大家的這些困擾吧。片外驅(qū)動調(diào)校OCD(Off-Chip Driver
    發(fā)表于 08-31 11:36

    Q [17:0]和CQ輸出需要FPGA/ASIC端的ODT嗎?

    你好,QDRII+SRAM Q[17:0]和CQ輸出需要FPGA /ASIC側(cè)的ODT?如果是,多少錢?40歐姆,50歐姆?最好的問候, 以上來自于百度翻譯 以下為原文Hello, QDRII+
    發(fā)表于 10-08 16:21

    DDR3 ZQ校準(zhǔn)簡單介紹

    為了實現(xiàn)更強大的系統(tǒng)操作,DDR3 SDRAM驅(qū)動器設(shè)計通過降低電容得到了增強,動態(tài)片上端接(ODT)和新的校準(zhǔn)方案。電容減少來自于使用新的合并驅(qū)動器。使用新驅(qū)動程序,組成輸出驅(qū)動程序的電路共享用于ODT。DDR2上使用單獨的結(jié)
    發(fā)表于 05-23 08:20

    淺析DDR3?ODT

    第一次看到ODT這個東西,真是一頭霧水;然后是Termination Rank,F(xiàn)AE解釋了幾次,也沒明白。究其原因,這玩意兒和硬件太相關(guān),而不是純粹軟件的TRUE or FALSE。好歹也是通信工程畢業(yè),號稱軟硬通吃,怎能被輕易難倒?
    發(fā)表于 05-24 07:31

    動態(tài)ODT功能

    在某種應(yīng)用情況下,為了更好的提高數(shù)據(jù)總線的信號完整性,我們需要DDR3 SDRAM的終端阻抗可以不需要通過MRS命令來改變。這種需求由“動態(tài)ODT”特性來支持。
    發(fā)表于 05-30 07:58

    關(guān)于ODT與驅(qū)動強度的相關(guān)知識介紹

    一、關(guān)于ODT與驅(qū)動強度1.1、在讀數(shù)據(jù)時,打開主控端的ODT,關(guān)閉DDR2端的 ODT;而在寫數(shù)據(jù)時,則相反;數(shù)據(jù)線空閑時,則關(guān)閉兩端的ODT。1.2、對于DDR2 800,設(shè)置寄存
    發(fā)表于 01-06 06:34

    ODT在手,DDR5布線可以任性走?

    作者:一博科技高速先生成員姜杰ODT是On Die Termination的縮寫,又叫片內(nèi)端接,顧名思義,就是把端接電阻放在了芯片內(nèi)部。作為一種端接,ODT可以減小反射,對信號質(zhì)量的改善顯而易見
    發(fā)表于 12-28 14:47

    什么是動態(tài)同步傳輸模式

    什么是動態(tài)同步傳輸模式 DTM是以新方式采用TDM(時分復(fù)用)的光纖網(wǎng)絡(luò)進(jìn)行電路交換的一種形式,即,將可用的帶寬動態(tài)重新分配給需要帶
    發(fā)表于 03-18 15:55 ?2038次閱讀

    APM的飛行模式介紹

    APM的飛行模式介紹,通過該介紹可以了解APM的飛行模式,然后合理的設(shè)置這些飛行模式,避免因為設(shè)置錯誤導(dǎo)致的炸雞
    發(fā)表于 07-29 17:08 ?0次下載

    基于機械結(jié)構(gòu)的動態(tài)原理圖介紹

    本文檔內(nèi)容介紹了多種機械結(jié)構(gòu)的動態(tài)原理圖介紹,供網(wǎng)友參考。
    發(fā)表于 09-19 14:32 ?11次下載
    基于機械結(jié)構(gòu)的<b class='flag-5'>動態(tài)</b>原理圖<b class='flag-5'>介紹</b>

    機械原理動態(tài)圖大全介紹

    本文檔內(nèi)容介紹了基于機械原理動態(tài)圖大全介紹。
    發(fā)表于 09-19 15:27 ?92次下載

    聊一聊ODT的幾種操作模式

    在同步ODT模式下,RTT會在ODT被采樣為高電平的那個時鐘上升沿之后的ODTLon個時鐘周期被打開,同時,RTT會在ODT被寄存為低電平(采樣并被寄存)之后的ODTLoff個時鐘周期
    的頭像 發(fā)表于 06-27 08:49 ?1.5w次閱讀
    聊一聊<b class='flag-5'>ODT</b>的幾種操作<b class='flag-5'>模式</b>

    什么是ODT,它是怎么工作的?

    其實 ODT 技術(shù)的具體內(nèi)部構(gòu)造并不十分復(fù)雜。在內(nèi)存各種引腳與內(nèi)存模組的內(nèi)部緩沖器中間設(shè)有一個 EMRS 擴展模式寄存器,通過其內(nèi)部的一個控制引腳可以控制 ODT 的阻抗值,一旦 ODT
    的頭像 發(fā)表于 06-29 14:28 ?5.2w次閱讀
    什么是<b class='flag-5'>ODT</b>,它是怎么工作的?

    動態(tài)Sql介紹

    動態(tài)Sql介紹 動態(tài) SQL 是 MyBatis 的強大特性之一。如果你使用過 JDBC 或其它類似的框架,你應(yīng)該能理解根據(jù)不同條件拼接 SQL 語句有多痛苦,例如拼接時要確保不能忘記添加必要的空格
    的頭像 發(fā)表于 05-31 09:34 ?1287次閱讀
    <b class='flag-5'>動態(tài)</b>Sql<b class='flag-5'>介紹</b>

    動態(tài)無功補償裝置的三種運行模式

    動態(tài)無功補償裝置作為電力系統(tǒng)中重要的設(shè)備,扮演著優(yōu)化功率因數(shù)、改善電網(wǎng)穩(wěn)定性的關(guān)鍵角色。在實際運行中,動態(tài)無功補償裝置通常有三種主要運行模式,分別為“手動模式”、“自動
    的頭像 發(fā)表于 02-28 14:17 ?674次閱讀
    <b class='flag-5'>動態(tài)</b>無功補償裝置的三種運行<b class='flag-5'>模式</b>