0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一個(gè)新的領(lǐng)域:RISC-V開源硬件

dKBf_eetop_1 ? 來源:未知 ? 作者:李倩 ? 2018-06-26 11:18 ? 次閱讀

6月24日-27日,全球芯片設(shè)計(jì)及半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)領(lǐng)域內(nèi)最負(fù)盛名的“設(shè)計(jì)自動(dòng)化大會(huì)(DAC)”將在舊金山舉行,每年的DAC都吸引了來自全球的EDA工具廠商、IP廠商和芯片設(shè)計(jì)師參加。作為該項(xiàng)活動(dòng)的第55屆,組委會(huì)公布本屆大會(huì)為一些新的技術(shù)擴(kuò)展了展覽面積并新增了研討話題,包括人工智能機(jī)器學(xué)習(xí)、汽車和物聯(lián)網(wǎng)等等。但是值得大家關(guān)注的還有一個(gè)新的領(lǐng)域:RISC-V開源硬件

谷歌、高通、三星、華為、特斯拉……隨著越來越多的行業(yè)巨頭加入RISC-V基金會(huì)(RISC-V Foundation),RISC-V架構(gòu)的行業(yè)認(rèn)可度快速提升,基于該架構(gòu)的新興產(chǎn)品和解決方案開始在市場中不斷涌現(xiàn)。而RISC-V社群在第55屆DAC大會(huì)上的表現(xiàn)將會(huì)再次引起行業(yè)的高度關(guān)注,此次RISC-V基金會(huì)將與其成員公司 Imperas Software、Microsemi、SiFive、Syntacore,UltraSoC及Western Digital 在2638號(hào)展位上向芯片設(shè)計(jì)行業(yè)介紹其最新的技術(shù)與生態(tài)建設(shè)進(jìn)展。

北京華興萬邦管理咨詢有限公司首席分析師劉朝暉表示:“RISC-V生態(tài)在第55屆DAC定會(huì)引起廣泛的關(guān)注,這是因?yàn)镽ISC-V開源硬件的價(jià)值已經(jīng)不再僅僅是節(jié)省NRE和授權(quán)費(fèi)用了,一些領(lǐng)先的芯片設(shè)計(jì)公司開始利用RISC-V ISA指令架構(gòu)定義和實(shí)現(xiàn)自己的芯片特性,已在市場中形成獨(dú)有的差異化優(yōu)勢(shì)。這是Microsemi和Western Digital等公司已經(jīng)用實(shí)際產(chǎn)品證明過的一條創(chuàng)新之道?!?/p>

在此次DAC大會(huì)前,RISC-V社群中的許多成員已經(jīng)在不斷為行業(yè)帶來新的亮點(diǎn)和熱點(diǎn)。UltraSoC和Imperas于6月21日聯(lián)合宣布:雙方將達(dá)成一項(xiàng)廣泛的合作,為多核系統(tǒng)級(jí)芯片(SoC)開發(fā)人員提供結(jié)合了嵌入式分析技術(shù)和虛擬平臺(tái)技術(shù)的強(qiáng)大組合。根據(jù)協(xié)議條款,UltraSoC將把Imperas開發(fā)環(huán)境的關(guān)鍵元素納入其提供的工具中,從而為設(shè)計(jì)人員提供一個(gè)統(tǒng)一的系統(tǒng)級(jí)預(yù)處理和后處理芯片開發(fā)流程,顯著地縮減了產(chǎn)品開發(fā)時(shí)間和整體開發(fā)成本。

通過結(jié)合半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)和相關(guān)軟件,UltraSoC提供行業(yè)領(lǐng)先的獨(dú)立片上監(jiān)測(cè)、分析和調(diào)試技術(shù)。Imperas首創(chuàng)的虛擬平臺(tái)方法使得軟件開發(fā)人員能盡早啟動(dòng)SoC項(xiàng)目的相關(guān)開發(fā)工作,并提供一系列調(diào)試工具為開發(fā)人員提供系統(tǒng)全局視角。將兩家公司提供的技術(shù)結(jié)合起來可創(chuàng)造一個(gè)強(qiáng)大的、帶有一個(gè)通用軟件調(diào)試環(huán)境的集成化設(shè)計(jì)流程,為項(xiàng)目發(fā)展提供平穩(wěn)過度。

北京華興萬邦管理咨詢有限公司高級(jí)分析師陳皓表示:“就在剛剛過去的這個(gè)五月,RISC-V生態(tài)在全球多地迎來了一次集中式的爆發(fā),多項(xiàng)行業(yè)活動(dòng)在世界不同地方如火如荼開展,并得到了行業(yè)內(nèi)外的廣泛關(guān)注,蓬勃發(fā)展前景一覽無余。無論RISC-V生態(tài)最終走向何方,2018年的5月是芯片設(shè)計(jì)領(lǐng)域內(nèi)值得記住的一個(gè)月份?!?/p>

讓我們先將目光聚焦至西班牙巴塞羅那。5月7-10日,第8屆RISC-V研討會(huì)在巴塞羅那舉行,谷歌、IBM、英偉達(dá)、恩智浦、西部數(shù)據(jù)、UltraSoC、SiFive、Microsemi等一眾RISC-V領(lǐng)域的翹楚企業(yè)參加會(huì)議。該會(huì)議吸引了數(shù)百名與會(huì)者,從大企業(yè)、初創(chuàng)企業(yè)到學(xué)術(shù)機(jī)構(gòu)和普通愛好者,皆踴躍參加。

UltraSoC作為目前唯一一家提供RISC-V跟蹤解決方案的公司以及本次活動(dòng)的贊助商,其首席執(zhí)行官Rupert Baines攜首席技術(shù)官、銷售和工程代表等6名成員參與活動(dòng)。會(huì)議期間,UltraSoC首席技術(shù)官Gajinder Panesar發(fā)表了主題演講,對(duì)UltraSoC領(lǐng)導(dǎo)的RISC-V規(guī)范調(diào)試工作組(Debug Working Group)及UltraSoC的跟蹤解決方案進(jìn)行了介紹。此外,UltraSoC還在其展位上演示了基于SiFive和Andes內(nèi)核的運(yùn)行控制和指令跟蹤案例,吸引大量觀眾駐足交流和觀看。

UltraSoC的RISC-V處理器跟蹤解決方案從今年2月開始已經(jīng)全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。除了作為一種獨(dú)立的IP模塊來集成至UltraSoC的SoC架構(gòu)中,UltraSoC還提供各種不同的打包選擇項(xiàng)來使RISC-V設(shè)計(jì)人員快速上手并實(shí)現(xiàn)運(yùn)轉(zhuǎn),而無須將UltraSoC用于其他功能。

處理器跟蹤功能支持對(duì)程序的行為進(jìn)行詳細(xì)的、逐條指令式的查看,它于系統(tǒng)開發(fā)人員而言是一項(xiàng)關(guān)鍵需求。UltraSoC的RISC-V跟蹤編碼器同時(shí)支持32位和64位RISC-V設(shè)計(jì),IP模塊可以順利地與UltraSoC產(chǎn)品組合的其他部分進(jìn)行集成;其所有產(chǎn)品均采用支持開放架構(gòu)和業(yè)界標(biāo)準(zhǔn)架構(gòu)方式,在SoC的核心部分設(shè)置自分析功能。

看過巴塞羅那的行業(yè)盛景,讓我們?cè)賹⒁暰€轉(zhuǎn)移至中國上海。5月15日,世界領(lǐng)先的商業(yè)RISC-V處理器IP提供商SiFive在上海舉辦首屆(2018)技術(shù)研討會(huì),來自SiFive、西部數(shù)據(jù)、Microsemi、燦芯半導(dǎo)體、UltraSoC及中科院計(jì)算所在內(nèi)的專家學(xué)者、行業(yè)精英齊聚一堂,共同對(duì)RISC-V技術(shù)發(fā)展趨勢(shì)、生態(tài)系統(tǒng)、應(yīng)用及原型芯片的快速定制展開深入探討。該研討會(huì)的舉辦,正值全球半導(dǎo)體產(chǎn)業(yè)聯(lián)盟董事會(huì)在中國舉辦,UltraSoC首席執(zhí)行官Rupert Baines及其中國團(tuán)隊(duì)參加了該次研討會(huì)。

UltraSoC作為RISC-V生態(tài)系統(tǒng)的積極參與者,早在去年9月就與SiFive形成了良好的合作關(guān)系。UltraSoC的嵌入式分析半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)通過SiFive DesignShare生態(tài)系統(tǒng)對(duì)外提供,該生態(tài)系統(tǒng)為任何公司、發(fā)明人和創(chuàng)客都提供了駕馭客制化芯片動(dòng)力的能力。UltraSoC的調(diào)試與追蹤功能可以支持SiFive Freedom平臺(tái)的用戶去廣泛對(duì)接其設(shè)計(jì)中所用到的各種工具與接口

“UltraSoC致力于提升新的芯片設(shè)計(jì)的數(shù)量,而我們與SiFive在DesignShare生態(tài)中的合作是這項(xiàng)工作的自然延伸。”UltraSoC首席執(zhí)行官Rupert Baines表示?!拔覀儗W⒂谕苿?dòng)半導(dǎo)體行業(yè)新興力量的加速形成,所采用的方法既包括在RISC-V基金會(huì)中發(fā)揮會(huì)員作用,也包括與SiFive這樣的單個(gè)合作伙伴關(guān)系。通過DesignShare模式來提供UltraSoC的IP,將使各地的芯片開發(fā)商都能夠盡享開源硬件的優(yōu)點(diǎn),并為市場帶來全新的、創(chuàng)新的設(shè)計(jì)。”

領(lǐng)先廠商兩岸三市造勢(shì),64位RISC-V立志高端。在SiFive舉辦技術(shù)研討會(huì)的同期,另一家為RISC-V生態(tài)系統(tǒng)做出積極貢獻(xiàn)的廠商晶心科技(Andes Technology)也于5月3日、15日、17日分別在新竹、深圳、上海三地舉辦第十三屆晶心嵌入式技術(shù)論壇。該論壇以“萬物聯(lián)網(wǎng)劃世代?智能生活躍云端”為主題,聚焦于晶心科技新一代微處理器指令集架構(gòu)AndeStar V5,以及AI結(jié)合IoT而成的AIoT領(lǐng)域重點(diǎn)應(yīng)用。UltraSoC作為晶心科技的合作伙伴,其首席執(zhí)行官Rupert Baines也受邀參與了本次活動(dòng)。

UltraSoC先進(jìn)的嵌入式分析技術(shù)目前已獲晶心科技采用,來支持其AndesCore系列RISC-V處理器。利用UltraSoC包括業(yè)界唯一商用RISC-V處理器跟蹤解決方案在內(nèi)的獨(dú)一無二的IP產(chǎn)品系列,晶心科技可以實(shí)現(xiàn)其復(fù)雜應(yīng)用嵌入式產(chǎn)品的開發(fā)加速和調(diào)試增強(qiáng),這些應(yīng)用包括人工智能(AI)、計(jì)算機(jī)視覺網(wǎng)絡(luò)控制器和存儲(chǔ)等。

晶心科技的內(nèi)核都基于高性能的AndeStar V5 32位及64位架構(gòu),與UltraSoC的合作伙伴關(guān)系將使客戶在使用Andes V5 N25及NX25處理器時(shí),可以選擇并集成先進(jìn)的嵌入式分析功能。使用晶心科技高性能32位及64位處理器內(nèi)核的客戶,在RISC-V處理器追蹤功能之外,還能夠利用UltraSoC的SoC分析與調(diào)試IP,這些功能結(jié)合在一起就給SoC設(shè)計(jì)師帶來了全面的可視性,不僅可以觀察內(nèi)核的性能,而且還可以觀察整個(gè)系統(tǒng)的運(yùn)行。

除了SiFive和晶心科技,UltraSoC的解決方案還獲得了Codasip、Microsemi、Roa Logic、Syntacore和Esperanto等主要RISC-V處理器供應(yīng)商和多家工具供應(yīng)商的支持和采用。UltraSoC正在攜手這些廠商共同推動(dòng)RISC-V的生態(tài)向更廣闊的空間發(fā)展。

北京華興萬邦管理咨詢有限公司高級(jí)分析師胡霞表示:“今年年初以來,我們一直在對(duì)國內(nèi)外媒體上的RISC-V相關(guān)話題進(jìn)行監(jiān)測(cè),結(jié)果是國內(nèi)媒體對(duì)RISC-V的報(bào)道數(shù)量相比2017年有巨大的增加。盡管產(chǎn)業(yè)化的道路還很漫長,但是國內(nèi)芯片設(shè)計(jì)企業(yè)的確可以考慮利用指令架構(gòu)的創(chuàng)新來走出新路?!?/p>

也許,加州大學(xué)伯克利分校最初開發(fā)RISC-V處理器架構(gòu)時(shí)并不會(huì)想到該架構(gòu)會(huì)發(fā)展得如此迅速甚至火爆,然而事實(shí)就在眼前,隨著一場“RISC-V的紅色五月盛宴”以及在第55屆DAC上RISC-V生態(tài)的宏大亮相,產(chǎn)業(yè)發(fā)展的新機(jī)遇正在形成。正如UltraSoC的首席執(zhí)行官Rupert Baines所言:“RISC-V,2018大勢(shì)所向?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50224

    瀏覽量

    420996
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8353

    瀏覽量

    132315
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2208

    瀏覽量

    45959

原文標(biāo)題:RISC-V能否再度掀起熱浪?

文章出處:【微信號(hào):eetop-1,微信公眾號(hào):EETOP】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    rIsc-v的缺的是什么?

    態(tài)系統(tǒng)還不夠豐富。這可能導(dǎo)致軟件和工具的可用性受限,特別是在些特定的應(yīng)用領(lǐng)域或開發(fā)環(huán)境中。開發(fā)者可能需要投入更多的時(shí)間和精力來尋找或開發(fā)適合RISC-V架構(gòu)的軟件和工具鏈。 碎片化風(fēng)險(xiǎn):由于
    發(fā)表于 07-29 17:18

    RISC-V最重要的意義所在

    回顧過去幾年的集成電路產(chǎn)業(yè)里,RISC-V個(gè)繞不過去的熱詞。作為項(xiàng)以“開源”為賣點(diǎn)的技術(shù),RISC
    發(fā)表于 06-22 16:55

    學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開源處理器及SoC研究

    RISC-V架構(gòu)的開源處理器與SoC。1 RISC-V簡介1.1 RISC-V的基本設(shè)計(jì)RISC-V
    發(fā)表于 07-27 18:09

    RISC-V的相關(guān)資料分享

    .設(shè)計(jì)背景RISC-V,第五代開源 RISC 指令集架構(gòu),作為近年來開源芯片技術(shù)的突出代表,受到國內(nèi)外各
    發(fā)表于 12-09 08:05

    RISC-V的相關(guān)資料推薦

    RISC-V(發(fā)音為“risk-five”)是個(gè)基于精簡指令集(RISC)原則的開源指令集架構(gòu)(ISA),簡易解釋為
    發(fā)表于 12-24 08:08

    每日推薦 | 通用電源項(xiàng)目分享,RISC-V開源硬件分享會(huì)

    的 H 橋直流電機(jī)驅(qū)動(dòng)器,它使用四個(gè) IR3205 功率 MOSFET 和兩個(gè) IR2104 MOSFET 驅(qū)動(dòng)器。6、【RISC-V開源硬件分享會(huì)】昉·星光單板社區(qū)分享會(huì)推薦理由:分
    發(fā)表于 06-21 10:19

    【直播資料】開源芯片系列講座第07期:基于RISC-V的Linux發(fā)行版及軟件生態(tài)

    開源硬件及開發(fā)板,展望未來幾年在當(dāng)前時(shí)代大背景下,在國家大力支持下,RISC-V從IOT到高性能領(lǐng)域的發(fā)展前景。報(bào)告人簡歷 :傅煒,紅帽軟件(北京)有限公司高級(jí)軟件工程師,Linux 內(nèi)核及發(fā)行版開發(fā)者,有
    發(fā)表于 12-27 10:06

    RISC-V簡介

    RISC-V簡介??RISC-V個(gè)自由和開放的 ISA(開源指令集架構(gòu)),通過開放的標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代。
    發(fā)表于 02-27 19:56

    【轉(zhuǎn)載】RISC-V 能打 50 年!risc-v 現(xiàn)在和未來的發(fā)展

    的衣缽”。RISC-V 最吸引人的特點(diǎn): RISC-V 正在創(chuàng)造個(gè)新的環(huán)境和工作模式,因?yàn)樗蜷_了與開源軟件相對(duì)應(yīng)的
    發(fā)表于 02-27 20:02

    開源硬件RISC-V的目標(biāo)是顛覆處理器行業(yè)

    開源軟件席卷全球的同時(shí),開源代碼硬件基礎(chǔ)也在穩(wěn)步發(fā)展,而這其中RISC-V是當(dāng)前最為火熱的項(xiàng)目。RISC-V基金會(huì)首席執(zhí)行官 Calist
    的頭像 發(fā)表于 03-10 14:27 ?2339次閱讀

    為什么做開源高性能RISC-v核,香山開源高性能RISC-V處理器開發(fā)流程

    RISC-V個(gè)基于精簡指令集原則的開源指令集架構(gòu),那么為什么做開源高性能RISC-v核?
    發(fā)表于 06-22 14:25 ?2888次閱讀
    為什么做<b class='flag-5'>開源</b>高性能<b class='flag-5'>RISC-v</b>核,香山<b class='flag-5'>開源</b>高性能<b class='flag-5'>RISC-V</b>處理器開發(fā)流程

    上海智位機(jī)器人攜手澎峰科技為RISC-V生態(tài)注入新活力

    RISC-V作為個(gè)基于精簡指令集(RISC)原則的開源指令集架構(gòu)(ISA),是當(dāng)前最為火熱的開源硬件
    的頭像 發(fā)表于 06-22 17:20 ?1960次閱讀
    上海智位機(jī)器人攜手澎峰科技為<b class='flag-5'>RISC-V</b>生態(tài)注入新活力

    RISC-V處理器的優(yōu)勢(shì)是什么

    本文探討了 RISC-V開源硬件模型背后的好處,討論了它的壽命、可移植性和可靠性。
    的頭像 發(fā)表于 05-07 16:43 ?3523次閱讀
    <b class='flag-5'>RISC-V</b>處理器的優(yōu)勢(shì)是什么

    歐拉開源操作系統(tǒng)成功適配VisionFive RISC-V單板計(jì)算機(jī)

    硬件生態(tài)領(lǐng)導(dǎo)者賽昉科技推出,是全球首批基于 Linux 的高性價(jià)比的 RISC-V 單板計(jì)算機(jī)。VisionFive 為開源軟件在 RISC-V 的移植提供了
    的頭像 發(fā)表于 05-12 11:20 ?1529次閱讀
    歐拉<b class='flag-5'>開源</b>操作系統(tǒng)成功適配VisionFive <b class='flag-5'>RISC-V</b>單板計(jì)算機(jī)

    開源硬件能否與 Linux 的成功相匹敵

    應(yīng)用于支持開源硬件的采用?像 RISC-V 這樣的指令集架構(gòu) (ISA) 能否像 Linux 內(nèi)核作為開源軟件的基礎(chǔ)樣為開源硬件的普及奠定
    的頭像 發(fā)表于 07-20 09:40 ?1046次閱讀
    <b class='flag-5'>開源硬件</b>能否與 Linux 的成功相匹敵