0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于LDO基礎(chǔ)知識(shí):電源抑制比

電子設(shè)計(jì) ? 來(lái)源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-06-28 10:16 ? 次閱讀

低壓差線性穩(wěn)壓器LDO)最大的優(yōu)點(diǎn)之一是它們能夠衰減開(kāi)關(guān)模式電源產(chǎn)生的電壓紋波。這對(duì)鎖相環(huán)(PLL)和時(shí)鐘信號(hào)調(diào)節(jié)器件在內(nèi)的數(shù)據(jù)轉(zhuǎn)換器尤為重要,因?yàn)樵肼曤娫措妷簳?huì)影響性能。我的同事Xavier Ramus在博客中介紹了噪音對(duì)信號(hào)調(diào)節(jié)設(shè)備的不利影響:減少高速信號(hào)鏈電源問(wèn)題。然而,電源抑制比(PSRR)仍然通常被誤認(rèn)為單一的靜態(tài)值。在這篇文章中,我將嘗試說(shuō)明什么是PSRR以及影響它的變量有哪些。

什么是PSRR?

PSRR是許多LDO數(shù)據(jù)手冊(cè)中的公共技術(shù)要求。它規(guī)定了某個(gè)頻率的AC元件從輸入到LDO輸出的衰減程度。公式1表示PSRR為:

(1)

該等式告訴您衰減越高,每分貝的PSRR值越高。(應(yīng)該指出的是,一些供應(yīng)商會(huì)使用負(fù)號(hào)來(lái)表示衰減。大多數(shù)供應(yīng)商,包括德州儀器都不這樣用。)

在數(shù)據(jù)手冊(cè)的電氣特性表中找到頻率為120Hz或1kHz的PSRR并不罕見(jiàn)。但是,單獨(dú)使用此規(guī)范可能對(duì)確定指定LDO是否符合您的過(guò)濾要求沒(méi)有多大幫助。讓我們來(lái)看看為什么這么說(shuō)。

確定您的應(yīng)用程序的PSRR

圖1展示了一個(gè)從12V電源軌調(diào)節(jié)4.3V的DC / DC轉(zhuǎn)換器,。其次是TPS717,一款高PSRR LDO,用于調(diào)節(jié)3.3V電源軌。在4.3V電源軌上,開(kāi)關(guān)產(chǎn)生的紋波達(dá)到±50mV。LDO的PSRR將決定TPS717輸出端的紋波量。

1:使用LDO來(lái)過(guò)濾開(kāi)關(guān)噪聲

為了確定衰減程度,您必須首先知道波紋在哪個(gè)頻率出現(xiàn)。假設(shè)這個(gè)例子頻率為1MHz,因?yàn)樗锰幱诔S瞄_(kāi)關(guān)頻率范圍的中間。您可以看到,指定為120Hz或1kHz的PSRR值無(wú)助于此分析。相反,您必須參考圖2中的PSRR圖。

圖2:VIN- VOUT= 1V時(shí),TPS717的PSRR曲線

在下列條件下,1MHz時(shí)的PSRR指定為45dB:

  • IOUT= 150mA

  • VIN– VOUT= 1V

  • COUT= 1μF

假設(shè)這些條件符合你自己的條件。在這種情況下,45dB相當(dāng)于178的衰減系數(shù)。您可以預(yù)定輸入端的±50mV紋波在輸出端被壓縮至±281μV。

改變條件

但假設(shè)您改變了條件,并決定將VIN- VOUTdelta降至250mV,以便更有效地進(jìn)行調(diào)節(jié)。然后您需要查看圖3中的曲線。

圖3:VIN - VOUT = 0.25V時(shí),TPS717的PSRR曲線

您可以看到,在所有其他條件保持不變的情況下,1MHz時(shí)的PSRR降至23dB,或者說(shuō)衰減系數(shù)為14。這是由于CMOS通道元件進(jìn)入三極管(或線性)區(qū)域; 也就是說(shuō),隨著VIN - VOUT三角接近壓差電壓,PSRR開(kāi)始下降。(請(qǐng)記住,壓差電壓是關(guān)于輸出電流以及其他因素的函數(shù)。因此,較低的輸出電流會(huì)降低壓差并有助于提高PSRR。)

改變輸出電容也會(huì)有影響,如圖4所示。

圖4:VIN - VOUT = 0.25V,COUT =10μF時(shí),TPS717的PSRR曲線

將輸出電容從1μF增加到10μF,盡管VIN-VOUT增量保持在250mV,1MHz時(shí)的PSRR增加到了42dB。曲線中的高頻峰已經(jīng)向左移動(dòng)。這是由于輸出電容器的阻抗特性導(dǎo)致的。通過(guò)適當(dāng)調(diào)整輸出電容的大小,您可以調(diào)整或增加衰減,使之與特定的開(kāi)關(guān)噪聲頻率一致。

轉(zhuǎn)動(dòng)所有旋鈕

只需調(diào)整VIN - VOUT和輸出電容,就可以改善特定應(yīng)用的PSRR。但這絕不是影響PSRR的唯一變量。表1展示了各種影響因素。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容器
    +關(guān)注

    關(guān)注

    63

    文章

    6101

    瀏覽量

    98445
  • PSRR
    +關(guān)注

    關(guān)注

    0

    文章

    150

    瀏覽量

    39211
  • 數(shù)據(jù)手冊(cè)

    關(guān)注

    93

    文章

    6086

    瀏覽量

    41918
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何理解運(yùn)放的電源抑制參數(shù)?

    電源抑制PSRR有三個(gè)參數(shù),如OPA333 1、電源抑制比為1uV/V 2、長(zhǎng)期穩(wěn)定性為1uV 3、通道分離,直流為0.1uV/V 特
    發(fā)表于 08-12 06:37

    LDO電源抑制的測(cè)量方法

    LDO電源抑制(PSRR,Power Supply Rejection Ratio)是衡量線性穩(wěn)壓器(LDO)在
    的頭像 發(fā)表于 07-14 10:14 ?353次閱讀

    什么是電源抑制(PSRR)?它有哪些作用和應(yīng)用?

    在電子設(shè)備和系統(tǒng)的設(shè)計(jì)中,電源抑制(Power Supply Rejection Ratio,簡(jiǎn)稱PSRR)是一個(gè)至關(guān)重要的參數(shù)。它描述了電子設(shè)備或系統(tǒng)對(duì)來(lái)自電源的噪聲和干擾的
    的頭像 發(fā)表于 05-24 14:31 ?2518次閱讀

    什么是LDO?淺析低壓差穩(wěn)壓器 (LDO) 中的噪聲及電源抑制

    在本文中,我們將介紹低壓差 (LDO) 穩(wěn)壓器中噪聲和電源抑制 (PSRR) 的影響。讓我們簡(jiǎn)單討論一下什么是 LDO
    的頭像 發(fā)表于 03-15 17:12 ?2569次閱讀
    什么是<b class='flag-5'>LDO</b>?淺析低壓差穩(wěn)壓器 (<b class='flag-5'>LDO</b>) 中的噪聲及<b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>

    電源浪涌保護(hù)的基礎(chǔ)知識(shí)

    電壓浪涌是許多市電供電設(shè)備所面臨的問(wèn)題。若沒(méi)有針對(duì)預(yù)期環(huán)境而正確設(shè)計(jì),浪涌可能會(huì)損壞電源及其供電的設(shè)備。本文將確定電壓浪涌的原因,使您熟悉浪涌測(cè)試監(jiān)管標(biāo)準(zhǔn),并展示浪涌抑制設(shè)計(jì)和組件,由此對(duì)浪涌保護(hù)的基礎(chǔ)知識(shí)進(jìn)行討論。
    的頭像 發(fā)表于 01-23 09:58 ?2572次閱讀
    <b class='flag-5'>電源</b>浪涌保護(hù)的<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    LDO基礎(chǔ)知識(shí):噪聲

     您可以使用頻譜分析工具來(lái)識(shí)別LDO輸出線路中的各種交流元件。(應(yīng)用,“如何測(cè)量LDO噪聲,”介紹了豐富的噪聲測(cè)量知識(shí)。) 圖 2 繪制了1A低噪聲LDO TPS7A91的輸出噪聲。
    發(fā)表于 01-18 15:50 ?1021次閱讀
    <b class='flag-5'>LDO</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>:噪聲

    電源抑制怎么提高

    電源抑制怎么提高? 電源抑制是衡量電源噪聲
    的頭像 發(fā)表于 12-12 14:33 ?628次閱讀

    TI電源培訓(xùn)系列之開(kāi)關(guān)電源基礎(chǔ)知識(shí)

    電子發(fā)燒友網(wǎng)站提供《TI電源培訓(xùn)系列之開(kāi)關(guān)電源基礎(chǔ)知識(shí).pdf》資料免費(fèi)下載
    發(fā)表于 11-17 09:48 ?12次下載
    TI<b class='flag-5'>電源</b>培訓(xùn)系列之開(kāi)關(guān)<b class='flag-5'>電源</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>

    直流電源基礎(chǔ)知識(shí)

    電子發(fā)燒友網(wǎng)站提供《直流電源基礎(chǔ)知識(shí).pdf》資料免費(fèi)下載
    發(fā)表于 11-13 11:11 ?0次下載
    直流<b class='flag-5'>電源</b>的<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    ldo知識(shí)總結(jié):影響電源抑制因素有哪些?

    低壓降穩(wěn)壓器(LDO)最受歡迎的優(yōu)勢(shì)之-是,能夠衰減開(kāi)關(guān)模式電源生成的電壓紋波。這對(duì)于數(shù)據(jù)轉(zhuǎn)換器、鎖相環(huán)(PLL)和時(shí)鐘等信號(hào)調(diào)節(jié)器件而言尤為重要,因?yàn)楹性肼暤?b class='flag-5'>電源電壓會(huì)影響這類器件的性能。
    發(fā)表于 11-09 12:23 ?333次閱讀

    電源基礎(chǔ)知識(shí)DC-DC

    電子發(fā)燒友網(wǎng)站提供《電源基礎(chǔ)知識(shí)DC-DC.ppt》資料免費(fèi)下載
    發(fā)表于 11-01 11:29 ?0次下載
    <b class='flag-5'>電源</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>DC-DC

    什么是共模抑制比CMRR?什么是電源抑制PSRR?

    什么是共模抑制比CMRR?什么是電源抑制PSRR? 共模抑制比(common mode rejection ratio,CMRR)和
    的頭像 發(fā)表于 10-29 11:45 ?5448次閱讀

    開(kāi)關(guān)電源基礎(chǔ)知識(shí)

    電子發(fā)燒友網(wǎng)站提供《開(kāi)關(guān)電源基礎(chǔ)知識(shí).ppt》資料免費(fèi)下載
    發(fā)表于 10-27 14:15 ?50次下載
    開(kāi)關(guān)<b class='flag-5'>電源</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>

    LDO 基礎(chǔ)知識(shí):噪聲 - 前饋電容器如何提高系統(tǒng)性能?

    LDO 基礎(chǔ)知識(shí):噪聲 - 前饋電容器如何提高系統(tǒng)性能?
    的頭像 發(fā)表于 10-17 16:43 ?708次閱讀
    <b class='flag-5'>LDO</b> <b class='flag-5'>基礎(chǔ)知識(shí)</b>:噪聲 - 前饋電容器如何提高系統(tǒng)性能?

    什么是LDO?LDO中的噪聲和PSRR介紹

    在本文中,我們將介紹噪聲和電源抑制 (PSRR) 在低壓差 (LDO) 穩(wěn)壓器中的影響。讓我們簡(jiǎn)要討論一下什么是 LDO。
    的頭像 發(fā)表于 09-26 14:29 ?3853次閱讀
    什么是<b class='flag-5'>LDO</b>?<b class='flag-5'>LDO</b>中的噪聲和PSRR介紹