0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

電子設(shè)計 ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師吳畏 ? 2018-06-29 14:00 ? 次閱讀

0 引言

在設(shè)備檢測電子測量技術(shù)中,常常需要一個高精度、頻率可變的信號源,信號源的穩(wěn)定往往關(guān)系到這些系統(tǒng)工作的性能。如在磨粒檢測傳感器中,需要對激勵線圈施加以高頻正弦信號,據(jù)理論分析和仿真驗證,在一定的頻率下,檢測靈敏度隨激勵頻率的增大而增大[1]。相比較其他信號合成技術(shù),直接數(shù)字頻率合成(Direct Digital frequency Synthesis,DDS)具有頻率轉(zhuǎn)換時間短,頻率分辨率高,可編程和全數(shù)字化[2]。

文獻(xiàn)[3]基于simulink軟件搭建了DDS仿真模型,對DDS理想數(shù)學(xué)模型和有相位截斷誤差模型進(jìn)行了分析,但文中并沒有提出方法減少雜散分量。文獻(xiàn)[4]通過AVR單片機芯片AD9835設(shè)計出了一種高精度高頻率的正弦波交流電源,但其變頻范圍太窄,僅為100 kHz~300 kHz,不能夠滿足對兆赫茲頻率源的需求。

為彌補上述不足,論文首先通過simulink軟件搭建DDS仿真系統(tǒng)模型,通過壓縮ROM查詢表的數(shù)據(jù)量用以增加其位數(shù),減少DDS雜散信號的輸出。然后利用DDS芯片AD9851和微處理AT89S52設(shè)計出一種正弦信號源,實現(xiàn)了1 Hz~50 MHz的正弦波輸出。

1 DDS工作原理

DDS是一種將數(shù)字處理方法引入頻率合成的新技術(shù),把一系列數(shù)字量信號通過數(shù)/模轉(zhuǎn)換成模擬量信號?;驹砜驁D如圖1(a)所示,主要由相位累加器、ROM查詢表、D/A轉(zhuǎn)換器和低通濾波器構(gòu)成。

在參考時鐘Fclk的作用下,N位累加器每接收到一次時鐘脈沖對頻率控制字M進(jìn)行一次累加,把累加后的結(jié)果送至ROM查詢表中,查詢表事先存入了2N個相位-幅度轉(zhuǎn)換數(shù)據(jù)。不同的頻率控制字M會引起累加器相位增量的不同,這樣通過查詢表就得到不同頻率的數(shù)字正弦序列,經(jīng)過D/A轉(zhuǎn)換器后,輸出階梯型正弦信號,最后經(jīng)過濾波器模塊濾除高頻分量并進(jìn)行平滑后,得到模擬的正弦波信號[5]。其中各個模塊的輸出波形如圖1(b)所示。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

據(jù)上述工作原理和DDS系統(tǒng)的幾項參數(shù),可以得到輸出信號的頻率和頻率分辨率分別為:

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

2 DDS仿真模型的建立

DDS仿真模型的搭建是在軟件simulink中完成的,它可以提供一個動態(tài)系統(tǒng)建模、仿真和綜合分析的集成環(huán)境[6]。據(jù)上述對DDS基本工作原理的分析,利用simulink中已有或自定義的功能模塊來搭建DDS的仿真模型。

2.1 DDS仿真模型圖

DDS仿真模型框架如圖2所示,其中參考時鐘由Pulse Generator提供,頻率控制字由Constant模塊給出。N位累加器由Triggered Subsystem模塊和內(nèi)部相關(guān)程序構(gòu)成。ROM查詢表模塊由Look-up table模塊構(gòu)成,里面存儲了正弦相位值到幅度值之間的轉(zhuǎn)換表。由于查詢表模塊已經(jīng)集成了D/A轉(zhuǎn)換器,因此該模塊輸出的信號就是模擬量。低通濾波器由Analog filter design構(gòu)成,對上一級的輸出信號進(jìn)行平滑處理和濾波。余下模塊是一些信號顯示和信號處理模塊。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

圖3是DDS仿真模型各個節(jié)點的輸出波形,它與原理框圖各個節(jié)點的輸出波形一致。此模型中,時鐘參考頻率為400 kHz,累加器的位數(shù)為16位,頻率控制字給定的是3 277,則根據(jù)式(1)計算理論輸出的正弦信號頻率為20 kHz。圖3中實際輸出頻率為1/(0.5×10-4s)=20 kHz,從而驗證了該模型的正確性,修改相應(yīng)的頻率控制字實現(xiàn)指定頻率信號的輸出。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

2.2 基于對稱性的壓縮方法

由DDS原理可知,ROM查詢表存儲的數(shù)據(jù)越詳細(xì),輸出的數(shù)字正弦序列越精確,從而得到的正弦信號雜散越小[7],但這會使存儲表的數(shù)據(jù)量過多。既要減少查詢表對DDS資源的占用同時盡量避免影響正弦序列輸出的精度,對查詢表存儲數(shù)據(jù)量進(jìn)行壓縮的方法就顯得尤為重要。而每當(dāng)ROM查詢表的數(shù)據(jù)被壓縮一倍,就相當(dāng)于減少了一位截斷位數(shù),雜散抑制便可得到6 dB的提高[8]。

利用正弦波的對稱性將一個周期(0,2π)的波形由1/4周期(0,π/2)的波形變換得到,將ROM查詢表的數(shù)據(jù)量可以縮減至1/4。圖4(a)中的1/4 壓縮模塊就是根據(jù)正弦波的對稱性進(jìn)行數(shù)據(jù)壓縮。

可以從圖4(b)中看出經(jīng)過壓縮模塊后,其輸出波形的精度并沒有受到影響。原先ROM查詢表存儲了216個數(shù)據(jù),經(jīng)過該模塊后,只需存儲214個數(shù)據(jù)就可以達(dá)到相同的結(jié)果。因此原先的16位累加器便可以等效存儲218個數(shù)據(jù)。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

2.3 基于Sunderland算法的壓縮方法

D.A.Sunderland提出的粗細(xì)分割算法原理是基于三角函數(shù)的近似算法,把DDS中相位累加器的輸出分為三部分(X,Y和Z),利用三角函數(shù)展開可得:

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

用查詢表分別存儲sin(X+Y)和cosXsinZ的值,然后將兩個查詢表的結(jié)果相加,得到的值就是近似相位累加器值所對應(yīng)的正弦信號幅度。

圖5中的Sunderland壓縮模塊為該數(shù)據(jù)壓縮方法的具體實現(xiàn)框圖,原先ROM查詢表存儲數(shù)據(jù)量為216,壓縮后數(shù)據(jù)量為26×24+26×26=5 120,其壓縮比為1:12.8。通過仿真分析對比,存儲數(shù)據(jù)量的減少,并沒有影響到輸出正弦信號的精度。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

2.4 兩種壓縮方法相結(jié)合

把上述兩種壓縮方法結(jié)合起來。首先由正弦信號對稱性,將16位的ROM查詢表的位數(shù)壓縮至14位,然后由Sunderland算法采用(5,4,5)的分割形式,查詢表數(shù)據(jù)量為25×24+25×25=1 536,壓縮比為1:42.67。圖6為1/4壓縮模塊和Sunderland壓縮模塊相結(jié)合的DDS仿真模型圖。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

經(jīng)過壓縮后,相同的數(shù)據(jù)量降低了所占用的查詢表位數(shù),使得相同位的查詢表可以存儲更多的數(shù)據(jù),而數(shù)據(jù)量越詳細(xì),雜散信號越可以得到有效抑制。

3 正弦信號源的實現(xiàn)

系統(tǒng)主要由微處理器AT89S52和DDS集成芯片AD9851構(gòu)成,其中AT89S52輸出相應(yīng)的端口初始化和控制字,AD9851根據(jù)工作時序圖接收相應(yīng)的控制字,輸出正弦信號。

3.1 AD9851芯片介紹

AD9851芯片采用先進(jìn)的DDS技術(shù),可以實現(xiàn)全數(shù)字編程的頻率合成,可接收32位的頻率控制字輸入,其內(nèi)部含有一個6倍頻的REFCLK倍頻器[9]。

3.2 系統(tǒng)硬件設(shè)計模塊

產(chǎn)生指定頻率的正弦信號,需要通過微處理器向DDS芯片輸入相應(yīng)的頻率控制字,并需要對其端口進(jìn)行初始化。其硬件設(shè)計框圖如圖7所示,其中AT89S52的P2.5控制頻率更新控制信號(FQ-UD),P2.6控制寫裝入信號(W-CLK),P2.7控制復(fù)位信號(RESET)。將微處理的引腳P0.0~P0.7作為頻率、相位控制字和工作方式控制字的輸入口,連接到AD9851的D0~D7。在AD9851外接30 MHz有源晶振產(chǎn)生180 MHz內(nèi)部基準(zhǔn)時鐘。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

DDS信號的合成是數(shù)字量化產(chǎn)生的階梯型正弦波,雜散寄生分量大部分集中在高頻段,因此合成的信號在輸出之前需要通過低通濾波器??紤]到設(shè)計的頻率源有一定的帶載能力,采用巴氏有源低通濾波器,濾波之后進(jìn)行功率放大。

3.3 系統(tǒng)軟件設(shè)計模塊

AD9851接收數(shù)據(jù)的方式有并行和串行兩種方式。并行比串行傳輸?shù)乃俣纫?,設(shè)計中選用并行工作方式,其工作時序圖如圖8所示。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

由AD9851的并行工作時序圖,在微處理器中相關(guān)程序的實現(xiàn)如下:

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

調(diào)用程序如下,只需在程序中寫入需要輸出的頻率,程序會自動計算出相應(yīng)的控制字,按照并行時序圖依次將頻率控制字M送入到AD9851的D0~D7。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

其中0x01含有8位數(shù)據(jù),5位相位控制字、6倍頻使能控制、電源休眠和邏輯0。設(shè)計中需用到六倍頻模式,其他位選擇默認(rèn)即可,故將此八位設(shè)置為0x01,送入到w0中。程序中100為輸出100 Hz的正弦信號,進(jìn)行相關(guān)計算后得到一個32位的頻率控制字,依次送入到w1、w2、w3和w4中。

3.4 系統(tǒng)測試結(jié)果

利用altium designer軟件設(shè)計相應(yīng)的電路板如圖9所示,主要由微處理器模塊、DDS模塊、濾波模塊和功率放大模塊構(gòu)成。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

圖10為輸出頻率為2 MHz的信號波形,其波形比較精確和穩(wěn)定,頻譜圖也比較干凈,在指定頻率處頻譜增益最大,在其他頻率處有不同程度的衰減。

關(guān)于基于DDS技術(shù)的雜散抑制和正弦信號源的實現(xiàn)

經(jīng)過對PCB板的測試,可以輸出1 Hz~50 MHz的正弦信號,當(dāng)頻率大于50 MHz時,波形已有明顯的失真,頻譜的各次諧波逐漸增多。

4 結(jié)論

通過在simulink中搭建DDS仿真模型,對DDS的工作原理進(jìn)行驗證,仿真與理論分析的結(jié)果相一致,修改頻率控制字,可以得到指定頻率的正弦信號。為了降低DDS的雜散,分別利用正弦波的對稱性和Sunderland結(jié)合算法對ROM查詢表進(jìn)行壓縮,最終壓縮比為1:46.67,使得同樣的查詢表可以存儲更多的數(shù)據(jù),間接提高了查詢表的位數(shù),有效地抑制了DDS雜散信號的輸出。

基于微處理器AT89S52和DDS芯片AD9851設(shè)計出了一種實現(xiàn)高頻正弦信號的方法。在相關(guān)軟件中繪制原理圖和PCB圖,制成實際PCB板,通過測試實現(xiàn)了1 Hz~50 MHz的正弦信號輸出,其頻率穩(wěn)定性較高,并且該系統(tǒng)的電路結(jié)構(gòu)簡單,控制方便。可用做于模擬傳感器線圈的激勵部分,同時也能夠在不同的領(lǐng)域用作高頻信號源。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    21

    文章

    629

    瀏覽量

    152483
  • 正弦信號
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    16513
  • 雜散抑制
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    11303
收藏 人收藏

    評論

    相關(guān)推薦

    基于FPGA和DDS信號源設(shè)計

    基于FPGA和DDS信號源設(shè)計  1 引言   直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產(chǎn)技術(shù)發(fā)展的
    發(fā)表于 02-21 09:15 ?1910次閱讀
    基于FPGA和<b class='flag-5'>DDS</b>的<b class='flag-5'>信號源</b>設(shè)計

    一文讀懂信號源正弦波的特性

    度:頻率變化的速度圖3信號源輸出正弦波的典型頻率參數(shù)信號源的頻率精度與參考振蕩器的年老化率及校準(zhǔn)之后經(jīng)歷的時間有關(guān)。實際正弦波的信號特征比理
    發(fā)表于 02-19 19:24

    采用AD9858實現(xiàn)雷達(dá)信號源的應(yīng)用設(shè)計

    一般的雷達(dá)信號源實現(xiàn)主要有三種方式:第一種方式是采用DDS和MCU控制器件結(jié)合的方式;第二種是DDS、MCU控制器件和FPGA等可編程器件結(jié)合的方式:第三種是由FPGA等可編程器件
    發(fā)表于 11-24 06:39

    DDS工作原理是?用DDS芯片AD9858寬帶雷達(dá)信號源要設(shè)計最佳?

    DDS的基本原理的基礎(chǔ)上,如果要用DDS器件AD9858,并結(jié)合單片機+CPLD的設(shè)計方法實現(xiàn)寬帶雷達(dá)信號源的話,有什么設(shè)計方案可以借鑒嗎?
    發(fā)表于 04-06 08:57

    如何抑制DDS輸出信號問題?

    DDS的工作原理是什么?如何抑制DDS輸出信號問題?
    發(fā)表于 05-26 07:15

    基于FPGA的DDS信號源設(shè)計與實現(xiàn)

    基于FPGA的DDS信號源設(shè)計與實現(xiàn) 利用DDS和 FPGA 技術(shù)設(shè)計一種信號發(fā)生器.介紹了該
    發(fā)表于 02-11 08:48 ?225次下載

    基于DDS技術(shù)分析及抑制方法

    直接數(shù)字頻率合成(DDS)技術(shù)推動了頻率合成領(lǐng)域的高速發(fā)展,但固有的特性極大的限制了其應(yīng)用發(fā)展。在分析DDS工作原理及
    發(fā)表于 07-31 10:36 ?32次下載

    基于DSP和DDS的三維感應(yīng)測井高頻信號源實現(xiàn)

    基于DSP和DDS的三維感應(yīng)測井高頻信號源實現(xiàn)  引言   高頻信號源設(shè)計是三維感應(yīng)測井的重要組成部分。三維感應(yīng)測井的原理是利用激勵信號源
    發(fā)表于 01-08 09:49 ?947次閱讀
    基于DSP和<b class='flag-5'>DDS</b>的三維感應(yīng)測井高頻<b class='flag-5'>信號源</b><b class='flag-5'>實現(xiàn)</b>

    FPGA+DDS實現(xiàn)數(shù)控信號源的設(shè)計

    信號源可輸出正弦波、方波和三角波,輸出信號的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號源相比,該信號源具有波形質(zhì)量好、精度高、設(shè)計方案簡
    發(fā)表于 03-23 11:05 ?197次下載
    FPGA+<b class='flag-5'>DDS</b><b class='flag-5'>實現(xiàn)</b>數(shù)控<b class='flag-5'>信號源</b>的設(shè)計

    基于FPGA的DDS分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS技術(shù)正弦信號發(fā)生器的基本原理和采用FPGA實現(xiàn)DDS
    發(fā)表于 11-26 16:23 ?49次下載
    基于FPGA的<b class='flag-5'>DDS</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>分析及<b class='flag-5'>抑制</b>方法

    基于FPGA的DDS信號源研究與設(shè)計_南楠

    基于FPGA的DDS信號源研究與設(shè)計_南楠.pdf 關(guān)于干擾的,不知道。
    發(fā)表于 05-16 17:15 ?4次下載

    基于DDS技術(shù)的多路同步信號源的設(shè)計

      多路同步數(shù)字調(diào)相信號源一般采用單片機和多片專用DDS芯片配合實現(xiàn)。該技術(shù)同步實現(xiàn)復(fù)雜,成本高。給出了一種基于FPGA的多路同步
    發(fā)表于 05-27 13:47 ?8121次閱讀
    基于<b class='flag-5'>DDS</b><b class='flag-5'>技術(shù)</b>的多路同步<b class='flag-5'>信號源</b>的設(shè)計

    基于DDS的高性能信號源的設(shè)計

    基于DDS的高性能信號源的設(shè)計,又需要的下來看看
    發(fā)表于 12-17 21:16 ?20次下載

    應(yīng)用AD9851實現(xiàn)正弦信號源

    應(yīng)用AD9851實現(xiàn)正弦信號源,下來看看
    發(fā)表于 12-17 21:16 ?56次下載

    基于DDS信號源設(shè)計論文資料

    基于DDS信號源設(shè)計論文資料
    發(fā)表于 07-19 09:16 ?22次下載