0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

介紹PCI卡的PCB布線

PE5Z_PCBTech ? 來源:未知 ? 作者:工程師郭婷 ? 2018-07-17 09:15 ? 次閱讀

PCI卡的布線比較講究,這是PCI信號的特點(diǎn)決定的。在常規(guī)性的高頻數(shù)字電路設(shè)計(jì)中我們總是力求避免阻抗不匹配造成的信號反射、過沖、振鈴、非單調(diào)性現(xiàn)象,但是PCI信號卻恰恰是利用了信號的反射原理來傳輸物理信號,為使能夠合理利用信號反射同時(shí)又盡力避免較大的過沖、振鈴和非單調(diào)性等副作用,PCI-SIG在PCI規(guī)范中對PCB物理實(shí)現(xiàn)做了一些規(guī)定。

PCI-SIG推薦PCI卡使用四層PCB板,PCI-SIG規(guī)定的PCI連接器的信號分布也正是為便于四層板布線而優(yōu)化定義的。PCI-SIG對PCI控制器的引腳分布也做了一個(gè)推薦性的示意圖,實(shí)際上AMCC、PLX、OXFORD等PCI控制器生產(chǎn)商也執(zhí)行了這個(gè)推薦,在這個(gè)推薦的pin分布下,使用兩層PCB板實(shí)際上也是很方便布線的,但是如果PCI卡系統(tǒng)硬件很復(fù)雜,需要多個(gè)電源分割層面的情況下還是多層PCB更好。

PCI卡上任何一個(gè)PCI信號僅能連接到一個(gè)負(fù)載(包括也不能另外連接到一個(gè)上拉電阻)。除了CLK,RST,INTA#~INTD#,JTAG這些pin之外,所有pin從金手指與卡座的接觸點(diǎn)算起到負(fù)載端不得大于1.5inch;CLK信號長度為2.5+-0.1inch,這個(gè)長度有點(diǎn)長,所以許多情況下需要繞彎走線以達(dá)到長度要求,這就是為什么常常在PCI卡上見到CLK的蛇形走線的原因;對其余幾個(gè)pin沒有特殊規(guī)定。多層PCB時(shí)信號走線不要跨越不同的電源層面(至少,存在分割電源層面的那一層應(yīng)位于PCB的另一面),這也就是為什么常常見到PCI卡上A面金手指走上來的所有信號往往都打個(gè)過孔走到B面(元件面)的原因。

每個(gè)PCI信號的特性阻抗為60~100歐姆,負(fù)載電容不得超過10pf,IC的IO Pad應(yīng)能夠承受-3.5V的下沖和+7.1V的信號過沖。對于AMCC、PLX、OXFORD等PCI控制器生產(chǎn)商來說,他們的控制器IC都滿足這些規(guī)定,用戶不必考慮,但是如果使用CPLD/FPGA來實(shí)現(xiàn)PCI控制器則必須考慮使用的型號是否滿足這些規(guī)定,一般Altera、Xilinx等CPLD/FPGA廠商會(huì)在其數(shù)據(jù)手冊中明確聲明該型號CPLD/FPGA是否兼容PCI信號規(guī)范。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4292

    文章

    22769

    瀏覽量

    393183
  • PCI
    PCI
    +關(guān)注

    關(guān)注

    4

    文章

    643

    瀏覽量

    129954

原文標(biāo)題:從簡單入門——PCI卡的PCB布線

文章出處:【微信號:PCBTech,微信公眾號:EDA設(shè)計(jì)智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB布線實(shí)踐指南詳細(xì)介紹(例題分析)

    高速PCB布線實(shí)踐指南詳細(xì)介紹(例題分析) 雖然印制電路板(PCB布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計(jì)過程的最后幾個(gè)步驟之
    發(fā)表于 12-04 09:30 ?877次閱讀

    PCB布線技巧分享

    今天主要給大家簡單介紹一下:PCB 布線、PCB布線技巧。
    發(fā)表于 01-03 10:34 ?2413次閱讀

    PCI總線PCB設(shè)計(jì)要求

    PCI總線PCB布線有什么要求嗎?
    發(fā)表于 10-23 15:46

    PCIPCB布線規(guī)則

    了這個(gè)推薦,在這個(gè)推薦的pin分布下,使用兩層PCB板實(shí)際上也是很方便布線的,但是如果PCI系統(tǒng)硬件很復(fù)雜,需要多個(gè)電源分割層面的情況下還是多層P
    發(fā)表于 11-27 10:12

    請問PCI板卡布線規(guī)范是什么?

    請問誰知道,PCI板卡在布線的時(shí)候,PCI布線要求及規(guī)范。
    發(fā)表于 05-29 05:35

    PCI接口擴(kuò)展的快速開發(fā)方案

    介紹PCI總線擴(kuò)展的設(shè)計(jì)思路和方法! 并結(jié)合一個(gè)多功能"’通信 的設(shè)計(jì)實(shí)例!介紹PCI
    發(fā)表于 07-02 14:54 ?27次下載

    應(yīng)用PCI 9656的數(shù)據(jù)接收設(shè)計(jì)

    PCI 9656是PLX公司設(shè)計(jì)的一款高速PCI I/O芯片,可應(yīng)用于66MHz、64bit PCI和CompactPCI總線。文章簡述了PCI 9656的主要功能,
    發(fā)表于 08-06 16:15 ?26次下載

    pci設(shè)計(jì)心得

    pci設(shè)計(jì)心得    其實(shí)從開始我對pci是一竅不通的,硬件還好說,軟件驅(qū)動(dòng)程序更是一頭霧水,由于我的p
    發(fā)表于 05-03 11:56 ?828次閱讀

    PCB布線規(guī)則之PCI

    PCB布線規(guī)則之PCI篇   PCI布線比較
    發(fā)表于 11-18 14:01 ?1170次閱讀

    pcb layout中PCI總線布局布線的看法

    pcb layout中我們可以從下面的幾點(diǎn)來分析一下PCIPCI總線的布線有什么殊要求,如何做好PCI總線的
    發(fā)表于 11-09 15:48 ?8051次閱讀

    PCB布線設(shè)計(jì)-PCB布線設(shè)計(jì)經(jīng)驗(yàn)大全(二)

    PCB布線設(shè)計(jì)-PCB布線設(shè)計(jì)經(jīng)驗(yàn)大全(二)
    發(fā)表于 08-16 19:37 ?0次下載

    PCB布線設(shè)計(jì)-PCB布線設(shè)計(jì)經(jīng)驗(yàn)大全(六)

    PCB布線設(shè)計(jì)-PCB布線設(shè)計(jì)經(jīng)驗(yàn)大全(六),感興趣的 小伙伴可以看看。
    發(fā)表于 08-16 19:37 ?0次下載

    pcb自動(dòng)布線設(shè)置_設(shè)置線間距與寬度設(shè)置_pcb布局布線技巧

    本文開始介紹了什么是布線布線技巧及具體操作,其次介紹PCB布線原則與
    的頭像 發(fā)表于 01-31 15:58 ?3.6w次閱讀

    pcb布線 pcb布線的基本原則

    PCB布線PCB設(shè)計(jì)中是非常重要的環(huán)節(jié),了解PCB布線是初學(xué)者需要學(xué)的事情。在這篇文將分享PCB
    的頭像 發(fā)表于 07-21 15:01 ?2.6w次閱讀

    PCIPCB布線規(guī)則

    PCI-SIG推薦PCI使用四層PCB板,PCI-SIG規(guī)定的PCI連接器的信號分布也正是為便
    發(fā)表于 10-10 15:15 ?540次閱讀