0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)軟件allegro中的布線概述及原則

電子工程師 ? 來(lái)源:未知 ? 作者:李倩 ? 2018-08-24 10:46 ? 次閱讀

PCB設(shè)計(jì)軟件allegro藍(lán)牙音箱案例實(shí)操講解,以藍(lán)牙音箱為案例將PCB設(shè)計(jì)基礎(chǔ)知識(shí)融進(jìn)實(shí)際案例中,通過(guò)操作過(guò)程講解PCB設(shè)計(jì)軟件功能及實(shí)用經(jīng)驗(yàn)技巧,本次課程將通過(guò)對(duì)布線概述及原則的設(shè)計(jì)的講解,學(xué)習(xí)PCB布線相關(guān)知識(shí)。

本期學(xué)習(xí)重點(diǎn):

1. 布線概述及原則

2.PCB布線基本要求

3. PCB布線的阻抗控制

本期學(xué)習(xí)難點(diǎn):

1. 布線概述及原則

2.PCB布線的阻抗控制

一、布線概述及原則

傳統(tǒng)的PCB設(shè)計(jì),板上的走線只是作為信號(hào)連通的載體,PCB設(shè)計(jì)工程師不需要考慮走線的分布參數(shù)。

隨著電子行業(yè)的飛速發(fā)展,數(shù)據(jù)吞量從單位時(shí)間幾兆、幾十兆發(fā)展到10Gbit/s率的提升帶來(lái)了高速理論的飛速發(fā)展,PCB走線已經(jīng)不能看作簡(jiǎn)單的互連載體,而是要從傳輸線的理論來(lái)分析各種分布參數(shù)帶來(lái)的影響

同時(shí)PCB的復(fù)雜度和密度也同時(shí)在不斷增加,從普通的通孔設(shè)計(jì)到微孔設(shè)計(jì)再到多階盲埋孔設(shè)計(jì),現(xiàn)在還有埋阻、埋容器件設(shè)計(jì)等,高密度給PCB布線帶來(lái)極大的困難的同時(shí),也需要PCB設(shè)計(jì)工程師更加深入的了解PCB生產(chǎn)加工流程的其工藝參數(shù)。

高速和高密PCB的發(fā)展使得PCB設(shè)計(jì)工程師在硬件設(shè)計(jì)中的重要性日益突出的同時(shí),相應(yīng)的PCB設(shè)計(jì)上的挑戰(zhàn)也越來(lái)越大,設(shè)計(jì)工程師需要了解的知識(shí)點(diǎn)越來(lái)越多。

二、PCB布線類(lèi)型

PCB板上布線類(lèi)型主要包括信號(hào)線和電源,地線。其中信號(hào)線為最常見(jiàn)的布線,類(lèi)型比較多。根據(jù)布線形式還有單線,差分線等。

根據(jù)布線的物理結(jié)構(gòu)還可以分為帶狀線、微帶線。

三、PCB布線基本要求知識(shí)

常規(guī)PCB布線,有以下基本要求:

(1)QFP、SOP等封裝的矩形焊盤(pán)出線,應(yīng)從PIN中心引出(一般采用鋪shape)。

(2)布(1)QFP、SOP等封裝的矩形焊盤(pán)出線,應(yīng)從PIN中心引出(一般采用鋪shape。線到板邊的距離不小于20MIL。

注:上圖中,紅色為板外框OUTLINE,綠色為整板布線區(qū)域routkeepin(routkeepin相對(duì)于OUTLINE內(nèi)縮20mil以上)。

說(shuō)明:此板邊還包括開(kāi)窗、銑槽、階梯、銑薄區(qū)域等通過(guò)銑刀進(jìn)行加工的圖形邊沿。

(3)金屬外殼器件下,不允許有其他網(wǎng)絡(luò)過(guò)孔,表層布線(常見(jiàn)金屬殼體有晶振、電池等)

(4)除封裝本身引起的DRC錯(cuò)誤外,布線不得有DRC錯(cuò)誤,包括同名網(wǎng)絡(luò)DRC錯(cuò)誤,兼容設(shè)計(jì)除外)

(5)PCB設(shè)計(jì)完成后沒(méi)有未連接的網(wǎng)絡(luò),具PCB網(wǎng)絡(luò)與電路圖表一致。

(6)不允許出席那Dangline Line。

(7)如明確不需要保留非功能焊盤(pán),光繪文件中必須去除。

(8)建議不先到半邊的距離大魚(yú)2MM

(9)建議信號(hào)線優(yōu)先選擇內(nèi)層布線

(10)建議高速信號(hào)區(qū)域相應(yīng)的電源平面或地平面盡可能保持完整

(11)建議布線分布均勻,大面積無(wú)布線的區(qū)域需要鋪銅,但要求不影響阻抗控制

(12)建議所有布線需要倒角,倒角角度推薦45°

(13)建議防止信號(hào)線在相鄰層形成邊長(zhǎng)超過(guò)200ML的自環(huán)

(14)建議相鄰層的布線方向成正交結(jié)構(gòu)

說(shuō)明:相鄰層的布線避免走成同一方向,以減少層間串?dāng)_,如果不可避免,特別是信號(hào)速率較高時(shí),應(yīng)考慮用地平面隔離各布線層,用地信號(hào)隔離各信號(hào)線。

四、PCB布線的阻抗控制

說(shuō)明:線寬在PCB加工的時(shí)候分為2部分,上表面寬度和下表面寬度。

單端信號(hào)微帶線阻抗計(jì)算示意圖:

差分信號(hào)微帶線阻抗計(jì)算示意圖:

單端信號(hào)帶狀線阻抗計(jì)算示意圖:

差分信號(hào)帶狀線阻抗計(jì)算示意圖:

單端信號(hào)微帶線(帶共面地線)阻抗計(jì)算示意圖:

差分信號(hào)微帶線(帶共面地線)阻抗計(jì)算示意圖:

以上便是PCB設(shè)計(jì)軟件allegro中的布線概述及原則講解。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395609
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4668

    瀏覽量

    85142
  • 藍(lán)牙音箱
    +關(guān)注

    關(guān)注

    6

    文章

    259

    瀏覽量

    22719
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    15442
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4345

原文標(biāo)題:PCB設(shè)計(jì)軟件藍(lán)牙音箱實(shí)操│布線綜合知識(shí)詳解

文章出處:【微信號(hào):eqpcb_cp,微信公眾號(hào):快點(diǎn)兒PCB學(xué)院】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB設(shè)計(jì)</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說(shuō)明

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計(jì)PCB制板的關(guān)系 1. PCB設(shè)計(jì)PCB設(shè)計(jì)是指在電子產(chǎn)品開(kāi)發(fā)過(guò)程,設(shè)計(jì)工程師使用專(zhuān)業(yè)的電子設(shè)計(jì)
    的頭像 發(fā)表于 08-12 10:04 ?410次閱讀

    PCB設(shè)計(jì)基本原則總結(jié),工程師必看

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)安全規(guī)則有哪些要求?PCB工藝規(guī)范及PCB設(shè)計(jì)安規(guī)原則。在PCB設(shè)計(jì)
    的頭像 發(fā)表于 07-09 09:46 ?832次閱讀

    pcb設(shè)計(jì)

    cadence原理圖、Allegro PCB設(shè)計(jì)。Aundefined 1.根據(jù)客戶要求代畫(huà)原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持
    發(fā)表于 05-09 01:38

    pcb設(shè)計(jì)的基本原則分享 PCB設(shè)計(jì)16個(gè)原則一定要知道

    PCB設(shè)計(jì)的這16個(gè)原則你一定要知道
    的頭像 發(fā)表于 03-12 11:19 ?2634次閱讀

    PCB設(shè)計(jì)軟件有哪些 pcb設(shè)計(jì)軟件哪個(gè)好用

    Altium Designer是一款功能強(qiáng)大的PCB設(shè)計(jì)軟件,被廣泛地應(yīng)用于電子工程領(lǐng)域。它提供了完整的設(shè)計(jì)流程,包括原理圖設(shè)計(jì)、元件布局、線路布線和制造輸出等。它的用戶界面友好,易于上手,同時(shí)也提供了豐富的封裝和元件庫(kù)。此外
    的頭像 發(fā)表于 02-02 14:05 ?5202次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?2024次閱讀

    PCB設(shè)計(jì)布線Cadence 20問(wèn)

    Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計(jì)實(shí)際上的工業(yè)標(biāo)準(zhǔn),版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多層的復(fù)雜
    發(fā)表于 01-05 15:34 ?547次閱讀

    關(guān)于PCB布局布線技巧的104的問(wèn)題

    現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線。但是隨著信號(hào)頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān)PCB布局布線的基本的
    發(fā)表于 01-02 15:58 ?652次閱讀

    PCB設(shè)計(jì)必備:31條布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    的頭像 發(fā)表于 12-29 08:07 ?705次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>必備:31條<b class='flag-5'>布線</b>技巧

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設(shè)計(jì)過(guò)程實(shí)例詳解

    PCB設(shè)計(jì),EMC/EMI主要分析布線網(wǎng)絡(luò)本身的信號(hào)完整性,實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部電磁干擾的能力,并且依據(jù)設(shè)計(jì)者的要求提出布局和
    發(fā)表于 12-15 16:31 ?584次閱讀

    提高電路板EMC能力PCB設(shè)計(jì)布線方法

    提高電路板EMC能力PCB設(shè)計(jì)布線方法
    的頭像 發(fā)表于 12-07 15:36 ?851次閱讀
    提高電路板EMC能力<b class='flag-5'>PCB設(shè)計(jì)</b>和<b class='flag-5'>布線</b>方法

    31條PCB設(shè)計(jì)布線技巧!

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    的頭像 發(fā)表于 12-05 19:40 ?1413次閱讀
    31條<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧!

    pcb設(shè)計(jì)元器件布局布線基本規(guī)則是什么

    一站式PCBA智造廠家今天為大家講講 pcb設(shè)計(jì)常見(jiàn)布線規(guī)則有哪些?PCB設(shè)計(jì)常見(jiàn)布線規(guī)則。
    的頭像 發(fā)表于 11-14 09:17 ?1213次閱讀
    <b class='flag-5'>pcb設(shè)計(jì)</b>元器件布局<b class='flag-5'>布線</b>基本規(guī)則是什么

    PCB設(shè)計(jì)的疊層原則

    相鄰地層的作用下可以有效的減小信號(hào)之間的串?dāng)_和電磁輻射,地層可用于提供電流回路和屏蔽信號(hào)層的電磁輻射,特別是在高頻高速的PCB設(shè)計(jì),在有相鄰地層的情況下也能避免信號(hào)跨分割的問(wèn)題,所以在PCB設(shè)計(jì)時(shí)我們的重要信號(hào)也應(yīng)該放置
    的頭像 發(fā)表于 11-13 07:50 ?1615次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的疊層<b class='flag-5'>原則</b>