0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

一文帶你了解以FPGA為控制核心的程控濾波器設計

電子工程師 ? 來源:未知 ? 作者:工程師曾暄茗 ? 2018-08-26 10:49 ? 次閱讀

濾波器是一種用來消除干擾雜訊的器件,可用于對特定頻率的頻點或該頻點以外的頻率進行有效濾除。它在電子領域中占有很重要的地位,在信號處理、抗干擾處理、電力系統(tǒng)、抗混疊處理中都得到了廣泛的應用。而對于程控濾波器,該系統(tǒng)的最大特點在于其濾波模式可以程控選擇,且-3 dB截止頻率程控可調(diào),相當于一個集多功能于一體的濾波器,將有更好的應用前景。此外,系統(tǒng)具有幅頻特性測試的功能,并通過示波器顯示頻譜特性,可直觀地反應濾波效果。

1 方案論證與選擇

1.1 可變增益放大模塊的設計與論證

方案1:數(shù)字電位器控制兩級INA129級聯(lián)。用FPGA控制數(shù)字電位器DS1267使其輸出不同的阻值,作為高精度儀表放大器INA129的反饋電阻。通過控制數(shù)字電位器來改變INA129的放大倍數(shù),從而實現(xiàn)放大器的增益可調(diào)。

方案2:采用可變增益放大器AD603實現(xiàn)??勺冊鲆娣糯笃鲀?nèi)部由R-2R梯形電阻網(wǎng)絡和固定增益放大器構成,加在其梯型網(wǎng)絡輸入端的信號經(jīng)衰減后,由固定增益放大器輸出,衰減量是由加在增益控制接口的參考電壓決定;可通過單片機控制,由DAC產(chǎn)生精確的參考電壓控制增益,從而實現(xiàn)較精確的數(shù)控。

由于輸入的正弦小信號振幅10 mV,電壓增益60 dB,10 dB步進程控可調(diào),且電壓增益誤差不能大于5%.對精度而言兩個方案都可實現(xiàn),在AD603后再加一級放大也可實現(xiàn)60 dB的放大倍數(shù)。但數(shù)字電位器內(nèi)部結構復雜,有電容影響,后級接運放后會帶來意想不到的后果,因此采用方案2。

1.2 濾波器模塊的設計與論證

方案1:采用數(shù)字濾波器。利用MATLAB的數(shù)字濾波器設計FIR或者IIR濾波器。數(shù)字濾波器具有精度高,截止特性好等優(yōu)點。但是FIR濾波器會占用太多FPGA資源,IIR濾波器設計時工作量大且穩(wěn)定性不高,且要使截止頻率可調(diào),必須使用不同的參數(shù),設計起來軟件量比較大。

方案2;采用無源LC濾波器。利用電感和電容可以搭建各種類型的濾波器。參照濾波器設計手冊上的相關參數(shù),可以比較容易地設計出理想的濾波器。但是如果要截止頻率可調(diào),只有改變電感電容參數(shù),硬件會非常復雜。

方案3:采用集成的開關電容濾波器芯片。開關電容濾波器是由MOS開關、MOS電容和MOS運算放大器構成的一種大規(guī)模集成電路濾波器。其開關電容組在時鐘頻率的驅動下,可以等效成一個和時鐘頻率有關的等效電阻。當用外部時鐘改變時,等效電阻改變,從而改變了濾波器的時間常敦,也就改變了濾波特性。開關電容濾波器可以直接處理模擬信號,而不必像數(shù)字濾波器那樣需要A/D、D/A變換,簡化了電路設計,提高了系統(tǒng)的可靠性。

綜上所述,本系統(tǒng)采用方案3,利用集成芯片MAX297實現(xiàn)低通濾波器,利用LTC1068實現(xiàn)高通濾波器;采用方案2,利用無源LC濾波器技術來實現(xiàn)四階橢圓低通濾波器。

2 系統(tǒng)總體設計方案及實現(xiàn)方框圖

本系統(tǒng)以單片機及FPGA為控制核心,由可控增益放大模塊、程控濾波模塊和幅頻特性測試模塊構成。系統(tǒng)框圖如圖1所示。輸入振幅為1 V的信號經(jīng)分壓網(wǎng)絡衰減后變成振幅10 mV的小信號,經(jīng)OPA690前級放大2倍,同時起到阻抗變換和隔離的作用。與此同時由AD9851產(chǎn)生一設定頻率的正弦信號,通過模擬開關選擇一道送到后級。信號由程序控制AD603進行0~60dB的可調(diào)增益放大后,送入濾波模塊。濾波模塊包括低通、高通、橢圓濾波器,其中低通、高通由程序控制-3 dB截止頻率在1~30 kHz范圍內(nèi)可調(diào),步進1kHz.橢圓濾波器截止頻率50 kHz.再通過模擬開關選擇某一特定濾波信號輸出,經(jīng)有效值檢波和A/D轉換后送入FPGA進行幅頻特性的測試,再用兩塊DAC0800實現(xiàn)幅頻特性曲線的顯示。

一文帶你了解以FPGA為控制核心的程控濾波器設計

圖1 系統(tǒng)整體框圖

3 主要功能電路設計

3.1 放大模塊

放大模塊的具體電路如圖2所示。第一部分是一個分壓網(wǎng)絡,其中前4個電阻將輸入信號衰減100倍,并與信號源內(nèi)阻共同構成51Ω阻抗,后面的51Ω為匹配電阻。第二部分采用OPA690將小信號放大2倍,同時起到阻抗變換和隔離的作用。由于AD603輸入阻抗為100Ω,所以在后面串接一個100 Ω的電阻進行匹配。第三部分即為AD603可變增益放大,它的增益隨著控制電壓的增大以dB為單位線性增長。1腳的參考電壓通過單片機進行運算并控制DAC芯片輸出電壓來得到,從而實現(xiàn)精確的數(shù)控。增益G(dB)=40VG+G0,其中VG為差分輸入電壓,范圍-500~500mV;G0是增益起點,接不同反饋網(wǎng)絡時也不同。在5、7腳間接一個5kΩ的電位器,從而改變。

一文帶你了解以FPGA為控制核心的程控濾波器設計

圖2 放大模塊

3.2 高通濾波模塊

LTC1068是低噪聲高精度通用濾波器,當其用于高通濾波時,截止頻率范圍1 Hz~50 kHz,并且直至截止頻率的200倍都無混疊現(xiàn)象。由于LTC1068的4個通道都是低噪聲、高精度、高性能的2階濾波器,因此每個通道只要外接若干電阻就可以實現(xiàn)低通、高通、帶通和帶阻濾波器的功能。具體電路如圖3所示。其中B端口Q值0.57,A端口Q值約為1.在電路的調(diào)試中發(fā)現(xiàn),A口的Q值需比B口Q值大,否則信號在截止頻率處幅值會有上翹。

一文帶你了解以FPGA為控制核心的程控濾波器設計

圖3 LTC1068高通濾波

LTC1068的時鐘頻率與通帶之比為200:1,由于LTC1068內(nèi)部對時鐘信號CLK二倍頻,所以當截止頻率最小為1 kHz時,內(nèi)部時鐘頻率其實為400kHz,故在LTC1068后面再加一個截止頻率為450kHz的低通濾波器以濾除分頻帶來的噪聲及高次諧波。

3.3 低通濾波模塊

用MAX297實現(xiàn)低通濾波器。開關電容濾波器MAX297可以設置為8階低通橢圓濾波器,阻帶衰減為-80dB,時鐘頻率與通帶頻率之比為50:1.通過改變CLK的頻率,即可滿足濾波器-3 dB截止頻率在1~20kHz范圍內(nèi)可調(diào),步進1 kHz的要求。

在使用MAX297時要注意的是,當信號頻率和采樣辨率同頻,開關電容組在電容上各次采到相同的幅度為信號幅值的信號,相當于輸入信號為直流的情況,使濾波器輸出一個直流電平。同理,當信號頻率為采樣頻率的整數(shù)倍時,也會出現(xiàn)相同的現(xiàn)象。為此,在其前面,要增加模擬低通濾波器,把采樣頻率及其以上的高頻信號有效地排除。故又用一級MAX297,截止頻率設置為50kHz.其中時鐘頻率設置為2.5 MHz.在其后面,也要增加低通濾波器,其截止頻率為150 kHz,以濾去信號的高頻分量,使波形更加平滑。具體電路如圖4所示。

一文帶你了解以FPGA為控制核心的程控濾波器設計

圖4 MAX297低通濾波

3.4 四階橢圓低通模塊

系統(tǒng)要求制作一個四階橢圓型低通濾波器,帶內(nèi)起伏≤1 dB,-3 dB通帶為50 kHz,采用無源LC橢圓低通濾波器來實現(xiàn)。用Filter Sol ution模擬仿真濾波器,隨后在MulTIsim中再模擬仿真并調(diào)整電容、電感的參數(shù)使其為標稱值。此外,在橢圓濾波器前后接射級跟隨器避免前后級影岣。具體電路如圖5所示。

一文帶你了解以FPGA為控制核心的程控濾波器設計

圖5 橢圓低通模塊

4 系統(tǒng)軟件設計

系統(tǒng)軟件設計由單片機和FPGA組成,用戶可以通過界面的顯示選擇高通、低通和橢圓濾波器,可以設置截止頻率,同時可以顯示幅頻曲線。其中單片機主要完成用戶的輸入輸出處理和系統(tǒng)控制,F(xiàn)PGA主要完成的功能有:控制AD9851產(chǎn)生掃頻信號、控制濾波器截止頻率的時鐘信號的產(chǎn)生以及控制兩塊D/A以顯示幅頻特性曲線。程序流程圖如圖6所示。

一文帶你了解以FPGA為控制核心的程控濾波器設計

圖6 程序流程圖

5 測試方案與測試結果

5.1 放大器測試

放大器輸入端的正弦信號頻率為10 kHz,振幅為10 mV,設定增益大小分別為10、20、30、40、50、60dB,用示波器測量實際輸出幅值,計算出實際增益,其誤差小于1%.此外,測得放大器通頻帶為1~200kHz。

5.2 低通、高通濾波器測試

將放大器增益設置為40dB,濾波器設置為低通濾波器,預置濾波器截止頻率在1~30 kHz范圍,步進為1kHz.用示波器測量實際截止頻率,計算相對誤差小于1.5%,且2fc處的電壓總增益小于20dB.高通濾波器測試方法同理。

5.3 橢圓濾波器測試

放大器增益設置為40 dB,用示波器測量實際-3 dB截止頻率和200 kHz處的總電壓增益。測得fc=50.0kHz,在150 kHz處幅度就已幾乎衰減到0.

5.4 幅頻特性與相頻特性測試

測量低通、高通濾波器的頻率特性,在示波器上顯示其幅頻特性曲線,與所設置的濾波模式及截止頻率相符。

6 結束語

本系統(tǒng)放大器增益范圍10~60 dB,通頻帶1~200 kHz,增益誤差小于1%.濾波器截止頻率范圍1~30kHz,誤差小于1.5%.橢圓濾波器截止頻率誤差為0,在150 kHz處幅度幾乎衰減到0.誤差主要于時鐘頻率,當截止頻率為20 kHz的時候,所需最高的時鐘頻率為2MHz,不能保證很好的時鐘沿,而且時鐘頻率也不可能精確地控制,以及放大器的非線性誤差。此外,利用DAC0800和有效值檢波電路實現(xiàn)了幅頻特性測試儀,系統(tǒng)整體性能良好。整個系統(tǒng)在單片機和FPGA的有機結合、協(xié)同控制下,工作穩(wěn)定,測量精度高,人機交互靈活。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 單片機
    +關注

    關注

    6023

    文章

    44376

    瀏覽量

    628404
  • 濾波器
    +關注

    關注

    158

    文章

    7596

    瀏覽量

    176581

原文標題:FPGA學習系列28,以FPGA為控制核心的程控濾波器設計

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    解讀FPGA設計程控濾波器系統(tǒng)電路

    設計了程控濾波器,實現(xiàn)了小信號程控放大、程控調(diào)整濾波器截止頻率和幅頻特性測試的功能。
    發(fā)表于 02-02 10:03 ?2856次閱讀
    解讀<b class='flag-5'>FPGA</b>設計<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>系統(tǒng)電路

    基于AT89S52單片機的程控濾波器設計

    AT89S52單片機作為控制核心,設計個高性能的程控濾波器。放大電路采用由單片機AT89S5
    發(fā)表于 05-13 09:05

    基于51單片機和FPGA程控濾波器的實現(xiàn)方案

    單片機和可編程邏輯器件(FPGA控制核心,設計了
    發(fā)表于 09-29 14:08

    帶你深度了解濾波器

    濾波器是射頻系統(tǒng)中必不可少的關鍵部件之,主要是用來作頻率選擇 ---- 讓需要的頻率信號通過而反射不需要的干擾頻率信號。經(jīng)典的濾波器應用實例是接收機或發(fā)射機前端,如圖 1、圖 2 所示:從圖 1
    發(fā)表于 01-06 09:24

    基于FPGA程控濾波器設計與實現(xiàn)

    設計個由現(xiàn)場可編程門陣列(FPGA)控制濾波器。該濾波器主要由3個模塊組成:前置放大、濾波
    發(fā)表于 07-17 18:00 ?45次下載

    程控濾波器的設計

     該系統(tǒng)單片機控制核心,結合雙二階環(huán)路濾波器的基本原理,使其同時具備低通、高通、帶通、帶阻
    發(fā)表于 07-21 15:16 ?63次下載

    基于單片機和FPGA程控濾波器的設計

    單片機和可編程邏輯器件(FPGA控制核心,設計了
    發(fā)表于 06-08 16:57 ?89次下載
    基于單片機和<b class='flag-5'>FPGA</b>的<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>的設計

    程控濾波器的實現(xiàn)和濾波方案設計

    程控濾波器 的實現(xiàn)方法進行了詳細分析,設計了增強型51單片機和LMF100濾波芯片核心
    發(fā)表于 08-04 15:15 ?137次下載
    <b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>的實現(xiàn)和<b class='flag-5'>濾波</b>方案設計

    基于LPC2138的二階程控濾波器設計

    本文利用 MAX266 芯片設計了種二階程控濾波器。該濾波器L PC2138
    發(fā)表于 08-04 15:18 ?50次下載
    基于LPC2138的二階<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>設計

    基于AVR微處理程控濾波器設計

    設計了ATmega128微處理控制核心程控
    發(fā)表于 08-23 14:55 ?78次下載
    基于AVR微處理<b class='flag-5'>器</b>的<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>設計

    基于C8051F020的程控濾波器的實現(xiàn)

    本系統(tǒng)由可控增益放大器、程控濾波器、信號發(fā)生控制部分等組成??煽卦鲆娣糯笃鞑糠?b class='flag-5'>以DAC7541作為
    發(fā)表于 08-23 15:30 ?86次下載
    基于C8051F020的<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>的實現(xiàn)

    FPGA控制核心程控濾波器設計

    方案1:數(shù)字電位控制兩級INA129級聯(lián)。用FPGA控制數(shù)字電位DS1267使其輸出不同的阻值,作為高精度儀表放大器INA129的反饋電
    發(fā)表于 08-18 09:56 ?2327次閱讀
    <b class='flag-5'>以</b><b class='flag-5'>FPGA</b><b class='flag-5'>為</b><b class='flag-5'>控制</b><b class='flag-5'>核心</b>的<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>設計

    基于fpga和單片機的程控濾波器

    單片機和可編程邏輯器件(FPGA控制核心,設計了
    發(fā)表于 12-19 10:26 ?1384次閱讀
    基于<b class='flag-5'>fpga</b>和單片機的<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>

    使用51單片機和FPGA核心設計程控濾波器的設計報告免費下載

    本系統(tǒng)51單片機和FPGA核心,完成程控放大電路和程控
    發(fā)表于 09-06 16:43 ?2次下載
    使用51單片機和<b class='flag-5'>FPGA</b><b class='flag-5'>為</b><b class='flag-5'>核心</b>設計<b class='flag-5'>一</b>個<b class='flag-5'>程控</b><b class='flag-5'>濾波器</b>的設計報告免費下載

    帶你了解濾波器

    濾波器簡介
    的頭像 發(fā)表于 12-26 10:16 ?1518次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>帶你</b><b class='flag-5'>了解</b><b class='flag-5'>濾波器</b>