0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用LDO的復(fù)位輸出作為處理器的復(fù)位控制信號

電子設(shè)計 ? 2018-08-28 10:12 ? 次閱讀

TMS320F2812/F2811/F28lO/C2812 /C2811/C2810處理器要求采用雙電源(1.8 V或1.9 V和3.3 V)為CPU、Flash、ROM、ADC以及I/O等外設(shè)供電。為了保證上電過程中所有模塊具有正確的復(fù)位狀態(tài),要求處理器上電/掉電滿足一定的次序要求。

為滿足系統(tǒng)上電過程中相關(guān)引腳處于確定的狀態(tài)并簡化設(shè)計,首先應(yīng)保證所有模塊的3.3V電壓(包括VDDIO、VDD3VFL、VDDA1/VDDA2/VDDAIO/AVDDREFBG)先供電,然后提供1.8 V或1.9V電壓。要求在VDDIO電壓達到2.5 V之前,1.8 V或1.9 V(VDD/VDD1)的電壓不能超過0.3 V。只有這樣才能夠保證在上電過程中,所有I/O狀態(tài)確定后內(nèi)核才上電,處理器模塊上電完成后都處于一個正確的復(fù)位狀態(tài)。上電次序如圖1所示。


圖1 281x處理器上電/掉電次序時序

掉電過程中,在VDD降低到1.5 V之前,處理器的復(fù)位引腳必須插人最小8 μS的低電平。這樣有助于在VDDIO/VDD掉電之前,片上的Flash邏輯處于復(fù)位狀態(tài)。因此,電源設(shè)計時一般采用LDO的復(fù)位輸出作為處理器的復(fù)位控制信號。供電原理如圖2所示。


圖2 281x處理器供電原理圖


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • TMS320F2812
    +關(guān)注

    關(guān)注

    8

    文章

    175

    瀏覽量

    40138
  • TMS320C2812
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    11125
  • VDD
    VDD
    +關(guān)注

    關(guān)注

    1

    文章

    311

    瀏覽量

    33052
收藏 人收藏

    評論

    相關(guān)推薦

    同步復(fù)位電路和異步復(fù)位電路區(qū)別分析

    異步復(fù)位信號a是異步復(fù)位信號源,異步復(fù)位信號b、c、d是到達觸發(fā)
    的頭像 發(fā)表于 06-26 05:36 ?2.4w次閱讀
    同步<b class='flag-5'>復(fù)位</b>電路和異步<b class='flag-5'>復(fù)位</b>電路區(qū)別分析

    基于Xilinx FPGA的復(fù)位信號處理

    作者:NingHeChuan Get Smart About Reset: Think Local, Not Global。 對于復(fù)位信號處理,為了方便我們習(xí)慣上采用全局
    的頭像 發(fā)表于 12-25 12:08 ?2562次閱讀
    基于Xilinx FPGA的<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b>

    如何確定微處理器復(fù)位閾值

      有時人們?yōu)榱私档统杀荆?b class='flag-5'>采用電阻電容構(gòu)成的復(fù)位電路,這是一種比較危險的做法。主要表現(xiàn)在下面幾個方面: ?。?)這種電路產(chǎn)生的復(fù)位閾值非常不準(zhǔn)確,在復(fù)位
    發(fā)表于 07-08 09:46

    ISL6414是一款超低噪聲三輸出LDO穩(wěn)壓采用處理器復(fù)位電路

      ISL6414是一款超低噪聲三輸出LDO穩(wěn)壓采用處理器復(fù)位電路,并針對為無線芯片組供電。
    發(fā)表于 07-15 09:33

    基于微處理器的系統(tǒng)中的復(fù)位控制器

    MC33064電壓監(jiān)測儀的典型應(yīng)用電路。 MC33064是一款欠壓檢測電路,專門設(shè)計用作基于微處理器的系統(tǒng)中的復(fù)位控制器
    發(fā)表于 08-03 09:40

    MAX809/MAX810 三管腳的微處理器復(fù)位芯片

    MAX809/MAX810是一種單一功能的微處理器復(fù)位芯片,用于監(jiān)控微控制器和其他邏輯系統(tǒng)的電源電壓。它可以在上電,掉電和節(jié)電情況下向微控制器提供復(fù)
    發(fā)表于 03-31 21:34 ?48次下載
    MAX809/MAX810 三管腳的微<b class='flag-5'>處理器</b><b class='flag-5'>復(fù)位</b>芯片

    MAX809/MAX810中文資料 (微處理器復(fù)位芯片)

    MAX809/MAX810是一種單一功能的微處理器復(fù)位芯片,用于監(jiān)控微控制器和其他邏輯系統(tǒng)的電源電壓。它可以在上電,掉電和節(jié)電情況下向微控制器提供復(fù)
    發(fā)表于 03-31 21:40 ?482次下載

    集成復(fù)位LDO使用指南

    安森美公司提供一系列集成復(fù)位LDO器件,這些器件將LDO、復(fù)位電路、及看門狗電路集成在單片芯片中,不僅節(jié)省PCB空間,還節(jié)省了成本,深受廣大工程師歡迎。
    發(fā)表于 03-06 13:41 ?25次下載

    CAT823微處理器復(fù)位監(jiān)控器件

      微處理器復(fù)位芯片,用于監(jiān)控微控制器和其他邏輯系統(tǒng)的電源電壓。復(fù)位監(jiān)控器件是Catalyst公司的主要產(chǎn)品之一,
    發(fā)表于 10-20 18:04 ?4453次閱讀

    可調(diào)滯后的微處理器復(fù)位芯片MAX6383

      可調(diào)滯后的微處理器復(fù)位芯片   摘要:簡單的電路可調(diào)整,否則固定滯后(上升和下降之間的閾值電壓VCC上的差異)是管理著一個3針微處理器復(fù)位IC的工作。   
    發(fā)表于 11-22 18:28 ?2601次閱讀
    可調(diào)滯后的微<b class='flag-5'>處理器</b><b class='flag-5'>復(fù)位</b>芯片MAX6383

    TCM811/TCM812 微處理器復(fù)位監(jiān)控

    TCM811和TCM812是高性價比的系統(tǒng)監(jiān)控電路可用于監(jiān)控數(shù)字系統(tǒng)中的VDD 在必要時可發(fā)出一個復(fù)位信號給主機處理器器件提供手動復(fù)位輸入可用于覆蓋
    發(fā)表于 05-31 16:08 ?47次下載
    TCM811/TCM812 微<b class='flag-5'>處理器</b><b class='flag-5'>復(fù)位</b>監(jiān)控<b class='flag-5'>器</b>

    lm3702/lm3703微處理器監(jiān)控電路輸出和手動LowLine復(fù)位

    電路信息 復(fù)位輸出 一個小P的復(fù)位輸入將該設(shè)備初始化為已知狀態(tài)。的lm3702 / lm3703微處理器監(jiān)視電路斷言強制復(fù)位
    發(fā)表于 06-15 10:32 ?6次下載
    lm3702/lm3703微<b class='flag-5'>處理器</b>監(jiān)控電路<b class='flag-5'>輸出</b>和手動LowLine<b class='flag-5'>復(fù)位</b>

    處理器多功能復(fù)位管理芯片的介紹及應(yīng)用

    處理器多功能復(fù)位管理芯片 以UM706 為例,這是一款微處理器多功能復(fù)位管理芯片,集看門狗定時、按鍵
    發(fā)表于 10-27 15:19 ?10次下載
    微<b class='flag-5'>處理器</b>多功能<b class='flag-5'>復(fù)位</b>管理芯片的介紹及應(yīng)用

    Xilinx復(fù)位信號設(shè)計原則

    復(fù)位信號設(shè)計的原則是盡量不包含不需要的復(fù)位信號,如果需要,考慮使用局部復(fù)位和同步復(fù)位。
    發(fā)表于 10-27 10:09 ?1878次閱讀
    Xilinx<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號</b>設(shè)計原則

    你真的會Xilinx FPGA的復(fù)位嗎?

    對于復(fù)位信號處理,為了方便我們習(xí)慣上采用全局復(fù)位,博主在很長一段時間內(nèi)都是將復(fù)位
    發(fā)表于 06-21 10:39 ?1148次閱讀
    你真的會Xilinx FPGA的<b class='flag-5'>復(fù)位</b>嗎?