0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2018-12-18 08:04 ? 次閱讀

PXI總線是NI公司在計算機外設(shè)總線PCI的基礎(chǔ)上實現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線的標(biāo)準(zhǔn),基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設(shè)備。設(shè)計一個雙通道12 bit/250 MHz采樣頻率的高速數(shù)字化儀模塊,以高性能FPGA器件為核心,實現(xiàn)對高速A/D的控制以及高速數(shù)據(jù)處理和存儲,解決了長時間高速記錄信號的測試難題。

1 系統(tǒng)工作原理

數(shù)字化儀模塊主要由前端信號調(diào)理通路、模數(shù)轉(zhuǎn)換電路、數(shù)據(jù)存儲單元、數(shù)據(jù)采集控制電路、PXI接口電路等部分組成,其原理框圖如圖l所示。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

高速模擬信號首先經(jīng)過信號調(diào)理通路進行放大、衰減等處理,將幅度調(diào)整到A/D轉(zhuǎn)換器允許輸入的電壓范圍內(nèi),并轉(zhuǎn)化成LVDS格式的差分信號,然后送到A/D轉(zhuǎn)換器;FPGA芯片接收A/D輸出的高速數(shù)據(jù)流,經(jīng)過降速、抽取濾波等處理后,存儲到數(shù)據(jù)存儲單元SRAM中,并發(fā)出中斷信號,PXI主機響應(yīng)中斷后經(jīng)由FPGA將存儲在SRAM中的數(shù)據(jù)讀入主機內(nèi)存,完成后續(xù)的數(shù)據(jù)處理和顯示。PXI主機通過PXI總線發(fā)送控制命令,經(jīng)FPGA譯碼后實現(xiàn)對數(shù)據(jù)采集和調(diào)理通路控制。該數(shù)字化儀模塊為每個通道預(yù)留了4Mb的存儲容量,當(dāng)組成PXI測試系統(tǒng)時,可以將數(shù)據(jù)寫入計算機硬盤,實現(xiàn)更長時間的記錄。兩個通道可以獨立工作,也可以相互關(guān)聯(lián)。采集方式可以有內(nèi)觸發(fā)、外觸發(fā)、軟件觸發(fā)、通道觸發(fā)等多種模式。

2 系統(tǒng)設(shè)計實現(xiàn)

2.1 模塊化的FPGA設(shè)計

本文所設(shè)計的數(shù)字化儀是基于高性能FPGA芯片實現(xiàn)的,F(xiàn)PGA承擔(dān)了絕大部分的控制和數(shù)據(jù)處理任務(wù),是本設(shè)計的核心器件。對FPGA進行模塊化設(shè)計,是大型系統(tǒng)設(shè)計的常用方法。合理分割功能模塊,能加快FPGA的開發(fā),也有利于代碼的移植和重復(fù)利用。在設(shè)計時將FPGA分成高速A/D接口模塊、數(shù)據(jù)降速模塊、調(diào)理通路控制模塊、存儲接口模塊、PXI接口控制模塊等主要功能模塊設(shè)計。FPGA內(nèi)部模塊劃分和數(shù)據(jù)流向如圖2所示。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

A/D接口模塊主要實現(xiàn)FPGA和高速A/D轉(zhuǎn)換器的互聯(lián),以LVDS格式總線接收數(shù)據(jù)和采樣時鐘,該部分電路決定數(shù)據(jù)采集的穩(wěn)定性,需要從硬件和軟件兩個方面保證;數(shù)據(jù)降速模塊采用抽取濾波器將信號降低到需要的采樣速率;調(diào)理通路控制模塊主要實現(xiàn)對A/D前端電路的控制,包括耦合方式、匹配阻抗選擇、增益自動控制、偏置和觸發(fā)電平控制等;PXI接口部分主要實現(xiàn)和PXI主機的通訊譯碼;存儲控制模塊完成對外部SRAM的控制,實現(xiàn)數(shù)據(jù)緩存;時鐘管理模塊負(fù)責(zé)采樣時鐘的分頻、倍頻等處理。

2.2 高速數(shù)據(jù)采集和存儲接口設(shè)計

高速數(shù)據(jù)采集系統(tǒng)的輸入輸出接口設(shè)計是尤為重要的,高速IC芯片的相互連接是決定數(shù)據(jù)采集系統(tǒng)穩(wěn)定性的關(guān)鍵因素之一,低功耗及高的信噪比是有待解決的主要問題。通常實現(xiàn)高速采集系統(tǒng)中芯片間互聯(lián)有兩種接口:PECL和LVDS。正電壓射極耦合邏輯PECL(Positive Emit-ter-Coupled Logic)信號的擺幅小,適合于高速數(shù)據(jù)的串行或并行連接,PECL間的連接一般采用直流耦合,輸出設(shè)計為驅(qū)動50 Ω負(fù)載至(VCC -2V),連接電路如圖3所示。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

低壓差分信號LVDS(Low Voltage Differential Signal)標(biāo)準(zhǔn)是一種小振幅差分信號技術(shù),它使用非常低的幅度信號(100~450 mV)。通過一對平行的PCB走線或平衡電纜傳輸數(shù)據(jù)。在兩條平行的差分信號線上流經(jīng)的電流方向相反,噪聲信號同時耦合到兩條線上,而接收端只關(guān)心兩信號的差值,于是噪聲被抵消。由于兩條信號線周圍的電磁場也互相抵消,故差分信號傳輸比單線信號傳輸電磁輻射小很多,從而提高了傳輸效率并降低了功耗。LVDS的輸入與輸出都是內(nèi)部匹配的,采用直連方式即可,連接方式如圖4所示。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

本設(shè)計中。A/D轉(zhuǎn)換器選用Mamix公司的MAXl215,該芯片是一款12 bit/250 Ms/s的高速A/D轉(zhuǎn)換器,它具有出色的SNR和SFDR特性,使用250 MHz差分采樣時鐘,接收差分輸入信號,輸出12位LVDS格式的差分?jǐn)?shù)字信號,提供差分同步時鐘信號。為了提高測試精度,單端的輸入信號需要轉(zhuǎn)換成差分模式后再送入A/D,增益調(diào)整及單端到差分轉(zhuǎn)換電路的局部如圖5所示??紤]阻抗匹配問題,在單端信號轉(zhuǎn)換為差分模式時,需要在2個差分線上串聯(lián)50 Ω的匹配電阻,作為LVDS信號的發(fā)送端。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

在PCB的設(shè)計中,對差分線要進行特別處理。差分線在走線區(qū)間內(nèi)的實際布線公差應(yīng)控制在5 mil內(nèi);差分對內(nèi)兩條線之間的距離應(yīng)盡可能小,以使外部干擾為共模特征;要保證每個差分對內(nèi)的長度相互匹配,以減少信號扭曲;采用電源層作為差分線的信號回路,因為電源平面有最小的傳輸阻抗,可以有效減少噪聲影響。圖6所示為本設(shè)計PCB的局部。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

本設(shè)計中FPGA作為LVDS信號的接收端,首先需要將A/D輸入的LVDS差分?jǐn)?shù)據(jù)和同步時鐘信號轉(zhuǎn)換成單信號。此處選用了xilinx公司的VirtexⅡ-Pro系列FPGA,該系列的FPGA嵌入了高速I/O接口,能實現(xiàn)超高帶寬的系統(tǒng)芯片設(shè)計,支持LVDS、LVPECL等多種差分接口,適應(yīng)性很強,為高速數(shù)據(jù)接口提供了完善的解決方案。LVDS差分信號的接收可以通過例化IBUFDS_LVDS這個模塊來實現(xiàn),同時在程序中設(shè)置使用內(nèi)部的匹配電阻,實現(xiàn)LVDS的阻抗匹配。差分時鐘信號由全局時鐘輸入腳接入FPGA,然后通過調(diào)用xFPGA特有的數(shù)字時鐘管理模塊(DCM),將時鐘轉(zhuǎn)換成單信號并進行分頻、移相等處理,作為后續(xù)處理的時鐘信號。

2.3 PXI接口設(shè)計

PXI是PCI在儀器領(lǐng)域的擴展(PCI eXtensions for Instrumentation),它將CompactPCI規(guī)范定義的PCI總線技術(shù)發(fā)展成適用于試驗、測量與數(shù)據(jù)采集場合應(yīng)用的機械、電氣和軟件規(guī)范,從而形成了新的虛擬儀器體系結(jié)構(gòu)。PXI模塊化儀器系統(tǒng)具備高速的性能,并與PCI保持兼容性,形成一種主流的虛擬儀器測試平臺。本設(shè)計中使用PCI9054進行PXI接口硬件的設(shè)計,PCI9054是美國PLX公司生產(chǎn)的一款32位/33 MHz通用PCI總線控制器專用器件,它具有強大的功能和簡單的用戶接口,為PCI總線接口的開發(fā)提供了一種簡便方法。

2.4 PXI驅(qū)動開發(fā)

PXI的軟件要求包括支持Microsoft Windows NT和95(WIN32)這樣的標(biāo)準(zhǔn)操作系統(tǒng)框架,要求所有儀器模塊帶有配置信息(configuration information)和支持標(biāo)準(zhǔn)的工業(yè)開發(fā)環(huán)境(如NI的LabVIEW、LabWindows/CVI和Microsoft的VC/C++、VB和Borland的C++等),而且符合VISA規(guī)范的設(shè)備驅(qū)動程序(WIN32 device drivers)。本設(shè)計應(yīng)用KRF-Tech公司的Windriver來編寫設(shè)備驅(qū)動程序,Windriver針對PLX和AMCC的專用接口器件編寫了API函數(shù)包,降低了開發(fā)難度。驅(qū)動程序的軟件流程圖如圖7所示,圖8是本數(shù)字化儀模塊軟面板的界面,對數(shù)字化儀的所有控制都可以通過設(shè)置該虛擬軟件界面來完成。

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

基于PXI總線與FPGA器件實現(xiàn)雙通道高速數(shù)字化儀模塊的設(shè)計

3 結(jié)束語

本文給出了基于PXI總線接口的高速數(shù)字化儀模塊的設(shè)計實現(xiàn)方法,介紹了高速數(shù)據(jù)采集系統(tǒng)中LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在所設(shè)計的數(shù)字化儀模塊中得到應(yīng)用。系統(tǒng)可以穩(wěn)定的工作在250 MHz,實現(xiàn)高精度、長時間的數(shù)據(jù)采集和分析。該數(shù)字化儀模塊已成功應(yīng)用于多個PXI測試系統(tǒng)中,廣泛應(yīng)用于工業(yè)自動化、通信、科研、軍事、航空航天、消費電子等多個領(lǐng)域。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598886
  • 計算機
    +關(guān)注

    關(guān)注

    19

    文章

    7168

    瀏覽量

    87147
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2817

    瀏覽量

    87700
收藏 人收藏

    評論

    相關(guān)推薦

    請問 用NI公司的PXI-5114高速數(shù)字化

    請問 用NI公司的PXI-5114高速數(shù)字化作為采集卡 使用IN-SCOPE如何使用 能否編一個小程序說明下
    發(fā)表于 12-26 19:16

    USB數(shù)字化/示波器

    USB數(shù)字化是一款緊湊型的USB插入設(shè)備,將您的PC機或筆記本電腦變成一臺4通道高速數(shù)字化
    發(fā)表于 08-01 10:05

    USB數(shù)字化/示波器

    USB數(shù)字化是一款緊湊型的USB插入設(shè)備,將您的PC機或筆記本電腦變成一臺4通道高速數(shù)字化
    發(fā)表于 08-02 10:52

    USB數(shù)字化/示波器:6407高性能USB數(shù)字化/示波器

    USB數(shù)字化是一款緊湊型的USB插入設(shè)備,將您的PC機或筆記本電腦變成一臺4通道高速數(shù)字化
    發(fā)表于 08-03 10:29

    基于DSP+FPGA數(shù)字化繼電保護測試

    ,時間信號解碼器,時序控制觸發(fā)器。FPGA芯片通過16位HPI接口與DSP相連,同時外擴32位以太網(wǎng)控制總線與以太網(wǎng)接口芯片相連。實現(xiàn)網(wǎng)絡(luò)報文從接口芯片到DSP之間的數(shù)據(jù)鏈橋接。 3]數(shù)字化
    發(fā)表于 09-06 10:21

    二手采購NI PXI-4071閑置數(shù)字化

    NI PXI-4071 [1]是一款7位半FlexDMM--高性能、多功能的3U PXI模塊,可提供兩種常用測試儀器的測量功能,即高分辨率的數(shù)字萬用表以及
    發(fā)表于 12-15 14:26

    通道雙通道無延遲24位ADC輕松實現(xiàn)各種傳感器的數(shù)字化

    DN236- 單通道雙通道無延遲ΔΣ? 24位ADC輕松實現(xiàn)各種傳感器的數(shù)字化,第1部分
    發(fā)表于 06-28 07:01

    通道雙通道無延遲24位ADC輕松實現(xiàn)各種傳感器的數(shù)字化

    DN237- 單通道雙通道無延遲ΔΣ? 24位ADC輕松實現(xiàn)各種傳感器的數(shù)字化,第2部分
    發(fā)表于 07-10 17:00

    如何采用PXI總線接口實現(xiàn)高速數(shù)字化模塊的設(shè)計?

    本文給出了基于PXI總線接口的高速數(shù)字化模塊的設(shè)計實現(xiàn)
    發(fā)表于 04-14 06:18

    基于PXI高速數(shù)字化模塊

       設(shè)計了一種基于PXI接口、雙通道12位、采樣速率250 Msps的高速數(shù)字化
    發(fā)表于 07-21 15:58 ?22次下載

    美國國家儀器推出業(yè)內(nèi)最高性能PXI數(shù)字化

    美國國家儀器公司近日推出業(yè)內(nèi)帶寬最高的PXI數(shù)字化,擴展了 PXI數(shù)字化產(chǎn)品的性能。
    發(fā)表于 06-08 16:01 ?1102次閱讀

    安捷倫推出業(yè)界首款8通道12位的高速M9703A數(shù)字化

    安捷倫科技公司(NYSE:A)日前宣布推出業(yè)界首款 8 通道 12 位的高速 M9703A 數(shù)字化,符合 AXIe 開放標(biāo)準(zhǔn)。AXIe 數(shù)字化
    發(fā)表于 11-23 09:02 ?795次閱讀

    基于FPGA核心的數(shù)字化模塊設(shè)計

    PXI總線是NI公司在計算機外設(shè)總線PCI的基礎(chǔ)上實現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線
    發(fā)表于 07-17 14:14 ?1093次閱讀
    基于<b class='flag-5'>FPGA</b>核心的<b class='flag-5'>數(shù)字化</b><b class='flag-5'>儀</b><b class='flag-5'>模塊</b>設(shè)計

    基于PXI總線接口的高速數(shù)字化模塊設(shè)計實現(xiàn)方法概述

    PXI總線是NI公司在計算機外設(shè)總線PCI的基礎(chǔ)上實現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線
    發(fā)表于 03-15 16:45 ?2187次閱讀
    基于<b class='flag-5'>PXI</b><b class='flag-5'>總線</b>接口的<b class='flag-5'>高速</b><b class='flag-5'>數(shù)字化</b><b class='flag-5'>儀</b><b class='flag-5'>模塊</b>設(shè)計<b class='flag-5'>實現(xiàn)</b>方法概述

    PXI模塊實現(xiàn)與針對EMC應(yīng)采取的措施

    重點描述了PXI模塊必須具有的PCI/PXI總線接口、精密時基和觸發(fā)控制器的實現(xiàn),最后探討了
    發(fā)表于 04-13 09:12 ?1862次閱讀
    <b class='flag-5'>PXI</b><b class='flag-5'>儀</b>用<b class='flag-5'>模塊</b>的<b class='flag-5'>實現(xiàn)</b>與針對EMC應(yīng)采取的措施