0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

自動校準技術(shù)將DAC的失調(diào)誤差減至1mv以下

電子設(shè)計 ? 2018-08-28 16:58 ? 次閱讀

對于N位的雙極性數(shù)模轉(zhuǎn)換器(DAC)來說,其傳遞函數(shù)為:


其中:A為模擬輸出,D為數(shù)字輸入,G為增益,VFS為滿量程額定電壓,VOS為失調(diào)電壓。對于一個理想的DAC而言, G= 1且VOS= 0。

系統(tǒng)需求以及失調(diào)誤差指標將決定是否需要校準。雖然16位、16通道的DAC AD5360在出廠時已經(jīng)調(diào)校過,但仍有幾個毫伏的失調(diào)電壓。下面的例子將介紹如何利用簡單的算法將未知的失調(diào)誤差降至1mV(典型值)以下。該技術(shù)可以用于工廠校準,也可用于DAC生命周期中任何時候的失調(diào)校準。

AD5360的偏置DAC被用來設(shè)定輸出范圍,該輸出范圍可以是單極性正電壓、單極性負電壓、雙極性中心對稱或者雙極性不對稱。當采用5V基準時,偏置DAC將輸出范圍設(shè)置到缺省值,即±10V。此偏置DAC也有一個失調(diào)誤差。16路DAC輸出在出廠時已通過此偏置DAC被調(diào)校為缺省值,故誤差已消除。因為偏置DAC是可變的,故其失調(diào)誤差將會影響主DAC輸出的失調(diào)誤差。

AD5360的兩個特性簡化了失調(diào)校準:一個是GPIO引腳,它可以通過讀取一個寄存器來確定其狀態(tài);另一個是集成式監(jiān)控多路復(fù)用器,它可以在軟件的控制下將16路DAC輸出中的任何一路,或者兩個外部電壓切換到一個單引腳上。

工作原理

失調(diào)校準的具體過程如下:比較器監(jiān)控兩路電壓,一路是MON_OUT,即包含未知失調(diào)電壓的DAC輸出,另一路是SIGGND,即DAC的參考地。比較器的輸出將指明該失調(diào)電壓是高于還是低于SIGGND,然后增加或減小DAC的輸出,直到比較器的輸出反轉(zhuǎn),表示DAC的輸出逼近SIGGND,這樣比較器已經(jīng)可以檢測出來。比較器輸出連接到GPIO引腳,通過讀取相應(yīng)的寄存器即可獲得其狀態(tài)。圖1為電路原理圖。

AD5360的多路復(fù)用器將選定的 DAC輸出連接到 MON_OUT。其開關(guān)存在一個雖然較小但還是有一定量的導(dǎo)通電阻RDSON,故從MON_OUT汲取的任何電流都將會在RDS上產(chǎn)生一個壓降,從而引起輸出誤差。為了避免這一點,可利用AD8597低噪聲放大器對MON_OUT進行緩沖。位于放大器后面的低通濾波器減小了高速精密比較器所呈現(xiàn)的噪聲,進而防止了偽觸發(fā)。AD790可工作于±15V電源下,因此能夠與AD5360兼容。此外,AD790最大差分輸入電壓為15V,故可以耐受AD5360的輸出電壓,無需衰減。在圖1中,如果通道失調(diào)電壓為正,則比較器輸出將為低電平,表明要消除失調(diào)電壓,就需要降低輸出電壓。而當通道失調(diào)電壓為負值,則比較器輸出為高電平,表明要消除失調(diào)電壓,就需要增加輸出電壓。


圖1:失調(diào)校準電路原理圖。

如何配置AD5360的監(jiān)控多路復(fù)用器和GPIO

將0x0C002X寫入到.的專用功能寄存器中,這里X為所需的輸出通道,來激活監(jiān)控多路復(fù)用器并選擇所需的通道。此時,MON_OUT將給出與所選通道相同的輸出電壓。GPIO專用功能寄存器的Bit0代表GPIO引腳的狀態(tài)。關(guān)于讀寫寄存器的信息請參考AD5360的數(shù)據(jù)手冊。

通道校準

圖2顯示了具體的校準過程。對DAC通道加載0x8000,理想情況下這應(yīng)該提供等于SIGGND (即 0 V) 的電壓。此例中假定DAC通道的失調(diào)電壓為負值。讀取GPIO寄存器,顯示比較器輸出為低電平,表明必須增加輸入,直到比較器輸出反轉(zhuǎn)。隨著逐漸增大的代碼寫入DAC輸入寄存器, GPIO寄存器不斷被讀取,直至比較器的讀數(shù)反轉(zhuǎn)。圖2顯示,代碼為0x8009時,此反轉(zhuǎn)發(fā)生。AD790有一個最大為0.65mV的滯后,為了更精確地確定DAC的失調(diào)電壓,反過來再減小DAC代碼。當代碼為0x8006時,比較器輸出再次發(fā)生反轉(zhuǎn)。因此,使輸出逼近SIGGND的代碼應(yīng)該位于0x8006和0x8009之間。本例中,代碼0x8007是較好的選擇,但利用該系統(tǒng)無法確定哪個代碼將會實現(xiàn)最佳的輸出。由于比較器和運算放大器的失調(diào)問題,因此無法確定比較器的兩個觸發(fā)點之間究竟哪個代碼為最佳結(jié)果,但無論哪種情況,此DAC通道偏離SIGGND的誤差通常<1mV。


圖2:校準過程。

結(jié)束語

利用本文闡述的技術(shù)方案,只需要一個軟件算法和少量的外部元器件,即可將未知的失調(diào)誤差減小到1mV以下。



:
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關(guān)推薦

    請問有什么芯片能夠放大1mv 20MHz的小信號1000倍?

    請問有什么芯片能夠放大1mv 20MHz的小信號1000倍?
    發(fā)表于 09-26 06:11

    輸入失調(diào)電流造成的誤差是怎么計算得到的?

    的輸入失調(diào)電流溫漂很小,它造成的誤差遠遠不及輸入失調(diào)電壓溫漂造成的誤差,可以忽略;在使用高阻運放時,由于失調(diào)電壓溫度系數(shù)較大,造成的影響較大
    發(fā)表于 09-20 08:12

    小信號差分電壓(1mV DC +1mV 10MHz Pulse ) 的放大怎么做?

    我現(xiàn)在有一個很弱的直流電壓(~1mV) + 快速脈沖(~1mV) 需要放大和用Scope抓,不過在電路設(shè)計方面需要求助。 之前我用INA116PA做Gain=1000V/V放大,直流放大和脈沖信號
    發(fā)表于 09-09 06:39

    用INA3261.5K歐姆的1mV放大1000后得到1V輸出的方案是否存在問題?

    DAC產(chǎn)生一個直流電壓,通過100K和1.5K電阻分壓在1.5K上產(chǎn)生1mV壓降; 想使用INA326的單電源模式、外置電阻為2K和1M電阻1
    發(fā)表于 08-28 07:15

    OPA847如何把1mv左右的信號放大一千倍以上?

    我現(xiàn)在要把1mv左右的信號放大一千倍以上,我的方案是前級只放大10dB,芯片用的是 OPA847,但在之前的項目上發(fā)現(xiàn)示波器出來的1mv的小信號質(zhì)量(波形)非常差,不知道是我PCB布局,阻抗匹配
    發(fā)表于 08-26 06:49

    THS4561沒接輸入信號的情況下輸出有35mV左右的直流偏置電壓,怎么樣才能將該偏置電壓控制到1mV以下?

    高通濾波器轉(zhuǎn)化為截止頻率為10Hz的差分輸出高通濾波器,然后在實際電路圖測試當中,VM3兩端的直流電壓為35mV左右,導(dǎo)致輸出的波形不理想,請問是什么原因?qū)е碌牟罘州敵鰞啥擞?5mV的直流偏置電壓呢,怎么樣才能將該偏置電壓控制到1mV
    發(fā)表于 08-08 07:00

    LM358正反輸入有9mv誤差是怎么回事?

    用LM358做了一個電壓檢測電路,發(fā)現(xiàn)運放正向輸入和反向輸入有9mV誤差,減小分壓電阻,壓差變成1mv
    發(fā)表于 08-02 10:21

    PSOC 5LP delta-sigma A/D誤差隨位數(shù)的增加而增加是為什么?

    電壓為 4.002V (精度 +-1mV), 然后用 A/D 吐出 4023 mV誤差1LSB 以內(nèi)。 A/D 改為 10 位然后
    發(fā)表于 01-22 07:25

    請問LTC2941的Vsense電壓低于1mV的TCE是多少?

    ,電池供電,靜態(tài)電流約幾個mA,這樣子在Vsense兩端的電壓就會小于1mV,目前數(shù)據(jù)手冊只有1mV到50mV誤差值3.5%,想要請教一下小于1m
    發(fā)表于 01-03 07:42

    AD736如何校準輸出運放的失調(diào)電壓?

    1.項目中利用AD7360-200mV 交流信號轉(zhuǎn)化為真有效值,AD736手冊上有針對輸出運放失調(diào)電壓的校準電路,見附件,實際操作過程
    發(fā)表于 12-25 08:16

    ADC和DAC常用的56個技術(shù)術(shù)語分享

    與理想模擬滿幅跳變值之差。滿幅誤差等于“失調(diào)誤差+增益誤差”,如下圖所示。 FS增益誤差(DAC
    發(fā)表于 12-18 07:08

    使用AD7768+Altera EP4CE10開發(fā),在1mV以下的電壓,換算下來的結(jié)果都不準是為什么?

    目前使用AD7768+Altera EP4CE10開發(fā),在1mV以上的電壓,都能準確讀取出來 但在1mV以下的電壓,換算下來的結(jié)果都不準,有極大落差。 目前還沒有設(shè)定offset、gain值,請問
    發(fā)表于 12-05 06:06

    AD7124-4低于1mV的信號識別不出來怎么解決?

    AD7124-4單端輸入,負模擬輸入選擇的AVSS。采集1mV以下的信號,轉(zhuǎn)換后的電壓都是1.15mV。 這是寄存器配置錯誤造成的?單端信號采集,要怎么配置?
    發(fā)表于 12-01 06:03

    AD7172-2/AD7172-4/AD7173-8等使用的校準方法

    限度降低內(nèi)部失調(diào)誤差和增益誤差。這些器件上使用的校準方法可校準所有內(nèi)部模塊的失調(diào)
    發(fā)表于 11-28 14:40 ?3次下載
    AD7172-2/AD7172-4/AD7173-8等使用的<b class='flag-5'>校準</b>方法

    1mv 2MH正弦信號放大2000倍,電路如何選擇運放?

    輸入:1mv 2MHZ正弦信號 輸出:0-3.3V(實際到不到0沒關(guān)系) 單電源 放大2000-3000倍 這個放大只看2MHZ的波形,其他頻率的放大有問題是沒關(guān)系的,而且放大倍數(shù)與實際輸出有誤差
    發(fā)表于 11-17 08:23