0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用電可擦除可編程邏輯器件實(shí)現(xiàn)DSP與SDRAM接口設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:電子技術(shù)應(yīng)用 ? 作者:尹軍;梁光明;唐 ? 2020-04-09 08:02 ? 次閱讀

在多媒體應(yīng)用中,多媒體信息絕大部分是視頻數(shù)據(jù)和音頻數(shù)據(jù),而數(shù)字化的視頻數(shù)據(jù)和音頻數(shù)據(jù)的數(shù)據(jù)量是非常龐大的。為了能夠及時(shí)完整地處理前端采集的數(shù)據(jù),一般系統(tǒng)都采用高速DSP和大容量緩沖存儲(chǔ)器,且緩沖存儲(chǔ)器一般選用同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SDRAM)。由于DSP不能直接與SDRAM接口,而且SDRAM控制時(shí)序比較復(fù)雜,因此本文介紹如何利用電可擦除可編程邏輯器件實(shí)現(xiàn)TMS320C5402與SDRAM的接口。

1 、SDRAM結(jié)構(gòu)和命令

SDRAM是一種具有同步接口的高速動(dòng)態(tài)隨機(jī)存儲(chǔ)器,本文選用的是Samsung公司512K×16Bit×2組的KM416S1120D。SDRAM的同步接口和內(nèi)部流水線結(jié)構(gòu)允許存儲(chǔ)外部高速數(shù)據(jù),其內(nèi)部結(jié)構(gòu)框圖如圖1所示。

利用電可擦除可編程邏輯器件實(shí)現(xiàn)DSP與SDRAM接口設(shè)計(jì)

SDRAM的所有輸入和輸出都與系統(tǒng)時(shí)鐘CLK上升沿同步,并且由輸入信號(hào)RAS、CAS、WE組合產(chǎn)生SDRAM控制命令,其基本的控制命令如表1所示。

在具體操作SDRAM時(shí),首先必須通過(guò)MRS命令設(shè)置模式寄存器,以便確定SDRAM的列地址延遲、突發(fā)類(lèi)型、突發(fā)長(zhǎng)度等工作模式;再通過(guò)ACT命令激活對(duì)應(yīng)地址的組,同時(shí)輸入行地址;然后通過(guò)RD或WR命令輸入列地址,將相應(yīng)數(shù)據(jù)讀出或?qū)懭雽?duì)應(yīng)的地址;操作完成后用PCH命令或BT命令中止讀或?qū)懖僮?。在沒(méi)有操作的時(shí)候,每32ms必須用ARF命令刷新數(shù)據(jù)(2048行),防止數(shù)據(jù)丟失。

2、 FLEX10K系列EPLD特點(diǎn)

FLEX10K系列EPLD是工業(yè)界第一個(gè)嵌入式的可編程邏輯器件,主要由嵌入式陣列塊(EAB)、邏輯陣列塊(LAB)、快速布線通道(FastTrack)和I/O單元組成,具有如下特點(diǎn):

(1)片上集成了實(shí)現(xiàn)宏函數(shù)的嵌入式陣列和實(shí)現(xiàn)普通函數(shù)的邏輯陣列;

(2)具有10000~250000個(gè)可用門(mén);

(3)支持多電壓I/O接口,遵守PCI總線規(guī)定,內(nèi)帶JTAG邊界掃描測(cè)試電路;

(4)可快速預(yù)測(cè)連線延時(shí)的快速通道連續(xù)式布線結(jié)構(gòu);

(5)多達(dá)6個(gè)全局時(shí)鐘信號(hào)和4個(gè)全局清除信號(hào);

(6)增強(qiáng)功能的I/O引腳,每個(gè)引腳都有一個(gè)獨(dú)立的三態(tài)輸出使能控制,都有漏極開(kāi)路選擇。

3、 TMS320C5402和SDRAM接口設(shè)計(jì)

TMS320C5402和SDRAM接口電路方框圖如圖2所示。

命令接口主要對(duì)DSP送來(lái)的SDRAM的地址和操作命令進(jìn)行解碼(命令編碼見(jiàn)表1);刷新控制主要對(duì)SDRAM數(shù)據(jù)刷新進(jìn)行計(jì)時(shí),確保32ms刷新2048行數(shù)據(jù);仲裁電路主要對(duì)讀寫(xiě)命令和刷新命令進(jìn)行仲裁,杜絕同時(shí)操作,防止數(shù)據(jù)丟失;命令產(chǎn)生器主要用來(lái)產(chǎn)生控制SDRAM的各種時(shí)序,完成SDRAM的讀、寫(xiě)和刷新,同時(shí)控制FIFO的讀、寫(xiě)操作;FIFO是DSP與SDRAM之間的數(shù)據(jù)通道,深度為256,其作用是充分利用SDRAM的突發(fā)讀寫(xiě)功能,提高系統(tǒng)速度,同時(shí)簡(jiǎn)化DSP軟件設(shè)計(jì)。

3.1 命令接口和刷新控制電路設(shè)計(jì)

命令接口電路主要由命令寄存器、命令譯碼器、SDRAM行列地址鎖存器、模式寄存器組成。其中命令寄存器映射為DSP的I/O空間0001H,SDRAM行和列地址鎖存器分別映射為DSP的I/O空間0002H和0003H,模式寄存器映射為DSP的I/O空間0004H,具體控制命令和I/O地址分配如表2、表3所示。

DSP每次進(jìn)行讀、寫(xiě)操作時(shí),首先向其I/O空間0002H和0003H寫(xiě)入SDRAM行和列地址,然后向I/O空間0001H寫(xiě)入控制命令,命令譯碼器根據(jù)命令寄存器中命令,譯碼后向仲裁電路發(fā)出讀寫(xiě)請(qǐng)求。

刷新控制電路主要由1562計(jì)數(shù)器構(gòu)成。由于TMS320C5402時(shí)鐘頻率為100MHz,SDRAM要求在32ms之內(nèi)刷新2048行數(shù)據(jù),因此該計(jì)數(shù)器計(jì)數(shù)值應(yīng)小于:

32ms/2048/0.01μs=1562.5。當(dāng)計(jì)數(shù)器計(jì)滿(mǎn)1562次時(shí),刷新控制電路向仲裁電路發(fā)出刷新要求。

3.2 仲裁電路和命令產(chǎn)生器設(shè)計(jì)

仲裁電路接收命令接口模塊解碼的命令和刷新控制模塊的刷新請(qǐng)求,產(chǎn)生適當(dāng)?shù)目刂泼?,其中刷新?qǐng)求的優(yōu)先級(jí)較高。當(dāng)來(lái)自DSP的命令和來(lái)自刷新控制模塊的刷新請(qǐng)求同時(shí)到達(dá)時(shí),則首先執(zhí)行刷新操作,然后執(zhí)行來(lái)自DSP的命令。這樣可以防止SDRAM的數(shù)據(jù)丟失。由此可知,仲裁電路實(shí)質(zhì)上是一個(gè)優(yōu)先級(jí)選擇器。

命令產(chǎn)生器主要產(chǎn)生SDRAM讀、寫(xiě)和刷新的控制時(shí)序(具體時(shí)序可見(jiàn)參考文獻(xiàn)1)以及FIFO的讀寫(xiě)控制信號(hào),用以對(duì)SDRAM進(jìn)行各種操作,其實(shí)質(zhì)上是一個(gè)Mealy型狀態(tài)機(jī),利用VHDL語(yǔ)言可以很方便地實(shí)現(xiàn),其狀態(tài)轉(zhuǎn)移圖如圖3所示。

3.3 FIFO設(shè)計(jì)

FIFO電路是DSP與SDRAM進(jìn)行數(shù)據(jù)交換的通道,通過(guò)FIFO電路可以很好地實(shí)現(xiàn)DSP對(duì)SDRAM的讀寫(xiě)。FIFO電路被映射為DSP的I/O空間0000H(見(jiàn)表2),DSP對(duì)SDRAM的每次讀或?qū)?,都?duì)DSP的I/O空間0000H操作,簡(jiǎn)化了DSP軟件設(shè)計(jì)。利用FLEX10K系列EPLD內(nèi)部嵌入式陣列塊(EAB)和參數(shù)化模塊庫(kù)(LPM),可以很快地構(gòu)造出256×16的FIFO電路,F(xiàn)IFO的設(shè)計(jì)比較簡(jiǎn)單。VHDL描述具體如下(注意在程序開(kāi)始處添加LPM庫(kù)):

FIFO256 CSFIFO

GENERIC MAP LPM_WIDTH <= 16;LPM_NUM-

WORDS <= 256;

PORT MAP data <= LPM_WIDTH-1 DOWNTO 0;

wreq <= wr;rreq <= rd;

clock <= clk50;clockx2 <= clk100;

clr <= clr;sclr <= sclr;

empty <= empty;full <= full;

q<=qLPM_WIDTH-1 DOWNTO 0;

由于EPLD通用、高速及價(jià)廉的特點(diǎn),因此具有很好的實(shí)際應(yīng)用前景,尤其適用于需要大容量高速緩沖存儲(chǔ)器的多媒體應(yīng)用。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • SDRAM
    +關(guān)注

    關(guān)注

    7

    文章

    422

    瀏覽量

    55133
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7430

    瀏覽量

    163518
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    514

    瀏覽量

    44056
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    可編程邏輯器件

    可編程邏輯器件到底是干什么用的呢,簡(jiǎn)單的說(shuō),就是通過(guò)重新寫(xiě)程序,重新注入到這個(gè)器件中達(dá)到實(shí)現(xiàn)其它的功能。最常見(jiàn)的當(dāng)屬電腦了。電腦本身除了加法,減法和簡(jiǎn)單的邏輯運(yùn)算四種。比如要是想
    發(fā)表于 04-15 10:02

    求一種可利用復(fù)雜可編程邏輯器件設(shè)計(jì)技術(shù)實(shí)現(xiàn)的專(zhuān)用鍵盤(pán)接口芯片方案

    本文提出一種利用復(fù)雜可編程邏輯器件(Complex Programmable Logic Device,CPLD)設(shè)計(jì)技術(shù)[3]實(shí)現(xiàn)專(zhuān)用鍵盤(pán)接口芯片的方案。
    發(fā)表于 04-15 06:55

    如何利用EPLD實(shí)現(xiàn)TMS320C5402與SDRAM接口?

    請(qǐng)問(wèn)如何利用電擦除可編程邏輯器件實(shí)現(xiàn)TMS320C5402與SDRAM
    發(fā)表于 04-15 06:24

    可編程邏輯器件是如何發(fā)展的?

    可編程邏輯器件是如何發(fā)展的?
    發(fā)表于 04-29 06:23

    PLD可編程邏輯器件

    PLD可編程邏輯器件 英文全稱(chēng)為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產(chǎn)生的,他的邏輯功能按照用戶(hù)對(duì)器件編程來(lái)確定。一般的PLD
    發(fā)表于 07-22 09:05

    可編程邏輯器件設(shè)計(jì)

    可編程邏輯器件設(shè)計(jì) (264頁(yè),nlc格式)
    發(fā)表于 03-25 16:41 ?66次下載

    可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書(shū)

    可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書(shū) 《可編程邏輯器件基礎(chǔ)及應(yīng)用》是一門(mén)側(cè)重掌握可編程邏輯器件的基本結(jié)構(gòu)和原理的課程。重點(diǎn)是使學(xué)生掌握基于可編程
    發(fā)表于 03-24 14:22 ?29次下載

    什么是PLD(可編程邏輯器件)

    什么是PLD(可編程邏輯器件) PLD是可編程邏輯器件(Programable Logic Device)的簡(jiǎn)稱(chēng),F(xiàn)PGA是現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programable Gate Array)
    發(fā)表于 06-20 10:32 ?2.5w次閱讀
    什么是PLD(<b class='flag-5'>可編程邏輯器件</b>)

    EDA技術(shù)與應(yīng)用(可編程邏輯器件)

    7.1 可編程邏輯器件的基本原理 7.2 可編程邏輯器件的設(shè)計(jì)技術(shù) 7.3 可編程邏輯器件編程與配置
    發(fā)表于 05-23 10:46 ?142次下載
    EDA技術(shù)與應(yīng)用(<b class='flag-5'>可編程邏輯器件</b>)

    可編程邏輯器件(書(shū)皮)

    可編程邏輯器件(書(shū)皮)
    發(fā)表于 07-10 14:34 ?0次下載

    可編程邏輯器件EPLD是如何設(shè)計(jì)的

    可編程邏輯器件(Electrically Programmable Logic Device,EPLD)是指采用電信號(hào)的可編程邏輯器件。
    發(fā)表于 08-22 18:12 ?1350次閱讀

    可編程邏輯器件的結(jié)構(gòu)

    常見(jiàn)的可編程邏輯器件分為FPGA、EPLD(CPLD)。下面簡(jiǎn)單介紹兩類(lèi)器件的結(jié)構(gòu)和區(qū)別。
    的頭像 發(fā)表于 03-24 14:18 ?1112次閱讀
    <b class='flag-5'>可編程邏輯器件</b>的結(jié)構(gòu)

    可編程邏輯器件測(cè)試

    可編程邏輯器件 (Programmable Loeie Device,PLD)是一種用戶(hù)編程實(shí)現(xiàn)某種邏輯功能的邏輯
    發(fā)表于 06-06 15:37 ?641次閱讀
    <b class='flag-5'>可編程邏輯器件</b>測(cè)試

    什么叫可編程邏輯器件 可編程邏輯器件有哪些特征和優(yōu)勢(shì)?

    可編程邏輯器件(Programmable Logic Device,PLD)是一類(lèi)集成電路器件,可以根據(jù)用戶(hù)的需求進(jìn)行編程和配置,以實(shí)現(xiàn)特定的邏輯
    發(fā)表于 09-14 15:25 ?2570次閱讀

    可編程邏輯器件的特征及優(yōu)勢(shì)科普

    可編程邏輯器件是一種集成電路,具有可編程功能的特性。它們可以根據(jù)用戶(hù)的需求進(jìn)行編程,從而實(shí)現(xiàn)不同的邏輯功能。
    的頭像 發(fā)表于 02-26 18:24 ?1060次閱讀