0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于AVIA9700的SDRAM控制器實現(xiàn)內(nèi)存時序測試軟件工具的設(shè)計

電子設(shè)計 ? 來源:電子設(shè)計應(yīng)用 ? 作者:王章靜 , 肖忠 ? 2020-03-13 07:59 ? 次閱讀

在高速數(shù)字視頻系統(tǒng)應(yīng)用中,使用大容量存儲器實現(xiàn)數(shù)據(jù)緩存是一個必不可少的環(huán)節(jié)。SDRAM就是經(jīng)常用到的一種存儲器。

但是,在主芯片與SDRAM之間產(chǎn)生的時序抖動問題阻礙了產(chǎn)品的大規(guī)模生產(chǎn)。在數(shù)字電視接收機的生產(chǎn)實際應(yīng)用中,不同廠家的PCB板布線、PCB材料和時鐘頻率的不同,及SDRAM型號和器件一致性不同等原因,都會帶來解碼主芯片與SDRAM間訪問時序的抖動問題。

本文利用C-NOVA公司數(shù)字電視MPEG-2解碼芯片AVIA9700內(nèi)置的SDRAM控制器所提供的時序補償機制,設(shè)計了一個方便使用的內(nèi)存時序測試軟件工具,利用這個工具,開發(fā)測試人員可在以AVIA9700為解碼器的數(shù)字電視接收機設(shè)計和生產(chǎn)中進(jìn)行快速診斷,并解決SDRAM的時序問題。

數(shù)字電視系統(tǒng)

SDRAM時序控制

AVIA9700內(nèi)集成了一個SDRAM控制器,該控制器提供一套完整的SDRAM接口。AVIA9700與SDRAM接口中的控制線、地址線和數(shù)據(jù)線都同步在MCLK時鐘上。圖1是用兩片16位SDRAM組合形成32位數(shù)據(jù)線的典型連接示意圖。

圖1 SDRAM與AVIA9700典型鏈接示意圖

SDRAM控制線

正確讀寫時序條件

AVIA9700解碼芯片訪問SDRAM的時序如圖2所示。

圖2 AVIA9700訪問SDRAM時序示意圖

要正確訪問SDRAM,建立時間和保持時間很關(guān)鍵。建立時間在觸發(fā)器采樣之前,在這段時間,數(shù)據(jù)必須保持有效的時間,否則會產(chǎn)生setup violation;保持時間在解發(fā)器開始采樣之后,數(shù)據(jù)必須保持有效的時間,否則會產(chǎn)生hold violation。因此,要正確讀寫SDRAM的時序條件,需要滿足以下兩個公式:

SDRAM_Setup_time_min 《 T_cycle-control_signal_valid_max-control_signal_Delay_max+ clock_delay_min (1)

SDRAM_Hold_time_min 《 control_signal_valid_min + control_signal_delay_min- clock_delay_m_ax???? (2)

這里,T_cycle 為SDRAM時鐘周期,Control signal valid為控制信號從時鐘上升沿到輸出有效時間,delay為布線所引起的延時。

對于低頻設(shè)計,線互連和板層的影響很小,可以不考慮。當(dāng)頻率超過50MHz或信號上升時間Tr小于6倍傳輸線延時時,互連關(guān)系必須以傳輸線理論納入考慮之中,而在評定系統(tǒng)性能時也必須考慮PCB板材料的電參數(shù)。由于AVIA9700輸出時鐘信號MCLK工作在108MHz~148.5MHz之間,所以設(shè)計時必須考慮布線延時引起的SDRAM時序問題。

AVIA9700 SDRAM

時序控制機制

為了補償布線延時,滿足公式(1)和公式(2)的要求,AVIA9700的內(nèi)置SDRAM控制器提供了兩個延時補償參數(shù):SDRAM_CLK_IN 和SDRAM_CLK_OUT。這兩個參數(shù)都是8位的整數(shù),可以提供不同的時鐘延時組合,解決各種復(fù)雜數(shù)字電視接收機系統(tǒng)中的SDRAM時序問題。

通過嵌入式應(yīng)用軟件,開發(fā)人員可以調(diào)整SDRAM_CLK_IN的參數(shù)來控制讀入數(shù)據(jù)的時鐘延時。同樣,對SDRAM_CLK_OUT的設(shè)置也可以改變輸出時鐘的延時。通過設(shè)置SDRAM_CLK_OUT (OutTapSel=X)改變輸出的MCLK時鐘相位,補償各種不同的布線延時,可以解決高速數(shù)字電視系統(tǒng)的SDRAM時序問題。

在實際應(yīng)用中,由于不同整機廠會采用不同廠家的SDRAM,PCB布線也會因為機器結(jié)構(gòu)原因發(fā)生較大變化,時鐘工作頻率和選用器材的不一致性等,都會引起公式(1)、(2)中的參數(shù)發(fā)生變化。這些因素的組合,往往使布線延時問題變得復(fù)雜。

AVIA9700 SDRAM

時序診斷軟件及測試結(jié)果

為了方便開發(fā)人員快速解決問題,本文利用AVIA9700內(nèi)置SDRAM控制器提供的時鐘延時補償機制,設(shè)計了一個診斷工具。

基于AVIA9700數(shù)字電視接收機,由于PCB、元器件、系統(tǒng)頻率都已經(jīng)定型,影響布線延時的電氣特性已經(jīng)固化。通過改變 SDRAM_CLK_IN和SDRAM_CLK_OUT組合,設(shè)計人員可以測試不同組合下的SDRAM訪問錯誤率,根據(jù)錯誤率統(tǒng)計數(shù)據(jù)制成統(tǒng)計圖,如圖3 所示。圖中縱坐標(biāo)為SDRAM_CLK_IN,由于寄存器是8位,因此選取坐標(biāo)取值范圍在0~255之間(28);橫坐標(biāo)為SDRAM_CLK_OUT,取值范圍也在0~255之間。對該范圍內(nèi)的某一點所對應(yīng)的寄存器設(shè)置,診斷軟件都要自動重復(fù)10000次讀寫操作。設(shè)計人員可以利用最后生成的圖形,快速準(zhǔn)確地選定SDRAM_CLK_IN和SDRAM_CLK _OUT的值,并將其固化在最終生產(chǎn)版本的軟件中。

圖3 SDRAM時序測試統(tǒng)計圖

這里,補償參數(shù)的選擇原則是,組合值需要在測試圖中無錯區(qū)域的中心,且距離邊界大于25。

結(jié)語

通過實驗發(fā)現(xiàn),在高速數(shù)字系統(tǒng)設(shè)計中,通過SDRAM控制器來補償布線延時可以很好地解決SDRAM時序問題。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    15885

    瀏覽量

    175367
  • SDRAM
    +關(guān)注

    關(guān)注

    7

    文章

    420

    瀏覽量

    55047
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7366

    瀏覽量

    163091
收藏 人收藏

    評論

    相關(guān)推薦

    VHDL工具實現(xiàn)SDRAM控制器的要點分享

    ,從而成為數(shù)據(jù)緩存的首選存儲介制裁。但是SDRAM存儲體結(jié)構(gòu)與RAM有較大差異,其控制時序和機制也較復(fù)雜,限制了SDRAM的使用。目前,雖然一些能家長微處理
    的頭像 發(fā)表于 01-18 07:21 ?8138次閱讀
    VHDL<b class='flag-5'>工具</b><b class='flag-5'>實現(xiàn)</b><b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的要點分享

    如何利用SDRAM控制器設(shè)計一個方便使用的內(nèi)存時序測試軟件工具?

    本文利用C-NOVA公司數(shù)字電視MPEG-2解碼芯片AVIA9700內(nèi)置的SDRAM控制器所提供的時序補償機制,設(shè)計了一個方便使用的內(nèi)存
    發(fā)表于 06-07 06:19

    多端口SDRAM控制器的設(shè)計與實現(xiàn)

    設(shè)計實現(xiàn)了一種基于FPGA 的,可用于多數(shù)據(jù)緩存的、能夠高效利用帶寬的多端口SDRAM 控制器。本文使用狀態(tài)機的設(shè)計思想,采用Verilog 硬件描述語言設(shè)計了時序
    發(fā)表于 08-27 09:43 ?22次下載

    SDRAM控制器的設(shè)備與VHDL實現(xiàn)

    摘要: 介紹了SDRAM的存儲體結(jié)構(gòu)、主要控制時序和基本操作命令,并且結(jié)合實際系統(tǒng),給出了一種用FPGA實現(xiàn)的通用SDRAM
    發(fā)表于 06-20 12:51 ?884次閱讀
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設(shè)備與VHDL<b class='flag-5'>實現(xiàn)</b>

    使用Verilog實現(xiàn)基于FPGA的SDRAM控制器

    摘 要:介紹了SDRAM的特點和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計方法,使用該方法實現(xiàn)控制器可非常方便地對
    發(fā)表于 06-20 13:04 ?2143次閱讀

    基于DDR SDRAM控制器時序分析的模型

    定義了時鐘單位階躍信號C(n) 提出了一種利用帶相對時鐘坐標(biāo)的邏輯方程表示邏輯信號的方法通過對所設(shè)計的DDR SDRAM控制器的讀寫時序的分析建立了控制器主要信號的
    發(fā)表于 09-26 15:34 ?39次下載
    基于DDR <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b><b class='flag-5'>時序</b>分析的模型

    SDRAM控制器簡易化設(shè)計

    SDRAM存儲芯片擁有快速讀寫的性能,可以應(yīng)用以回波模擬系統(tǒng)作為數(shù)據(jù)高速緩存SDRAM芯片是由SDRAM控制器
    發(fā)表于 10-24 15:08 ?0次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>簡易化設(shè)計

    基于VHDL的SDRAM控制器實現(xiàn)

    基于VHDL的SDRAM控制器實現(xiàn)
    發(fā)表于 01-22 13:43 ?12次下載

    關(guān)于SDRAM時序控制研究方案分析

    字電視接收機的生產(chǎn)實際應(yīng)用中,不同廠家的PCB板布線、PCB材料和時鐘頻率的不同,及SDRAM型號和器件一致性不同等原因,都會帶來解碼主芯片與SDRAM間訪問時序的抖動問題。 數(shù)字電視系統(tǒng) S
    發(fā)表于 10-16 15:58 ?2次下載
    關(guān)于<b class='flag-5'>SDRAM</b>的<b class='flag-5'>時序</b><b class='flag-5'>控制</b>研究方案分析

    SDRAM工作原理 DRAM控制器系統(tǒng)設(shè)計架構(gòu)

    隨著大規(guī)模集成電路和高速、低功耗、高密度存儲技術(shù)的發(fā)展,SDRAM動態(tài)存儲因容量大、速度快、價格低廉等優(yōu)點,現(xiàn)已成為PC內(nèi)存的主流。然而SDRAM存儲
    發(fā)表于 04-30 10:58 ?5295次閱讀
    <b class='flag-5'>SDRAM</b>工作原理 DRAM<b class='flag-5'>控制器</b>系統(tǒng)設(shè)計架構(gòu)

    FPGA讀寫SDRAM的實例和SDRAM的相關(guān)文章及一些SDRAM控制器設(shè)計論文

    ,SDRAM的原理和時序,SDRAM控制器,動態(tài)隨即存儲SDRAM模塊功能簡介,基于FPGA的
    發(fā)表于 12-25 08:00 ?56次下載
    FPGA讀寫<b class='flag-5'>SDRAM</b>的實例和<b class='flag-5'>SDRAM</b>的相關(guān)文章及一些<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>設(shè)計論文

    如何使用FPGA實現(xiàn)SDRAM控制器的IP核的設(shè)計

     1.SDRAM使用越來越廣泛。 2.SDRAM具有存儲容量大,速率快的特點。 3.SDRAM時序要求嚴(yán)格,需要不斷刷新保持?jǐn)?shù)據(jù)。 .FPGA在電子設(shè)計中的廣泛應(yīng)用,使用十分靈
    發(fā)表于 03-05 14:49 ?10次下載
    如何使用FPGA<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的IP核的設(shè)計

    DDR SDRAM控制器的設(shè)計與實現(xiàn)

    本文首先分析了DDR SDRAM的基本特征,并提出了相應(yīng)的解決方案詳細(xì)介紹了基于J EDEC DDR SDRAM規(guī)范的DDR SDRAM控制器設(shè)計方案。該
    發(fā)表于 03-28 10:57 ?19次下載

    基于FPGA的SDRAM控制器的設(shè)計與實現(xiàn)簡介

    基于FPGA的SDRAM控制器的設(shè)計與實現(xiàn)簡介(嵌入式開發(fā)工程師和基層公務(wù)員)-該文檔為基于FPGA的SDRAM控制器的設(shè)計與
    發(fā)表于 07-30 09:34 ?11次下載
    基于FPGA的<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設(shè)計與<b class='flag-5'>實現(xiàn)</b>簡介

    實時視頻SDRAM控制器的FPGA設(shè)計與實現(xiàn).zip

    實時視頻SDRAM控制器的FPGA設(shè)計與實現(xiàn)
    發(fā)表于 12-30 09:21 ?3次下載