0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)據(jù)合并轉(zhuǎn)換器電路的工作原理分析及如何采用EPM7128芯片實(shí)現(xiàn)

電子設(shè)計(jì) ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2019-12-18 08:11 ? 次閱讀
數(shù)據(jù)交換機(jī)的傳送速率很高,當(dāng)其和串行口通信時(shí),在發(fā)送前把數(shù)據(jù)分為兩部分分別發(fā)送到串行口,然后經(jīng)過(guò)數(shù)據(jù)合并轉(zhuǎn)換器把各個(gè)串行口的數(shù)據(jù)合并在一起并轉(zhuǎn)換成PCM流。本文介紹了基于CPLD芯片EPM7128設(shè)計(jì)的數(shù)據(jù)合并轉(zhuǎn)換器。

1 、數(shù)據(jù)合并轉(zhuǎn)換器硬件電路

1.1 主要硬件簡(jiǎn)介

EPM7128是可編程的大規(guī)模邏輯器件,為ALTERA公司的MAX7000系列產(chǎn)品,具有高阻抗、電可擦等特點(diǎn),可用門單元為2500個(gè),管腳間最大延遲為5ns,工作電壓為+5V。

IDT7205為FIFO型異步讀寫(xiě)的存儲(chǔ)器芯片,容量為8192×9比特,存取時(shí)間為12ns,有空、半滿、滿三個(gè)標(biāo)志位,最大功耗為660mW,工作電壓為+5V。

MSM486DX屬于PC104嵌入式系統(tǒng)的5X86系列,為AMD-133MHz CPU,具有COM1、COM2兩個(gè)串口,一個(gè)LPT并口,一個(gè)FLOPPY接口,一個(gè)IDE接口,一個(gè)VGA/LCD接口,一個(gè)AT-KEYBOARD 接口,16個(gè)中斷,額定功率為8W,工作電壓為+5V。

1.2 數(shù)據(jù)合并轉(zhuǎn)換器電路框圖

可編程的數(shù)據(jù)合并轉(zhuǎn)換器電路框圖如圖1所示。圖中,DB為數(shù)據(jù)總線,AB為地址總線,R和W分別為讀寫(xiě)信號(hào)線,INT5、INT7、INT10和INT11為四個(gè)中斷,CS1、CS2和CS3是在CPLD內(nèi)部生成的地址譯碼器Addr-encoder分別送給分頻器、兩個(gè)串行口的片選信號(hào),ORG是晶振送給分頻器的振蕩脈沖,CLK 是分頻器輸出的脈沖FRAMECLK和PCMCLK,WFIFO、RFIFO是由CPLD生成的包含地址信息的訪問(wèn)FIFO的讀寫(xiě)脈沖, DATA_IN1和DATA_IN2為串行口輸入數(shù)據(jù),PCM_DATA是數(shù)據(jù)合并轉(zhuǎn)換器輸出的PCM流,PCMCLKA為輸出的碼同步時(shí)鐘,WORLDCLKA為輸出的字同步時(shí)鐘。

數(shù)據(jù)合并轉(zhuǎn)換器電路的工作原理分析及如何采用EPM7128芯片實(shí)現(xiàn)

1.3 電路工作分析

晶振把時(shí)鐘脈沖送給分頻器,分頻器含有兩個(gè)可編程的定時(shí)器。分頻器把可控的FRAMECLK和PCMCLK送給CPLD,在CPLD內(nèi)部經(jīng)過(guò)邏輯組合形成三路脈沖信號(hào),一路控制計(jì)數(shù)器形成INT5、INT7兩個(gè)幀頻中斷觸發(fā)脈沖,CPU接到中斷后立即寫(xiě)FIFO;另一路控制移位寄存器把并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)PCM流;第三路形成RFIFO去連續(xù)讀FIFO。兩個(gè)串行口通過(guò)中斷方式(INT10、INT11)接收到外部數(shù)據(jù)后,暫存緩沖區(qū)內(nèi),按一定格式由中斷INT5控制寫(xiě)給FIFO。

2 、CPLD內(nèi)部邏輯電路

CPLD內(nèi)部邏輯電路如圖2所示。圖中,虛線框內(nèi)為CPLD內(nèi)部電路,虛線框外為CPLD的I/O口。

數(shù)據(jù)合并轉(zhuǎn)換器電路的工作原理分析及如何采用EPM7128芯片實(shí)現(xiàn)

2.1 地址譯碼器

地址譯碼器Addr-encoder用VHDL語(yǔ)言生成。Addr-encoder的輸出有總線驅(qū)動(dòng)器芯片74245的使能脈沖ENB,總線傳輸方向的使能脈沖DIR,寫(xiě)FIFO操作脈沖WFIFO,分頻器和串行口的片選CS1、CS2和CS3,F(xiàn)IFO數(shù)據(jù)空滿標(biāo)志脈沖RFIFOFLAG,F(xiàn)IFO復(fù)位時(shí)鐘脈沖WCTRL。

2.2 數(shù)據(jù)移位部分

FRAMECLK周期是PCMCLK 的8倍,它們都是分頻器送來(lái)的脈沖。FRAMECLK反相后作為FIFO的讀信號(hào),兩次反相后作為字同步時(shí)鐘。PCMCLK直接作為移位寄存器74165的時(shí)鐘觸發(fā)脈沖,兩者與非后的輸出低電平作為74165重裝載數(shù)據(jù)的觸發(fā)電平。它們的信號(hào)時(shí)序如圖3所示。

數(shù)據(jù)合并轉(zhuǎn)換器電路的工作原理分析及如何采用EPM7128芯片實(shí)現(xiàn)

從三者的時(shí)序圖可知,每當(dāng)一個(gè)字節(jié)的最后一位完成移位后,在FRAMECLK脈沖反相的下降沿觸發(fā)下讀取FIFO數(shù)據(jù),這時(shí)74165的裝載使能74165STD恰好為低電平(與非結(jié)果),完成新數(shù)據(jù)裝載,然后在PCMCLK脈沖的上升沿作用下開(kāi)始新一輪次的數(shù)據(jù)移位。

2.3 幀長(zhǎng)計(jì)數(shù)器部分

兩個(gè)74161設(shè)計(jì)成1/64的分頻器,也叫幀長(zhǎng)計(jì)數(shù)器,此計(jì)數(shù)器的時(shí)鐘為FRAMECLK,計(jì)數(shù)器的輸出最高兩位邏輯與為中斷INT7,把與門輸出與次高位邏輯異或?yàn)橹袛郔NT5。這樣,INT7比INT5在時(shí)序上早半個(gè)周期。開(kāi)機(jī)復(fù)位后,INT7脈沖首先產(chǎn)生,觸發(fā)中斷,CPU中斷后在服務(wù)程序中把64個(gè)字節(jié)數(shù)據(jù)寫(xiě)到FIFO,然后屏蔽中斷INT7,半個(gè)周期后,F(xiàn)IFO中還剩32個(gè)字節(jié)數(shù)據(jù)(因?yàn)镕IFO的讀脈沖和FRAMECLK反相同頻)。然后中斷INT5到來(lái),CPU響應(yīng)后,再寫(xiě)64個(gè)字節(jié)數(shù)據(jù)給FIFO,使FIFO中一直保持有數(shù)據(jù)的狀態(tài)(可避免讀FIFO正好落在兩個(gè)寫(xiě)FIFO之間,F(xiàn)IFO因無(wú)數(shù)據(jù)而讀死)。這樣,每當(dāng)中斷INT5到來(lái),都寫(xiě)64字節(jié)給FIFO,周而復(fù)始,所以把64字節(jié)定為幀長(zhǎng)。

設(shè)PCMCLK的頻率為f(MHz),則FRAMECLK的頻率為f/8,由于幀長(zhǎng)為64,所以有:幀頻=f/(8×64),PCM流速率=f(bit/s)。分頻器的分頻比是通過(guò)軟件設(shè)定的,所以PCM流的速率可編程。

3 、軟件設(shè)計(jì)

分頻器編程:

outp(0x303,0x36)://方式3,方波。//

outp(0x300,0x50);//timer0,分頻比為80。//

outp(0x300,0x00);

outp(0x303,0x74);//方式2,脈沖。//

outp(0x301,0x08);//timer1,分頻比為8。//

outp(0x301,0x00)

數(shù)據(jù)合并:

if((com1_count%24)==0) ;//串行口1的24字節(jié)數(shù)據(jù)放在

數(shù)組Frame的4~27的位置。//

{

com_buf1[com1_count++]=db1;

//串行口1接收數(shù)據(jù)//

int Original_Counter

Original_Counter=com1_count/24

memcpy(Frame[Original_Counter-1]+4,&com_buf1[com1_count-24],24);

if((com2_count%24)==0) ;//串行口2的24字節(jié)數(shù)據(jù)放在

數(shù)組Frame的28~51的位置。//

{

com_buf2[com2_count++]=db2

;//串行口2接收數(shù)據(jù)//

int Original_Counter;

Original_Counter=com2_count/24;

Memcpy(Frame[Original_Counter-1]+28,&com_

Buf2[com2_count-24],24) ;//合并后的數(shù)據(jù)放在Frame

 數(shù)組中。//

寫(xiě)FIFO:

void Send_To_Fifo(int number); //Send_To_Fifo函數(shù)為中斷

服務(wù)程序的一部分。//

{

for int i=0;i《64;i++)

outp(WFIFO Frame[number][i]; //數(shù)組送給FIFO,

實(shí)現(xiàn)數(shù)據(jù)合并//

}

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49631

    瀏覽量

    417125
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8501

    瀏覽量

    145965
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    445

    瀏覽量

    49581
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    請(qǐng)問(wèn)誰(shuí)有epm7128的tqfp封裝的管腳定義分布圖?。抗倬W(wǎng)只有84腳的??!

    請(qǐng)問(wèn)誰(shuí)有epm7128的tqfp封裝的管腳定義分布圖?。抗倬W(wǎng)只有84腳的??!另外請(qǐng)教高手:OE1、OE2、GCLK1、GCLK2、GLCRn怎么用啊?謝謝大家,我第一次用cpld,大家見(jiàn)笑了?。?!
    發(fā)表于 08-22 11:31

    基于QCM傳感的生物芯片檢測(cè)電路的設(shè)計(jì)

    4.2編譯系統(tǒng)編譯,設(shè)計(jì)實(shí)現(xiàn)了分頻、頻率計(jì)數(shù)、數(shù)據(jù)選擇等功能。51單片機(jī)AT89S52用C語(yǔ)言和匯編語(yǔ)言混合編程,使用Keil C51編譯系統(tǒng)編譯。  可編程邏輯器件EPM7128的頂層電路
    發(fā)表于 10-31 16:48

    ACDC轉(zhuǎn)換器的作用和工作原理

      ACDC轉(zhuǎn)換器的作用及工作原理_ACDC轉(zhuǎn)換器電路結(jié)構(gòu)_acdc轉(zhuǎn)換器電路設(shè)計(jì)  通俗地講,
    發(fā)表于 11-21 16:23

    如何利用EPM7128設(shè)計(jì)數(shù)據(jù)合并轉(zhuǎn)換器?

    求大佬分享一款基于CPLD芯片EPM7128設(shè)計(jì)的數(shù)據(jù)合并轉(zhuǎn)換器
    發(fā)表于 04-15 06:34

    基于EPM7128和HLMP2X50的鍵盤編碼顯示電路

    采用大規(guī)模可編程邏輯陣列器件EPM7128以及發(fā)光二極管燈HLMP2X50實(shí)現(xiàn)鍵盤編碼以及狀態(tài)顯示電路。鍵盤編碼顯示電路與主控
    發(fā)表于 12-11 17:00 ?45次下載
    基于<b class='flag-5'>EPM7128</b>和HLMP2X50的鍵盤編碼顯示<b class='flag-5'>電路</b>

    基于EPM7128設(shè)計(jì)的數(shù)據(jù)合并轉(zhuǎn)換器

    基于EPM7128設(shè)計(jì)的數(shù)據(jù)合并轉(zhuǎn)換器 數(shù)據(jù)交換機(jī)的傳送速率很高,當(dāng)其和串行口通信時(shí),在發(fā)送前把數(shù)據(jù)分為兩
    發(fā)表于 03-28 16:39 ?1170次閱讀
    基于<b class='flag-5'>EPM7128</b>設(shè)計(jì)的<b class='flag-5'>數(shù)據(jù)</b><b class='flag-5'>合并轉(zhuǎn)換器</b>

    基于EPM7128SLC84實(shí)現(xiàn)的AD574A采樣控制

    基于EPM7128SLC84實(shí)現(xiàn)的AD574A采樣控制 介紹基于Altera公司的EPM7128SLC84芯片
    發(fā)表于 10-13 18:58 ?2145次閱讀
    基于<b class='flag-5'>EPM7128</b>SLC84<b class='flag-5'>實(shí)現(xiàn)</b>的AD574A采樣控制<b class='flag-5'>器</b>

    EPM7128在光柵位移測(cè)量?jī)x中的應(yīng)用

      基于EPM 7128SLC84-15構(gòu)成的位移測(cè)量系統(tǒng)具有分辨率高、誤差小、電路結(jié)構(gòu)簡(jiǎn)單、成本低等優(yōu)點(diǎn),完全能夠滿足實(shí)際測(cè)量的需要。由于采用的是CPLD設(shè)計(jì),系統(tǒng)易于升級(jí)。
    發(fā)表于 09-01 11:50 ?2118次閱讀
    <b class='flag-5'>EPM7128</b>在光柵位移測(cè)量?jī)x中的應(yīng)用

    TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)

    TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)機(jī)器人驅(qū)動(dòng)與控制系統(tǒng)中的應(yīng)用
    發(fā)表于 05-06 16:54 ?7次下載

    LVDS串并轉(zhuǎn)換器手冊(cè)

    LVDS串并轉(zhuǎn)換器手冊(cè)
    發(fā)表于 10-24 11:23 ?16次下載
    LVDS串<b class='flag-5'>并轉(zhuǎn)換器</b>手冊(cè)

    采用FPGA器件和模數(shù)轉(zhuǎn)換器實(shí)現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計(jì)

    可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來(lái)實(shí)現(xiàn)。
    的頭像 發(fā)表于 03-04 08:10 ?3361次閱讀
    <b class='flag-5'>采用</b>FPGA器件和模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>實(shí)現(xiàn)</b>A/D<b class='flag-5'>數(shù)據(jù)</b>采集卡的設(shè)計(jì)

    使用51單片機(jī)和EPM7128設(shè)計(jì)實(shí)現(xiàn)簡(jiǎn)易邏輯分析儀的論文免費(fèi)下載

    本設(shè)計(jì)采用單片機(jī)(89C51)和可編程邏輯器件(EPM7128)作為系統(tǒng)的控制核心。整個(gè)設(shè)計(jì)采用了模塊化的設(shè)計(jì)思想,包括數(shù)字信號(hào)發(fā)生、采樣保持電路
    發(fā)表于 09-17 15:56 ?4次下載
    使用51單片機(jī)和<b class='flag-5'>EPM7128</b>設(shè)計(jì)<b class='flag-5'>實(shí)現(xiàn)</b>簡(jiǎn)易邏輯<b class='flag-5'>分析</b>儀的論文免費(fèi)下載

    數(shù)據(jù)轉(zhuǎn)換器中采樣過(guò)程的工作原理

    電子發(fā)燒友網(wǎng)站提供《數(shù)據(jù)轉(zhuǎn)換器中采樣過(guò)程的工作原理.pdf》資料免費(fèi)下載
    發(fā)表于 11-28 10:31 ?1次下載
    <b class='flag-5'>數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>中采樣過(guò)程的<b class='flag-5'>工作原理</b>

    升壓轉(zhuǎn)換器工作原理、優(yōu)點(diǎn)和應(yīng)用

    升壓轉(zhuǎn)換器工作原理、優(yōu)點(diǎn)和應(yīng)用? 升壓轉(zhuǎn)換器是一種電力電子器件,用于將輸入電壓提升到較高的輸出電壓。其工作原理基于電感儲(chǔ)能和開(kāi)關(guān)控制,是一種非常常見(jiàn)和重要的電源
    的頭像 發(fā)表于 02-01 14:08 ?1599次閱讀
    升壓<b class='flag-5'>轉(zhuǎn)換器</b>的<b class='flag-5'>工作原理</b>、優(yōu)點(diǎn)和應(yīng)用

    dcdc降壓轉(zhuǎn)換器工作原理

    降壓DC/DC電壓轉(zhuǎn)換器,又稱為降壓轉(zhuǎn)換器、低壓降轉(zhuǎn)換器或簡(jiǎn)稱為降壓,是一種電力轉(zhuǎn)換器,它能夠?qū)⑵漭斎氲闹绷麟妷?/div>
    的頭像 發(fā)表于 02-16 09:37 ?1162次閱讀
    dcdc降壓<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>工作原理</b>