0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于可編程邏輯器件的PSK數(shù)字調(diào)制系統(tǒng)的設(shè)計(jì)及波形仿真與硬件調(diào)試

電子設(shè)計(jì) ? 來源:微計(jì)算機(jī)信息 ? 作者:沈琰,李龍江 ? 2020-07-07 07:55 ? 次閱讀

1、引言

現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個重要方向。從模擬調(diào)制到數(shù)字調(diào)制,從二進(jìn)制發(fā)展到多進(jìn)制調(diào)制,雖然調(diào)制方式多種多樣,但都是朝著使通信系統(tǒng)更高速、更可靠的方向發(fā)展。一個系統(tǒng)的通信質(zhì)量,很大程度上依賴于所采用的調(diào)制方式。因此,對調(diào)制方式的研究,將直接決定著通信系統(tǒng)質(zhì)量的好壞。

復(fù)雜可編程邏輯器件(CPLD)結(jié)合了專用集成電路DSP的優(yōu)勢,既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD的數(shù)字調(diào)制系統(tǒng)的研究具有重要的實(shí)際意義。本文論述了如何用CPLD實(shí)現(xiàn)PSK數(shù)字調(diào)制系統(tǒng)的方法,其實(shí)現(xiàn)步驟包括:1.研究PSK調(diào)制系統(tǒng)的原理及設(shè)計(jì)方法;2.根據(jù)各個系統(tǒng)的總體功能與硬件特點(diǎn),設(shè)計(jì)總體框圖;3.根據(jù)VHDL語言特點(diǎn),對系統(tǒng)進(jìn)行VHDL建模;4.根據(jù)VHDL模型,進(jìn)行具體VHDL語言程序設(shè)計(jì);5.對設(shè)計(jì)的程序進(jìn)行波形仿真與硬件調(diào)試。

2、調(diào)制解調(diào)系統(tǒng)的原理

載有基帶信號的高頻正弦波信號稱為載波,數(shù)學(xué)上準(zhǔn)確表示正弦波時,經(jīng)常采用振幅A、角頻率 和相位 三要素,即

y(t)=A cos( t + ) (2-1)

根據(jù)基帶信號的值,改變?nèi)刂械娜魏我环N,就有了3種基本的調(diào)制方式:數(shù)字信號對載波振幅調(diào)制稱為振幅鍵控,即ASK(Amplitude Shift Keying);對載波頻率調(diào)制稱為頻移鍵控,即FSK(Frequency Shift Keying);對載波相位調(diào)制稱為相移鍵控(相位鍵控),即PSK(Phase Shift Keying)。

由于PSK系統(tǒng)抗噪聲性能優(yōu)于ASK和FSK,而且頻帶利用率較高,所以,在中、高速數(shù)字通信中被廣泛采用。

本文只對PSK調(diào)制方式加以論述。

3、系統(tǒng)的總體方案設(shè)計(jì)

3.1 CPSK系統(tǒng)設(shè)計(jì)

CPSK由發(fā)送端的調(diào)制模塊與接收端的解調(diào)模塊構(gòu)成,其系統(tǒng)框圖如圖3-1所示。在發(fā)送端,對于調(diào)制模塊,首先產(chǎn)生兩種不同相位的載波信號f1和f2,再通過一個二選一選通開關(guān)來選擇載波信號,其中具體的載波信號由輸入的基帶信號來決定。這些信號處理都在CPLD中實(shí)現(xiàn),輸出的即為CPSK調(diào)制信號,最后通過信道發(fā)送到接收端。對于解調(diào)模塊,調(diào)制信號先由位同步提取電路提取出載波同步信號,然后由載波同步信號來控制計(jì)數(shù)器的啟動與停止,分別對調(diào)制信號來計(jì)數(shù),最后通過一個判決電路來判斷輸入的調(diào)制信號是‘0’ 還是‘1’,輸出的即為解調(diào)的基帶信號。

基于可編程邏輯器件的PSK數(shù)字調(diào)制系統(tǒng)的設(shè)計(jì)及波形仿真與硬件調(diào)試

3.2 DPSK系統(tǒng)設(shè)計(jì)

DPSK信號應(yīng)用較多,但由于它的調(diào)制規(guī)律比較復(fù)雜,難以直接產(chǎn)生,目前DPSK信號的產(chǎn)生較多地采用碼變換加CPSK調(diào)制而獲得。這種方法是把原基帶信號經(jīng)過絕對碼——相對碼變換后,用相對碼進(jìn)行CPSK調(diào)制,其輸出便是DPSK信號。同樣,對于DPSK信號的解調(diào),則要經(jīng)過相對碼——絕對碼變換。其系統(tǒng)框圖如圖3-2所示。

4 、基于VHDL的PSK系統(tǒng)電路設(shè)計(jì)及實(shí)現(xiàn)

4.1 2CPSK調(diào)制模塊

2CPSK調(diào)制模塊的VHDL模型方框圖如圖4-1所示,其模型主要由計(jì)數(shù)器和二選一開關(guān)等組成。計(jì)數(shù)器對外部時鐘信號進(jìn)行分頻與計(jì)數(shù),并輸出兩路相位相反的數(shù)字載波信號;二選一開關(guān)的功能是:在基帶信號的控制下,對兩路載波信號進(jìn)行選通,輸出的信號即為CPSK信號。圖中沒有包括模擬電路部分,輸出信號為數(shù)字信號。

其波形仿真圖如圖4-2所示。其中載波信號f1、f2是通過系統(tǒng)時鐘clk分頻得到,且滯后系統(tǒng)時鐘一個clk周期;調(diào)制輸出信號y滯后載波一個clk周期,滯后系統(tǒng)時鐘2個clk周期。

圖4-2 2CPSK調(diào)制模塊的波形仿真圖

2CPSK解調(diào)模塊的VHDL模型方框圖如圖4-3所示。圖中的計(jì)數(shù)器q輸出與發(fā)端同步的0向數(shù)字載波。判決器的工作原理是:把計(jì)數(shù)器輸出的0相載波與數(shù)字CPSK信號中的載波進(jìn)行邏輯“與”運(yùn)算,當(dāng)兩比較信號在判決時刻都為“1”時,輸出為“1”,否則輸出為“0”,以實(shí)現(xiàn)解調(diào)的目的。圖中沒有包含模擬電路部分,調(diào)制信號為數(shù)字信號。

其波形仿真圖如圖4-4所示。當(dāng)q=0時,根據(jù)x的電平來進(jìn)行對相位的判決;其中輸出信號y滯后輸入信號x一個clk周期。

4.3 絕對碼-相對碼轉(zhuǎn)換模塊

絕對碼——相對碼之間的關(guān)系為

由此,可得到絕對碼—相對碼轉(zhuǎn)換模塊的VHDL模型方框圖,如圖4-5所示。圖中的計(jì)數(shù)器與圖4-3中的計(jì)數(shù)器相同,異或門與寄存器共同完成絕/相變換功能。

相對碼—絕對碼轉(zhuǎn)換模塊與此類似,此處就不加以論述。

5、系統(tǒng)調(diào)試總結(jié)

本課題研究并追蹤了通信領(lǐng)域和EDA設(shè)計(jì)領(lǐng)域的兩項(xiàng)關(guān)鍵技術(shù)——調(diào)制解調(diào)技術(shù)和可編程邏輯技術(shù),所有設(shè)計(jì)工作都是在一塊CPLD實(shí)驗(yàn)開發(fā)板上完成的,選用了Altera公司型號為EPM7128SLC84-7作為主芯片的。其中輸入信號由單片機(jī)提供,經(jīng)過CPLD處理后,輸出信號的波形可通過示波器觀察。但由于調(diào)制系統(tǒng)與解調(diào)系統(tǒng)的測試是分開進(jìn)行的,這樣勢必有不直觀性,并且未能考慮到實(shí)際

系統(tǒng)中的不定因素。而以上這些,是本設(shè)計(jì)將來要進(jìn)一步改善與發(fā)展的地方。

論文創(chuàng)新點(diǎn):論文采用自上而下的開發(fā)方式,通過復(fù)雜可編程邏輯器件(CPLD)設(shè)計(jì)實(shí)現(xiàn)調(diào)制解調(diào)系統(tǒng),以直接提高通信系統(tǒng)質(zhì)量。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1244

    瀏覽量

    168942
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    3972

    瀏覽量

    132964
收藏 人收藏

    評論

    相關(guān)推薦

    可編程邏輯器件

    數(shù)據(jù)處理和存儲,以及到儀器儀表、電信和數(shù)字信號處理等。被應(yīng)用的很到位!可編程邏輯器件在設(shè)計(jì)過程中為客戶提供了更大的靈活性,因?yàn)閷τ?b class='flag-5'>可編程邏輯器件來說,設(shè)計(jì)反復(fù)只需要簡單地改變編程文件就
    發(fā)表于 04-15 10:02

    數(shù)字電子技術(shù)-- 可編程邏輯器件

    數(shù)字電子技術(shù)-- 可編程邏輯器件[hide][/hide]
    發(fā)表于 03-05 10:51

    數(shù)字電子技術(shù)--可編程邏輯器件

    數(shù)字電子技術(shù)--可編程邏輯器件[hide][/hide]
    發(fā)表于 05-01 22:29

    怎么采用可編程邏輯器件設(shè)計(jì)數(shù)字系統(tǒng)?

    本文以乘法器的設(shè)計(jì)為例,來說明采用可編程邏輯器件設(shè)計(jì)數(shù)字系統(tǒng)的方法。
    發(fā)表于 04-29 06:22

    PLD可編程邏輯器件

    ,足以滿足設(shè)計(jì)一般的數(shù)字系統(tǒng)的需要。目前常用EEPROM,CPLD,F(xiàn)PGA。 PLA,PAL,GAL是早期的可編程器件,已經(jīng)淘汰。可編程邏輯器件PLD(Programmable Lo
    發(fā)表于 07-22 09:05

    可編程邏輯器件設(shè)計(jì)

    可編程邏輯器件設(shè)計(jì) (264頁,nlc格式)
    發(fā)表于 03-25 16:41 ?66次下載

    可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書

    可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書 《可編程邏輯器件基礎(chǔ)及應(yīng)用》是一門側(cè)重掌握可編程邏輯器件的基本結(jié)構(gòu)和原理的課程。重點(diǎn)是使學(xué)生掌握基于可編程
    發(fā)表于 03-24 14:22 ?29次下載

    什么是PLD(可編程邏輯器件)

    什么是PLD(可編程邏輯器件) PLD是可編程邏輯器件(Programable Logic Device)的簡稱,F(xiàn)PGA是現(xiàn)場可編程門陣列(Field Programable Gate Array)
    發(fā)表于 06-20 10:32 ?2.3w次閱讀
    什么是PLD(<b class='flag-5'>可編程邏輯器件</b>)

    基于可編程邏輯器件數(shù)字電路設(shè)計(jì)

    基于可編程邏輯器件數(shù)字電路設(shè)計(jì)  0 引 言   可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行
    發(fā)表于 11-16 10:46 ?1571次閱讀
    基于<b class='flag-5'>可編程邏輯器件</b>的<b class='flag-5'>數(shù)字</b>電路設(shè)計(jì)

    EDA技術(shù)與應(yīng)用(可編程邏輯器件)

    7.1 可編程邏輯器件的基本原理 7.2 可編程邏輯器件的設(shè)計(jì)技術(shù) 7.3 可編程邏輯器件編程與配置
    發(fā)表于 05-23 10:46 ?142次下載
    EDA技術(shù)與應(yīng)用(<b class='flag-5'>可編程邏輯器件</b>)

    數(shù)字電子技術(shù)--可編程邏輯器件

    數(shù)字電子技術(shù)--可編程邏輯器件
    發(fā)表于 12-12 22:07 ?0次下載

    數(shù)字電子技術(shù)--可編程邏輯器件

    數(shù)字電子技術(shù)-- 可編程邏輯器件
    發(fā)表于 12-12 22:07 ?0次下載

    可編程邏輯器件(書皮)

    可編程邏輯器件(書皮)
    發(fā)表于 07-10 14:34 ?0次下載

    可編程邏輯器件的分類有哪些

    可編程邏輯器件(PLD)是20世紀(jì)70年代發(fā)展起來的一種新型邏輯器件,是目前數(shù)字系統(tǒng)設(shè)計(jì)的主要硬件
    發(fā)表于 06-10 17:52 ?2.8w次閱讀

    可編程邏輯器件EPLD是如何設(shè)計(jì)的

    可編程邏輯器件(Electrically Programmable Logic Device,EPLD)是指采用電信號的可擦可編程邏輯器件。
    發(fā)表于 08-22 18:12 ?1236次閱讀