0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用FPGA技術(shù)如何設(shè)計(jì)OQPSK解調(diào)器

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-10-08 09:25 ? 次閱讀

1 引言

交錯(cuò)正交相移鍵控(OQPSK)是繼QPSK之后發(fā)展起來的一種恒包絡(luò)數(shù)字調(diào)制技術(shù),是QPSK的一種改進(jìn)形式,也稱為偏移四相相移鍵控(offset-QPSK),有時(shí)又稱為參差四相相移鍵控(SQPSK)或者雙二相相移鍵控(Double-QPSK)等。它和QPSK有同樣的相位關(guān)系,也是把輸入碼流分成兩路,然后進(jìn)行正交調(diào)制。與普通的QPSK比較,交錯(cuò)正交相移鍵控的同相與正交兩支路的數(shù)據(jù)流在時(shí)間上相互錯(cuò)開了半個(gè)碼元周期,而不像QPSK那樣I、Q兩個(gè)數(shù)據(jù)流在時(shí)間上是一致的(即碼元的沿是對(duì)齊的)。OQPSK信號(hào)中,I(同相)、Q(正交)兩個(gè)數(shù)據(jù)流,每次只有其中一個(gè)可能發(fā)生極性轉(zhuǎn)換。所以每當(dāng)一個(gè)新的輸入比特進(jìn)入調(diào)制器的I或Q信道時(shí),輸出的OQPSK信號(hào)中只有0°、±90°三個(gè)相位跳變值,而根本不可能出現(xiàn)180°相位跳變。所以頻帶受限OQPSK的信號(hào)包絡(luò)起伏比頻帶受限QPSK的信號(hào)小,經(jīng)限幅放大后頻帶展寬得少,故OQPSK性能優(yōu)于QPSK。

本設(shè)計(jì)中OQPSK解調(diào)器接收端接收的信號(hào)是10.7MHz已調(diào)信號(hào),按照軟件無線電的設(shè)計(jì)思想,先進(jìn)行計(jì)算機(jī)的模擬仿真,充分利用FPGA的特點(diǎn),成功實(shí)現(xiàn)了對(duì)的10.7MHz的OQPSK信號(hào)差分解調(diào)。解調(diào)器的技術(shù)指標(biāo)為:解調(diào)器輸出碼:256 kb/s 、TTL電平;解調(diào)器輸出時(shí)鐘:256 KHz 、占空比50%。

2解調(diào)器的設(shè)計(jì)與FPGA實(shí)現(xiàn)

2.1總體方案設(shè)計(jì)

解調(diào)器前端的載波恢復(fù)部分采用分離元件實(shí)現(xiàn),這里不做詳細(xì)介紹,大家可以參考經(jīng)典鎖相環(huán)電路進(jìn)行設(shè)計(jì)。位時(shí)鐘信號(hào)可以由I路信號(hào)提取也可以由Q路信號(hào)來提取,本設(shè)計(jì)中由I路信號(hào)來提取。并串變換之后就完成了信號(hào)的解調(diào)。后邊的HDB3編碼是為了便于傳輸和其他處理,比如解調(diào)后的信號(hào)送計(jì)算機(jī)處理等等。

2.2位時(shí)鐘恢復(fù)電路的設(shè)計(jì)

位時(shí)鐘恢復(fù)電路由高穩(wěn)定度振蕩器(晶振)、分頻器、相位比較器控制器所組成。其中,控制器包括扣除門、附加門和“或門”。高穩(wěn)定度振蕩器產(chǎn)生的信號(hào)經(jīng)整形電路變成周期性脈沖,然后經(jīng)控制器再送入分頻器,輸出位同步脈沖序列。若接收碼元的速率為F(波特),則要求位同步脈沖的重復(fù)速率也為F(赫)。這里,晶體的振蕩頻率設(shè)計(jì)在nF(赫),由晶振輸出經(jīng)整形得到重復(fù)頻率為nF(赫)的窄脈沖,經(jīng)扣除門、或門并n次分頻后,就可得重復(fù)頻率為F(赫)的位同步信號(hào)。如果接收端晶振輸出經(jīng)n次分頻后,不能準(zhǔn)確地和收到的碼元同頻同相,這時(shí)就要根據(jù)相位比較器輸出的誤差信號(hào),通過控制器對(duì)分頻器進(jìn)行調(diào)整。調(diào)整的原理是當(dāng)分頻器輸出的位同步脈沖超前于接收碼元的相位時(shí),相位比較器送出一超前脈沖,加到扣除門(常開)的禁止端,扣除一個(gè)a路脈沖,這樣,分頻器輸出脈沖的相位就推后1/n周期(3600/n);若分頻器輸出的位同步脈沖相位滯后于接收碼元的相位,晶振的輸出整形后除a路脈沖加于扣除門外,同時(shí)還有與a路相位相差1800的b路脈沖序列加于附加門。附加門在不調(diào)整時(shí)是封閉的,對(duì)分頻器的工作不起作用。當(dāng)位同步脈沖相位滯后時(shí),相位比較器送出一滯后脈沖,加于附加門,使b路輸出的一個(gè)脈沖通過“或門”,插入在原a路脈沖之間,使分頻器的輸入端添加了一個(gè)脈沖。于是,分頻器的輸出相位就提前1/n周期。經(jīng)這樣的反復(fù)調(diào)整相位,即實(shí)現(xiàn)了位同步。

接收碼元的相位可以從基帶信號(hào)的過零點(diǎn)提取(它代表碼元的起始相位),而對(duì)數(shù)字信號(hào)進(jìn)行微分就可獲得過零點(diǎn)的信息。其中codein輸入端輸入的是I路信號(hào),clkin輸入的是32.0867M的時(shí)鐘信號(hào),Clkout輸出同步信號(hào)。FredivN分頻器的分頻倍數(shù)為64倍。

其中codein輸入端輸入的是I路信號(hào),clkin輸入的是32.0867M的時(shí)鐘信號(hào),Clkout輸出同步信號(hào)。FredivN分頻器的分頻倍數(shù)為64倍。

2.3 差分譯碼電路的設(shè)計(jì)

差分譯碼完成的功能就是把相對(duì)碼變?yōu)榻^對(duì)碼。絕對(duì)碼是以基帶信號(hào)碼元的電平直接表示數(shù)字信息。如高電平表示“1”,低電平表示“0”;相對(duì)碼(差分碼)是用基帶信號(hào)碼元的電平相對(duì)前一碼元的電平有無變化來表示數(shù)字信息的,假若相對(duì)電平有跳變表示“1”,無跳變表示“0”,由于初始參考電平有兩種可能,因此相對(duì)碼也有兩種波形,但是不論是那種形式解碼方式都是一樣的?,F(xiàn)假設(shè){an}和{bn}分別表示絕對(duì)碼和相對(duì)碼序列,則差分譯碼器的功能可表示為:an =bn bn-1,其中 表示模二加。


其中b為相對(duì)碼,a為絕對(duì)碼,clkin為為同步信號(hào)時(shí)鐘。

2.4 并串變換電路的設(shè)計(jì)

A、B兩路128kb/s的并行輸入信號(hào)分別接到數(shù)據(jù)選擇器74153的兩個(gè)數(shù)據(jù)輸入端,其中B路信號(hào)落后A路信號(hào)半個(gè)碼元周期。256KHz的位同步信號(hào)經(jīng)分頻為128KHz作為數(shù)據(jù)選擇器的一路地址選擇信號(hào),另一路地址選擇信號(hào)接地。這樣數(shù)據(jù)選擇器輸出為A、B兩路信號(hào)的并路信號(hào),即A1、B1、A2、B2、A3、B3……,速率為256kb/s。

2.5 HDB3編碼器的設(shè)計(jì)

2.5.1編碼規(guī)則

HDB3碼是AMI碼的改進(jìn)型,稱為三階高密度雙極性碼.他克服了AMI碼的長(zhǎng)連0串現(xiàn)象.

HDB3碼的編碼規(guī)則:

① 將消息代碼變換成AMI碼;

② 檢查AMI碼中的連0情況,當(dāng)無4個(gè)或4個(gè)以上連0串時(shí),則保持AMI碼的形式不變;
若出現(xiàn)4個(gè)或4個(gè)以上連0串時(shí),則將1后的第四個(gè)0變?yōu)榕c前一非0符號(hào)(+1或-1)同極性的符號(hào),用V表示(+1記為+V,-1記為-V).

③ 檢查相鄰V符號(hào)間的非0符號(hào)的個(gè)數(shù)是否為偶數(shù),若為偶數(shù),則再當(dāng)前的V符號(hào)的前

一非0符號(hào)后的第一個(gè)0變?yōu)?B或-b符號(hào),且b的極性與前一非0符號(hào)的極性相反,并使后面的非0符號(hào)從V符號(hào)開始再交替變化.

2.5.2建模思想

本設(shè)計(jì)沒有象其他設(shè)計(jì)那樣將插V補(bǔ)B分開實(shí)現(xiàn),而是通過變量的設(shè)置將兩個(gè)功能一起實(shí)行。

首先判斷前面已存在非0符號(hào)的極性,用以判斷后面非0符號(hào)的極性。同時(shí)通過變量flag的狀態(tài)判斷前面是否已經(jīng)插V,若已經(jīng)插V則再通過變量H的狀態(tài)判斷兩個(gè)V之間的非0符號(hào)的個(gè)數(shù),為偶數(shù)且后面連續(xù)輸入4個(gè)以上連0時(shí)則插B,為奇數(shù)時(shí)則不插B。若尚未插V則不補(bǔ)B。插V和插B的功能由兩個(gè)3位移位寄存器的強(qiáng)制輸出實(shí)現(xiàn),當(dāng)不需要插V和B的時(shí)候則移位寄存器順序輸出。

本設(shè)計(jì)在實(shí)現(xiàn)過程中將插入的V和B根據(jù)需要直接由+1和-1表示,省去了其他程序中先插入V和B然后再判斷極性的過程。輸出部分由兩路表示,當(dāng)aout和bout分別為0和1時(shí)表示輸出-1,為1和0時(shí)表示輸出+1,為0和0時(shí)表示輸出0。限于篇幅這里就不給出程序清單。

3 部分試驗(yàn)結(jié)果

系統(tǒng)加入調(diào)制部分后的仿真結(jié)果如下圖7所示。其中indata為調(diào)制器的輸入信號(hào),DATAOUT為解調(diào)輸出,outa2和outb2為DATAOUT的HDB3編碼結(jié)果。OUTCLK為最后的輸出時(shí)鐘。

4 結(jié)論

隨著FPGA技術(shù)的發(fā)展,大規(guī)模FPGA的容量在不斷增大,價(jià)格不斷下降,這使得集成復(fù)雜的算法成為可能。用它將實(shí)現(xiàn)連續(xù)相位OQPSK解調(diào)所需的大部分功能封裝于其中,將有利于通信系統(tǒng)實(shí)現(xiàn)小型化和集成化,并可提高系統(tǒng)的穩(wěn)定性。另外,由于FPGA器件具有可編程性,可以很方便地進(jìn)行系統(tǒng)升級(jí)和修改,以滿足不同應(yīng)用場(chǎng)合的需要。憂無線SOC開發(fā)平臺(tái)豪華的單片機(jī)開發(fā)系統(tǒng)S3C44B0 ARM7 開發(fā)板無憂S3C2410 ARM9開發(fā)板單片機(jī)以太網(wǎng)開發(fā)板Mini ARM Debugger無憂單片機(jī)實(shí)驗(yàn)開發(fā)板無憂單片機(jī)學(xué)習(xí)板 無憂無線nRF-9E5模塊。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21620

    瀏覽量

    601238
  • 解調(diào)器
    +關(guān)注

    關(guān)注

    0

    文章

    285

    瀏覽量

    25775
  • 計(jì)算機(jī)
    +關(guān)注

    關(guān)注

    19

    文章

    7360

    瀏覽量

    87632
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    解調(diào)器

    昨天介紹的混頻一樣都是屬于通信類使用的。是從調(diào)制產(chǎn)生的振蕩或波中恢復(fù)原調(diào)制信號(hào)的器件。其應(yīng)用學(xué)科:通信科技和通信原理與基本技術(shù)?;旧虾突祛l部分相似。但作用卻是不一樣的。第一,解調(diào)器
    發(fā)表于 04-30 17:29

    LoRa?調(diào)制解調(diào)器相關(guān)設(shè)計(jì)操作

    今天繼上次跟大家說的SX1276/77/78的概要后,說下有關(guān)LoRa?調(diào)制解調(diào)器相關(guān)設(shè)計(jì)操作。好了,不說廢話直接進(jìn)入主題。LoRa?調(diào)制解調(diào)器LoRa?調(diào)制解調(diào)器采用擴(kuò)頻調(diào)制和前向糾
    發(fā)表于 08-03 15:11

    一種基于FPGA的全數(shù)字短波解調(diào)器設(shè)計(jì)

    摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對(duì)現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點(diǎn)是將系統(tǒng)中的模擬電路壓縮到最小。短波信號(hào)在前端經(jīng)過模數(shù)轉(zhuǎn)換
    發(fā)表于 07-02 07:35

    如何利用FPGA技術(shù)實(shí)現(xiàn)數(shù)字式頻分多路副載波解調(diào)器的設(shè)計(jì)?

    求大佬分享利用FPGA技術(shù)實(shí)現(xiàn)的數(shù)字式頻分多路副載波解調(diào)器設(shè)計(jì)?
    發(fā)表于 04-08 06:52

    全數(shù)字QAM解調(diào)器方案采用了載波相位和符號(hào)定時(shí)的聯(lián)合估計(jì)環(huán)——基于FPGA的同步電路設(shè)計(jì)與實(shí)現(xiàn)研究 精選資料分享

    FPGA開發(fā)環(huán)境中實(shí)現(xiàn)了QAM 信號(hào)的全數(shù)字化解調(diào),并進(jìn)行仿真。該全數(shù)字QAM解調(diào)器方案采用了載波相位和符號(hào)定時(shí)的...
    發(fā)表于 07-27 06:38

    基于FPGAOQPSK解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)

    根據(jù)軟件無線電的思想,以FPGA 器件為核心實(shí)現(xiàn)了OQPSK解調(diào),大部分功能由FPGA 內(nèi)部資源來實(shí)現(xiàn)。整個(gè)設(shè)計(jì)以Altera 公司可編程邏輯芯片F(xiàn)LEX 10K 系列芯片為核心實(shí)
    發(fā)表于 09-08 14:21 ?38次下載

    一種全數(shù)字BPSK解調(diào)器的設(shè)計(jì)與FPGA實(shí)現(xiàn)

    介紹一種全數(shù)字BPSK 解調(diào)器的設(shè)計(jì)及FPGA 實(shí)現(xiàn)。該解調(diào)器采用前向開環(huán)的結(jié)構(gòu)實(shí)現(xiàn)載波同步,與傳統(tǒng)的閉環(huán)反饋結(jié)構(gòu)相比,該解調(diào)器具有同步速度
    發(fā)表于 12-19 15:57 ?52次下載

    基于FPGA的MSK調(diào)制解調(diào)器設(shè)計(jì)與應(yīng)用

    提出了一種基于FPGA 的數(shù)字MSK 調(diào)制解調(diào)器設(shè)計(jì)方法,應(yīng)用VHDL 語言進(jìn)行了模塊設(shè)計(jì)和時(shí)序仿真。硬件部分在Altera 公司 EP2C15AF256C8N FPGA 上實(shí)現(xiàn)。結(jié)果表明,數(shù)字MSK調(diào)制
    發(fā)表于 01-25 14:29 ?53次下載

    一種全數(shù)字BPSK解調(diào)器的設(shè)計(jì)與FPGA實(shí)現(xiàn)

    介紹一種全數(shù)字BPSK解調(diào)器的設(shè)計(jì)及FPGA實(shí)現(xiàn)。該解調(diào)器采用前向開環(huán)的結(jié)構(gòu)實(shí)現(xiàn)載波同步,與傳統(tǒng)的閉環(huán)反饋結(jié)構(gòu)相比,該解調(diào)器具有同步速度快,
    發(fā)表于 07-21 17:34 ?47次下載

    基于FPGA的MSK調(diào)制解調(diào)器設(shè)計(jì)與應(yīng)用

    基于FPGA的MSK調(diào)制解調(diào)器設(shè)計(jì)與應(yīng)用 Designing and Application of MSK Modulator and Demodulator basade on FPGA(常州工學(xué)院電子信息與電氣工程學(xué)
    發(fā)表于 10-19 09:49 ?3048次閱讀
    基于<b class='flag-5'>FPGA</b>的MSK調(diào)制<b class='flag-5'>解調(diào)器</b>設(shè)計(jì)與應(yīng)用

    認(rèn)知無線電中自適應(yīng)調(diào)制解調(diào)器FPGA實(shí)現(xiàn)

    在無線電中,分析調(diào)制解調(diào)器的轉(zhuǎn)換作用和,認(rèn)知無線電中自適應(yīng)調(diào)制解調(diào)器FPGA實(shí)現(xiàn)。
    發(fā)表于 10-13 16:44 ?45次下載
    認(rèn)知無線電中自適應(yīng)調(diào)制<b class='flag-5'>解調(diào)器</b>的<b class='flag-5'>FPGA</b>實(shí)現(xiàn)

    基于FPGA的全新數(shù)字化PCM中頻解調(diào)器設(shè)計(jì)

    為了對(duì)中頻PCM信號(hào)進(jìn)行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計(jì)方法。在實(shí)現(xiàn)過程中,采用大規(guī)模的FPGA芯片對(duì)位幀同步進(jìn)行了融
    發(fā)表于 03-05 17:51 ?58次下載
    基于<b class='flag-5'>FPGA</b>的全新數(shù)字化PCM中頻<b class='flag-5'>解調(diào)器</b>設(shè)計(jì)

    基于FPGA的BPSK調(diào)制與解調(diào)器設(shè)計(jì)

    本文設(shè)計(jì)實(shí)現(xiàn)了一種新型的BPSK信號(hào)調(diào)制解調(diào)器,利用m序列的隨機(jī)性來產(chǎn)生輸入基帶信號(hào),詳細(xì)介紹了基于FPGA的BPSK信號(hào)調(diào)制解調(diào)器的設(shè)計(jì)方法,提供了VHDL源代碼在Quartus II環(huán)境下的仿真
    發(fā)表于 03-31 15:06 ?71次下載
    基于<b class='flag-5'>FPGA</b>的BPSK調(diào)制與<b class='flag-5'>解調(diào)器</b>設(shè)計(jì)

    調(diào)制解調(diào)器和adsl有什么區(qū)別_調(diào)制解調(diào)器和adsl對(duì)比解析

    ADSL和調(diào)制解調(diào)器是兩種不同的概念,ADSL是一種技術(shù),而調(diào)制解調(diào)器是一種設(shè)備,調(diào)制解調(diào)器只是實(shí)現(xiàn)了ADSL技術(shù)的一種設(shè)備,ADSL用的貓
    發(fā)表于 01-30 11:51 ?9647次閱讀

    如何使用FPGA設(shè)計(jì)與實(shí)現(xiàn)一種全數(shù)字BPSK解調(diào)器

    介紹一種全數(shù)字BPSK 解調(diào)器的設(shè)計(jì)及FPGA 實(shí)現(xiàn)。該解調(diào)器采用前向開環(huán)的結(jié)構(gòu)實(shí)現(xiàn)載波同步,與傳統(tǒng)的閉環(huán)反饋結(jié)構(gòu)相比,該解調(diào)器具有同步速度
    發(fā)表于 12-13 17:56 ?14次下載