0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎樣使用CPLD實(shí)現(xiàn)DSP芯片與背板VME總線之間的高速數(shù)據(jù)傳輸連接

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-10-08 08:33 ? 次閱讀

1 引言

CPLD是一種用戶可以根據(jù)自行需要而自己能夠設(shè)計(jì)構(gòu)造其邏輯功能的數(shù)字集成電路系統(tǒng),實(shí)現(xiàn)了硬件設(shè)計(jì)的軟件化。CPLD具有豐富的可編程I/O引腳,具有在系統(tǒng)可編程( In System programmability)、使用方便靈活的的特點(diǎn);近年來(lái), CPLD器件成本不斷下降,集成密度、速度和性能大幅度提高,一個(gè)芯片就可以實(shí)現(xiàn)一個(gè)復(fù)雜的數(shù)字電路系統(tǒng);再加上使用方便的開(kāi)發(fā)工具,使用CPLD器件可以極大地縮短產(chǎn)品開(kāi)發(fā)周期,給設(shè)計(jì)、修改帶來(lái)很大方便。CPLD成為一種可優(yōu)化硬件電路設(shè)計(jì)且具競(jìng)爭(zhēng)力的產(chǎn)品。

ALTERA 公司不僅提供大規(guī)模的CPLD 和FPGA 器件, 同時(shí)也提供一套十分有特色的綜合工具M(jìn)AXPLU S- II, 設(shè)計(jì)者既可以使用原理圖輸入, 也可以使用文本輸入方式, 更可以二者混合輸入。從編譯、綜合、布線到仿真、下載一氣呵成, 十分方便。

TMS320C6713是TI公司在TMS320C6711的基礎(chǔ)上推出的新一代浮點(diǎn)DSP芯片,它可以在255MHz的時(shí)鐘頻率下實(shí)現(xiàn)1800MIPS/1350MFLOPS的定點(diǎn)和浮點(diǎn)運(yùn)算,極大程度上滿足了高速數(shù)據(jù)采集與實(shí)時(shí)控制系統(tǒng)對(duì)信號(hào)處理速度的要求。作為下位機(jī)使用時(shí),它可通過(guò)主機(jī)口HPI與各種不同類(lèi)型的上位機(jī)連接。

本文將給出如何使用ALTERA 公司的CPLD 器件EPM7128AE-144實(shí)現(xiàn)DSP的HPI口和背板的VME總線之間的連接方法。

2 TMS320C6713的HPI

2.1 TMS320C6713HPI口的接口信號(hào)

TMS320C6713的HPI口是一個(gè)16位寬的并行端口。上位機(jī)掌管該端口的主控權(quán),可通過(guò)HPI直接訪問(wèn)TMS320C6713的存儲(chǔ)空間和外圍設(shè)備。表1總結(jié)了TMS320C6713HPI的接口信號(hào)的基本特征。

下面對(duì)它們的具體工作方式進(jìn)行說(shuō)明。

(1)HD[15-0]可以看作數(shù)據(jù)地址的共用總線,通過(guò)HD[15-0]傳送的數(shù)據(jù)包括控制積存器的設(shè)置值、初始化的訪問(wèn)地址以及要傳輸?shù)臄?shù)據(jù)。

(2)HCNTL[1-0]信號(hào)控制當(dāng)前訪問(wèn)的是HPI的哪一個(gè)寄存器,還提供了一個(gè)對(duì)HPI數(shù)據(jù)寄存器(HPID)進(jìn)行自增的訪問(wèn)方式。表2給出了HCNTL[1-0]控制信號(hào)功能。

(3)HHWIL的作用是表明區(qū)分HD[15-0]上傳輸?shù)氖?2位數(shù)據(jù)中的高16位還是低16位。

(4)#HAS信號(hào)用于復(fù)用地址數(shù)據(jù)總線的主機(jī)。

(5)#HCS、#HDS1和#HDS2信號(hào)在片內(nèi)組合為一個(gè)低有效的#HSTROBE信號(hào),它的作用是:讀取時(shí)#HSTROBE信號(hào)的下降沿鎖存輸入HPI的控制信號(hào),寫(xiě)入時(shí)其下降沿和讀取時(shí)作用相同,上升沿則鎖存寫(xiě)入的數(shù)據(jù)。

(6)#HRDY信號(hào)表明HPI是否已準(zhǔn)備好傳輸數(shù)據(jù),作用是在接口時(shí)序上插入等待狀態(tài)。

TMS320C6713HPI中用三個(gè)寄存器來(lái)完成主設(shè)備和CPU通信,他們是HPI數(shù)據(jù)寄存器(HPID)、HPI地址寄存器(HPIA)、HPI控制寄存器(HPIC)。HPID中存放的是主機(jī)從TMS320C6713存儲(chǔ)空間中寫(xiě)入的數(shù)據(jù)。HPIA中存放的是主機(jī)訪問(wèn)TMS320C6713存儲(chǔ)空間的地址。HPIC中存放的是TMS320C6713的控制信息,其高16位和低16位內(nèi)容相同。

3 設(shè)計(jì)實(shí)現(xiàn)

實(shí)際上, 整個(gè)CPLD 設(shè)計(jì)的主要任務(wù)也是圍繞這幾個(gè)信號(hào)的設(shè)計(jì)展開(kāi)的。

用VHDL實(shí)現(xiàn)CPLD的內(nèi)部邏輯實(shí)現(xiàn),VHDL 是用來(lái)描述從抽象到具體硬件級(jí)別的工業(yè)標(biāo)準(zhǔn)語(yǔ)言, 并已成為一種通用的硬件設(shè)計(jì)交換媒介。。VHDL硬件描述語(yǔ)言設(shè)計(jì)方法其靈活性、可移植性都是非常好的,在對(duì)設(shè)計(jì)的仿真方面同圖形化硬件描述方法一樣都是非常優(yōu)秀的,設(shè)計(jì)效率在大規(guī)模設(shè)計(jì)中將明顯高于原理圖設(shè)計(jì)。

部分VHDL程序如下:

has 《=‘1’;

hrw 《=crw;

hcntl0 《=ca2;

hcntl1 《=ca3;

hds1 《=‘1’;

hds2 《=cis and hrdy;

cirq1《=hint;

ca_l 《=ca16&ca15&ca14;

ca_m 《= ca5&ca4;

p1:process (ca_l,ca_m)

begin

case ca_m is

when “00”=》ec《=“1110”;

when “01”=》ec《=“1101”;

when “10”=》ec《=“1011”;

when “11”=》ec《=“0111”;

when others =》ec《=“1111”;

end case;

hcs 《=ec(0);

end process p1;

具體的設(shè)計(jì)思路如下:本設(shè)計(jì)中,因?yàn)檫€有其他板內(nèi)部件需要選擇,所以采用地址的4和5譯碼來(lái)控制HCS,當(dāng)為“00”時(shí)HCS有效。設(shè)計(jì)時(shí)將HDS1 固定接高電平, 并由IS和HRDY信號(hào)產(chǎn)生邏輯來(lái)控制HDS2 信號(hào)。當(dāng)HRDY處于無(wú)效狀態(tài)(即HPI 端口未準(zhǔn)備就緒) 時(shí), HDS2 信號(hào)不變,不采樣任何信號(hào);而當(dāng)HRDY有效時(shí), HDS2 信號(hào)同IS 信號(hào)保持一致, 并在IS 的下降沿采樣控制信號(hào),在上升沿采樣數(shù)據(jù)信號(hào)。在一次傳輸開(kāi)始之前和結(jié)束之后, HDS2 都要保持為高電平??捎肏DS2 作為時(shí)鐘輸入的兩分頻電路來(lái)產(chǎn)生HHWIL ; HCNTL[ 0 : 1] 接兩根地址線,以便由上層驅(qū)動(dòng)程序來(lái)控制對(duì)HPI 口內(nèi)部不同寄存器的訪問(wèn), 并由CR/W來(lái)產(chǎn)生HR/ W信號(hào)。

4 結(jié)束語(yǔ)

VHDL程序仿真成功后后,通過(guò)PC并口下載到ALTERA公司的芯片EPM7128AE-144,先進(jìn)的EDA工具可以減少設(shè)計(jì)周期和開(kāi)發(fā)費(fèi)用,通過(guò)功能和時(shí)序仿真,可以降低設(shè)計(jì)風(fēng)險(xiǎn)。同時(shí),CPLD的在線可編程特性使得修改設(shè)計(jì)相當(dāng)容易。本設(shè)計(jì)應(yīng)用于蘭州重離子加速器冷卻儲(chǔ)存環(huán)的控制系統(tǒng)中。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    552

    文章

    7960

    瀏覽量

    347990
  • 芯片
    +關(guān)注

    關(guān)注

    453

    文章

    50254

    瀏覽量

    421130
  • 集成電路
    +關(guān)注

    關(guān)注

    5379

    文章

    11331

    瀏覽量

    360502
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FPGA和DSP的1394b雙向數(shù)據(jù)傳輸系統(tǒng)

    芯片必須通過(guò)PCI總線接口與FPGA進(jìn)行相連,實(shí)現(xiàn)數(shù)據(jù)傳輸。如果只用FPGA和DSP來(lái)
    發(fā)表于 05-14 12:35

    基于FPGA的高速LVDS數(shù)據(jù)傳輸

    FPGA與專(zhuān)用芯片(比如AD/DA)之間高速LVDS數(shù)據(jù)傳輸.本人非常熟悉AD接口,包括高速并行AD、串行AD,比如ADS5474,LTC
    發(fā)表于 03-01 18:47

    用FPGA實(shí)現(xiàn)DSP局部總線VME總線接口設(shè)計(jì)

    領(lǐng)域。本文基于雷達(dá)實(shí)時(shí)信號(hào)處理的需要,用FPGA實(shí)現(xiàn)了多DSP信號(hào)處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計(jì)算機(jī)進(jìn)行通信的接口設(shè)計(jì)。 2
    發(fā)表于 04-22 07:00

    可以通過(guò)微網(wǎng)格設(shè)計(jì)實(shí)現(xiàn)高速數(shù)據(jù)傳輸嗎?

    嗨,我們可以通過(guò)微網(wǎng)格設(shè)計(jì)實(shí)現(xiàn)高速數(shù)據(jù)傳輸嗎?我正在使用Microlaze連接Aurora(3.125 Gbps)。數(shù)據(jù)正在轉(zhuǎn)移,這在con
    發(fā)表于 08-26 14:35

    CPLD在通信數(shù)據(jù)傳輸中的應(yīng)用是什么?

    CPLD程序如何去實(shí)現(xiàn)?CPLD在通信數(shù)據(jù)傳輸中的應(yīng)用是什么?
    發(fā)表于 05-25 06:53

    基于DSP與PC機(jī)的PCI總線高速數(shù)據(jù)傳輸資料解析,不看肯定后悔

    基于DSP與PC機(jī)的PCI總線高速數(shù)據(jù)傳輸資料解析,不看肯定后悔
    發(fā)表于 06-03 06:47

    如何正確實(shí)現(xiàn)EndDevice和Coordinator之間數(shù)據(jù)傳輸?

    無(wú)法將數(shù)據(jù)從Coordinator傳輸到EndDevice。雖然模板提供了數(shù)據(jù)傳輸的功能,但它并沒(méi)有告訴我如何以及在哪里調(diào)用該功能。所以我需要你幫助告訴我如何正確實(shí)現(xiàn)EndDevice
    發(fā)表于 03-24 08:38

    CPLD實(shí)現(xiàn)DSP背板VME總線之間連接

    介紹了采用CPLD 實(shí)現(xiàn)DSP 芯片TMS320C6713 和背板VME
    發(fā)表于 08-15 08:39 ?51次下載

    PCI總線高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

    本文通過(guò)一套數(shù)據(jù)采集卡的設(shè)計(jì)介紹了PCI 總線數(shù)據(jù)傳輸的基本過(guò)程,給出了系統(tǒng)整體設(shè)計(jì)方案和PCI 接口通信方式及驅(qū)動(dòng)程序實(shí)現(xiàn),并著重討論了PCI 數(shù)
    發(fā)表于 09-21 10:19 ?34次下載

    CPLD實(shí)現(xiàn)DSP與PLX9054之間連接

    摘要: 介紹了利用CPLD實(shí)現(xiàn)DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間
    發(fā)表于 06-20 13:12 ?1392次閱讀
    用<b class='flag-5'>CPLD</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>DSP</b>與PLX9054<b class='flag-5'>之間</b>的<b class='flag-5'>連接</b>

    基于DSP的USB數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

    基于DSP的USB數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì) 引 言   由于DSP芯片的不斷發(fā)展,以及它處理數(shù)據(jù)速度快、處理
    發(fā)表于 11-20 10:50 ?1308次閱讀
    基于<b class='flag-5'>DSP</b>的USB<b class='flag-5'>數(shù)據(jù)傳輸</b>系統(tǒng)設(shè)計(jì)

    基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

    基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì) 隨著電子技術(shù)的高速發(fā)展,越來(lái)越多的信號(hào)處理系統(tǒng),需要高速數(shù)據(jù)采集和大吞吐量的
    發(fā)表于 12-01 09:41 ?2140次閱讀
    基于FPDP的<b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b>系統(tǒng)設(shè)計(jì)

    SOPC實(shí)現(xiàn)的PCI總線高速數(shù)據(jù)傳輸系統(tǒng)

    本文提出一種采用可編程片上系統(tǒng)SOPC實(shí)現(xiàn)偵察接收機(jī)PCI總線高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)方案。
    發(fā)表于 02-10 11:20 ?1461次閱讀
    SOPC<b class='flag-5'>實(shí)現(xiàn)</b>的PCI<b class='flag-5'>總線</b><b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b>系統(tǒng)

    基于DSP和USB2_0高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)

    基于DSP和USB2_0高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)
    發(fā)表于 10-19 14:44 ?7次下載
    基于<b class='flag-5'>DSP</b>和USB2_0<b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b>系統(tǒng)的設(shè)計(jì)

    基于FPGA的VME總線和CAN總線之間傳輸轉(zhuǎn)換方案設(shè)計(jì)

    為了擴(kuò)展VME總線和CAN總線的應(yīng)用范圍,充分利用兩種總線的不同傳輸特點(diǎn),采用了模塊設(shè)計(jì)方法,提出一種基于FPGA和MCU的
    發(fā)表于 07-17 10:11 ?3685次閱讀
    基于FPGA的<b class='flag-5'>VME</b><b class='flag-5'>總線</b>和CAN<b class='flag-5'>總線</b><b class='flag-5'>之間</b>的<b class='flag-5'>傳輸</b>轉(zhuǎn)換方案設(shè)計(jì)