0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

電子設(shè)計 ? 作者:電子設(shè)計 ? 2018-10-07 10:58 ? 次閱讀

隨著可編程邏輯器件的不斷進步和發(fā)展,FPGA嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質(zhì)量監(jiān)測系統(tǒng)中信號采集模塊控制器的IP核,是采用硬件描述語言來實現(xiàn)的。首先它是以ADS8364芯片為控制對象,結(jié)合實際電路,將6通道同步采樣的16位數(shù)據(jù)存儲到FIFO控制器。當FIFO控制器存儲一個周期的數(shù)據(jù)后,產(chǎn)生一個中斷信號,由PowerPC對其進行高速讀取。這樣能夠減輕CPU的負擔(dān),不需要頻繁地對6通道的采樣數(shù)據(jù)進行讀取,節(jié)省了CPU運算資源。

1 ADS8364芯片的原理與具體應(yīng)用

A/D轉(zhuǎn)換芯片ADS8364是TI公司推出的專為高速同步數(shù)據(jù)采集系統(tǒng)設(shè)計的高速度、低功耗、6通道(三相電壓、三相電流)同步采樣的16位A/D轉(zhuǎn)換芯片。采用模擬和數(shù)字分別供電,在模擬輸入端,有模擬參考電壓輸入、輸出引腳和信號六通道正反相輸入引腳;在數(shù)字端,主要包括控制ADS8364的讀/寫、復(fù)位、片選引腳和轉(zhuǎn)換結(jié)果輸出總線。

ADS8364芯片的轉(zhuǎn)換過程為:當ADS8364的HOLDX保持至少20 ns的低電平時,轉(zhuǎn)換開始。當轉(zhuǎn)換結(jié)果被存入輸出寄存器后,引腳EOC的輸出將保持半個時鐘周期的低電平,以提示數(shù)據(jù)分析處理器進行轉(zhuǎn)換結(jié)果的接收,處理器通過置RD和CS為低電平可使數(shù)據(jù)通過并行輸出總線讀出。在轉(zhuǎn)換數(shù)據(jù)的接收過程中,ADS8364芯片各引腳工作的時序達到協(xié)調(diào)一致,才能保證監(jiān)測設(shè)備良好工作,具體時序安排如圖1所示。

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

ADS8364芯片的數(shù)據(jù)輸出方式分別由BYTE、ADD與地址線A2、A1、A0組合控制,轉(zhuǎn)換結(jié)果的讀取方式由電能質(zhì)量監(jiān)測系統(tǒng)中采用的數(shù)據(jù)分析處理器決定,一般可取直接讀取、循環(huán)讀取和FIFO方式的任何一種。根據(jù)BYTE為0或者為1可確定每次讀取時得到的數(shù)據(jù)位數(shù),根據(jù)ADD為0或者為1可確定第一次讀取的是通道地址信息還是通道A/D轉(zhuǎn)換結(jié)果。在實際應(yīng)用中,我們結(jié)合了ADS8364模數(shù)轉(zhuǎn)換器中的6個16位ADC可以成對同步工作的能力,3 個保持信號(HOLDA、HOLDB、HOLDC)可以同時被選通,其轉(zhuǎn)換結(jié)果將保存在6個寄存器中。對于每一個讀操作,ADS8364均輸出16位數(shù)據(jù),最高位為符號位。根據(jù)圖2所示的ADS8364循環(huán)讀取方式工作時序,需設(shè)置BYTE為0,A2、A1、A0分別為1、1、0。

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

2.3 A/D轉(zhuǎn)換芯片控制模塊及頂層文件的設(shè)計

控制器模塊的設(shè)計:

①根據(jù)ADS8364的工作原理:HOLDX保持至少20ns的低電平,轉(zhuǎn)換開始,所以控制器需根據(jù)時序要求產(chǎn)生HOLD周期信號。

②轉(zhuǎn)換結(jié)束后根據(jù)EOC的響應(yīng)狀態(tài),需要置RD和CS為低電平,使數(shù)據(jù)通過并行輸出總線讀出。下面是根據(jù)EOC的狀態(tài)改變RD值的Verilog描述:

根據(jù)圖1的工作時序和圖2的循環(huán)讀取方式以及對數(shù)據(jù)采集頻率(12.8 kHz)的要求,對芯片相應(yīng)的引腳進行控制,并和FIFO進行連接使采集的數(shù)據(jù)能夠按照循環(huán)方式寫入FIFO。采用Verilog硬件描述語言實現(xiàn)上述功能,并建立頂層文件正確連接各個功能模塊。

頂層文件的Verilog描述如下:

如圖3所示,時鐘分頻部分的輸出與FIFO的數(shù)據(jù)寫入時鐘、AD_Ctrl的時鐘和A/D轉(zhuǎn)換芯片的時鐘相連接。AD_Ctrl部分主要對ADS8364 芯片進行控制,其中輸出RD也連接到FIFO的寫使能端,對FIFO的數(shù)據(jù)寫入進行控制。FIFO的讀時鐘接到系統(tǒng)時鐘,讀使能由CPU控制。當FIFO 寫入一個周期的數(shù)據(jù)后,由prog_full產(chǎn)生中斷信號,CPU響應(yīng)并對FIFO進行讀取。

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

2.4 仿 真

對頂層文件進行綜合,并在Mode-lsim中對其進行仿真。數(shù)據(jù)采集控制器的仿真結(jié)果如圖4所示。當holdx_n為低電平時,啟動A/D轉(zhuǎn)換,完成后根據(jù)EOC_n的低電平信號產(chǎn)生6個RD_n的低電平信號,循環(huán)讀取數(shù)據(jù)。當FIFO存儲了一個周期的數(shù)據(jù)后,CPU置FIFO的讀使能端口為高電平,對 FIFO中的數(shù)據(jù)進行高速讀取。若FIFO中數(shù)據(jù)為空,empty為高電平。

3 使用Xilinx嵌入式開發(fā)工具EDK設(shè)計IP核

嵌入式開發(fā)軟件EDK為設(shè)計人員提供了自動化設(shè)計向?qū)А?Base System Builder(BSB),可以指引工程師快速完成整個設(shè)計過程。使用BSB創(chuàng)建工程,在創(chuàng)建完成之后使用EDK自帶的CIP(Create and Import Peripheral Wizard)添加用戶自定義IP核,生成的用戶IP核保存在EDK工程目錄下的pcore文件夾。用戶IP核目錄如圖5所示。

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

其中文件夾data用于存放用戶IP的配置文件,如.prj文件、.mpd文件和.pao文件等;文件夾hdl用于存放用戶IP的HDL代碼,即.v或者.vhd文件;而devl(simmodels)文件夾中的工程可以使用戶在ISE平臺對工程進行設(shè)計、綜合與仿真,如果設(shè)計需要加入網(wǎng)表,可以放在 netlist文件夾。CIP在建立用戶IP核時,使用了一種專用接口規(guī)范(IPIF)。IPIF是一個驗證并優(yōu)化的高度參數(shù)化的定制接口,它提供了一個簡化的總線協(xié)議IPIC(IP Intercon-nect),操作這個總線與直接操作PLB及OPB這些總線相比要簡單很多。通過IPIF模塊,對其進行參數(shù)化定制來滿足設(shè)計需求,將降低設(shè)計與測試的工作量。

將設(shè)計的Verilog文件復(fù)制到IP核目錄下相對應(yīng)的hdl文件夾下,啟動ISE開發(fā)平臺并打開devl文件夾中的工程文件,在Sources for Implementation中顯示的結(jié)構(gòu)如圖6所示。圖中,adsfifo.vhd是IPIC的描述文件,user-logic.v(或 user_logic.vhd)可以實現(xiàn)用戶IP核功能設(shè)計。需要在adsfifo.vhd中加入必要的端口聲明與邏輯設(shè)計,使PLB控制器與用戶IP設(shè)計端口進行相應(yīng)的連接。設(shè)計完成后在ISE平臺中對該IP核進行綜合并仿真。綜合后查看FPGA器件的資源使用情況,如表1所列。

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計


根據(jù)需要修改user_logic.v(或user—logic.vhd),向其中添加端口聲明與邏輯設(shè)計:

利用FPGA和ADS8364實現(xiàn)數(shù)據(jù)采集控制器IP核設(shè)計

注意:在綜合后需要使用EDK中的CIP工具重新導(dǎo)入用戶IP核,在導(dǎo)入的過程中要指定MPD配置文件和XST project file(*.pfj)文件,這樣CIP可以自動加入相關(guān)聯(lián)的.v或.vhd文件。導(dǎo)入完成后在EDK的IPCatalog的Project Local pcores分類中可以看到用戶IP核,可以向EDK工程中加入該IP核,并設(shè)置其Bus Inter-face、Port和Addresses后生成位流文件,下載到開發(fā)板進行調(diào)試。

4 總 結(jié)

利用FPGA和ADS8364設(shè)計的數(shù)據(jù)采集的IP核,其接口簡單,采集精度高,可同時采集多路信號,而且能減輕FPGA嵌入式系統(tǒng)中CPU的負擔(dān),節(jié)省CPU的運算資源。經(jīng)過仿真和下載到開發(fā)板驗證,該設(shè)計能滿足高速交變電壓信號采集的高精度和高實時性的要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1621

    文章

    21517

    瀏覽量

    599359
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    15928

    瀏覽量

    175606
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1553

    瀏覽量

    148979
收藏 人收藏

    評論

    相關(guān)推薦

    調(diào)試ADS8364采集電壓數(shù)據(jù)DSP得到的數(shù)據(jù)不對

    最近在調(diào)試ADS8364采集電壓數(shù)據(jù),信號調(diào)理將電壓調(diào)理到0-2.1V的正弦波,在調(diào)試過程中發(fā)現(xiàn),DSP(F2812)中斷接收到的數(shù)據(jù)都是0x7FFF或者都是些很小的
    發(fā)表于 05-24 09:28

    基于FPGA數(shù)據(jù)采集控制器IP的設(shè)計方案和實現(xiàn)方法研究

    此提供了新的解決方案。IP(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進行修改和定制,以提高設(shè)計效率[3]。本文研究了基于FPGA
    發(fā)表于 07-09 07:23

    ads8364中文資料

    ADS8364 是16 位并行輸出, 六通道同時采樣模數(shù)轉(zhuǎn)換。它的片選( CS ) ,輸入時鐘(CLK) ,并行數(shù)據(jù)輸出( [0: 15]) ,以及靈活的控制信號。這些特性使得
    發(fā)表于 04-08 11:04 ?106次下載

    ADS8364的原理及應(yīng)用

    ADS8364是一種六通道16位并行輸出同步采樣250kHz模數(shù)轉(zhuǎn)換.它帶有片選、輸入時鐘、并行數(shù)據(jù)輸出以及靈活的控制信號.因而可以直接與MSP430xlxx系列微
    發(fā)表于 04-24 17:38 ?45次下載

    并行模數(shù)轉(zhuǎn)換ADS8364與TMS320F2812的接口設(shè)

    介紹了模數(shù)轉(zhuǎn)換ADS8364 的性能和工作原理,給出了ADS8364 與DSP 芯片TMS320F2812 的接口設(shè)計方案,包括硬件電路設(shè)計和軟件編程代碼。關(guān)鍵詞:ADS8364;T
    發(fā)表于 09-01 08:45 ?40次下載

    ADS8364/ADS8365M EVM的用戶指南

    ADS8364/AD
    發(fā)表于 06-01 11:14 ?13次下載

    基于ADS8364和ARM7單片機的導(dǎo)航姿態(tài)角采集系統(tǒng)設(shè)計

    摘要:介紹了一種由ADS8364與LPC2000系列單片機構(gòu)成的數(shù)據(jù)采集系統(tǒng).對ADS8364的工作原理進行了介紹,并給出了其與LPC2292單片機之間的引腳連接圖,重點闡述了如何采集
    發(fā)表于 09-19 21:40 ?30次下載

    基于ADS8364數(shù)據(jù)采集系統(tǒng)設(shè)計

    基于ADS8364數(shù)據(jù)采集系統(tǒng)設(shè)計 開發(fā)了基于DSP和ADS8364數(shù)據(jù)采集處理系統(tǒng)。該系統(tǒng)主要由信號調(diào)理模塊、A/D轉(zhuǎn)換模塊、DSP處理
    發(fā)表于 09-19 09:30 ?1660次閱讀
    基于<b class='flag-5'>ADS8364</b>的<b class='flag-5'>數(shù)據(jù)采集</b>系統(tǒng)設(shè)計

    基于ADS8364數(shù)據(jù)采集系統(tǒng)設(shè)計

    基于ADS8364數(shù)據(jù)采集系統(tǒng)設(shè)計實時數(shù)據(jù)采集與處理技術(shù)在許多領(lǐng)域得到廣泛應(yīng)用。在圖像處理、瞬態(tài)信號檢測、軟件無線電、雷達信號分
    發(fā)表于 10-25 15:27 ?1756次閱讀
    基于<b class='flag-5'>ADS8364</b>的<b class='flag-5'>數(shù)據(jù)采集</b>系統(tǒng)設(shè)計

    USB的高精度多通道數(shù)據(jù)采集卡設(shè)計

    USB的高精度多通道數(shù)據(jù)采集卡設(shè)計 摘要:詳細敘述了用USB控制器CY7C68013與A/D轉(zhuǎn)換ADS8364,構(gòu)成高精度多路同步數(shù)據(jù)采集
    發(fā)表于 04-13 13:28 ?1642次閱讀
    USB的高精度多通道<b class='flag-5'>數(shù)據(jù)采集</b>卡設(shè)計

    六通道同步采樣AD芯片ADS8364數(shù)據(jù)采集中的應(yīng)用

    摘要:介紹了高精度六通道同步采樣A/D芯片ADS8364的主要功能與特點,并結(jié)合高速浮點數(shù)字信號處理(DSP)TMS320C6713與ALTERA公司的CPLDEPM7128在系統(tǒng)中的使用方法,介紹ADS8364在微慣性航姿系
    發(fā)表于 02-28 16:44 ?141次下載

    ADS8364與TMS320LF2407的接口及應(yīng)用

    ADS8364與TMS320LF2407的接口及應(yīng)用。
    發(fā)表于 01-25 10:25 ?11次下載

    高精度AD芯片ADS8364在瞄準信息數(shù)據(jù)采集中的應(yīng)用_王瑞鵬

    高精度AD芯片ADS8364在瞄準信息數(shù)據(jù)采集中的應(yīng)用_王瑞鵬
    發(fā)表于 03-19 11:30 ?5次下載

    DSP與ADS8364的高速數(shù)據(jù)采集處理系統(tǒng)設(shè)計分析

    數(shù)據(jù)采集處理系統(tǒng)采用CPLD控制ADS8364完成數(shù)據(jù)的A/D轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)預(yù)先存儲到FIFO中,再經(jīng)DSP進行前端的數(shù)字信號處理后,
    發(fā)表于 10-23 11:02 ?1次下載
    DSP與<b class='flag-5'>ADS8364</b>的高速<b class='flag-5'>數(shù)據(jù)采集</b>處理系統(tǒng)設(shè)計分析

    如何使用FPGA進行仿真系統(tǒng)數(shù)據(jù)采集控制器IP設(shè)計的資料概述

    介紹了在大型工業(yè)模擬仿真系統(tǒng)中,利用FPGA和軟IP實現(xiàn)數(shù)據(jù)采集及收發(fā)控制的方案,并對其進行設(shè)
    發(fā)表于 11-07 11:14 ?20次下載
    如何使用<b class='flag-5'>FPGA</b>進行仿真系統(tǒng)<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>控制器</b><b class='flag-5'>IP</b><b class='flag-5'>核</b>設(shè)計的資料概述