0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-10-02 13:51 ? 次閱讀

引言

印制線路板(PCB)提供電路元件和器件之間的電氣連接,是各種電子設(shè)備最基本的組成部分,它的性能直接關(guān)系到電子設(shè)備質(zhì)量的好壞。隨著電子技術(shù)的發(fā)展,各種電子產(chǎn)品經(jīng)常在一起工作,它們之間的干擾越來越嚴(yán)重,所以電磁兼容問題成為一個(gè)電子系統(tǒng)能否正常工作的關(guān)鍵。同樣,隨著PCB的密度越來越高,PCB設(shè)計(jì)的好壞對(duì)電路的干擾及抗干擾能力影響很大。要使電子電路獲得最佳性能,除了元器件的選擇和電路設(shè)計(jì)之外,良好的PCB布線在電磁兼容性中也是一個(gè)非常重要的因素。

隨著高速DSP技術(shù)的廣泛應(yīng)用,相應(yīng)的高速DSP的PCB設(shè)計(jì)就顯得十分重要。由于DSP是一個(gè)相當(dāng)復(fù)雜、種類繁多并有許多分系統(tǒng)的數(shù)、?;旌舷到y(tǒng),所以來自外部的電磁輻射以及內(nèi)部元器件之間、分系統(tǒng)之間和各傳輸通道間的串?dāng)_對(duì)DSP及其數(shù)據(jù)信息所產(chǎn)生的干擾,已嚴(yán)重地威脅著其工作的穩(wěn)定性、可靠性和安全性。據(jù)統(tǒng)計(jì),干擾引起的DSP事故占其總事故的90%左右。因此設(shè)計(jì)一個(gè)穩(wěn)定、可靠的DSP系統(tǒng),電磁兼容和抗干擾至關(guān)重要。

1、DSP的電磁干擾環(huán)境

電磁干擾的基本模型由電磁干擾源、耦合路徑和接收機(jī)3部分組成,如圖1所示。

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

電磁干擾源包含微處理器、微控制器、靜電放電、瞬時(shí)功率執(zhí)行元件等。隨著大量高速半導(dǎo)體器件的應(yīng)用,其邊沿跳變速率非??欤@種電路可以產(chǎn)生高達(dá)300 MHz的諧波干擾。耦合路徑可以分為空間輻射電磁波和導(dǎo)線傳導(dǎo)的電壓與電流。噪聲被耦合到電路中的最簡(jiǎn)單方式是通過導(dǎo)體的傳遞,例如,有一條導(dǎo)線在一個(gè)有噪聲的環(huán)境中經(jīng)過,這條導(dǎo)線通過感應(yīng)接收這個(gè)噪聲并且將其傳遞到電路的其他部分,所有的電子電路都可以接收傳送的電磁干擾。例如,在數(shù)字電路中,臨界信號(hào)最容易受到電磁干擾的影響;模擬的低級(jí)放大器控制電路電源調(diào)整電路也容易受到噪聲的影響。

2、DSP電路板的布線和設(shè)計(jì)

良好的電路板布線在電磁兼容性中是一個(gè)非常重要的因素,一個(gè)拙劣的電路板布線和設(shè)計(jì)會(huì)產(chǎn)生很多電磁兼容問題,即使加上濾波器和其他元器件也不能解決這些問題。

正確的電路布線和設(shè)計(jì)應(yīng)該達(dá)到如下3點(diǎn)要求:

(1)電路板上的各部分電路之間存在干擾,電路仍能正常工作;

(2)電路板對(duì)外的傳導(dǎo)發(fā)射和輻射發(fā)射盡可能低,達(dá)到有關(guān)標(biāo)準(zhǔn)要求;

(3)外部的傳導(dǎo)干擾和輻射干擾對(duì)電路板上的電路沒有影響。

2.1 元器件的布置

(1)元器件布置的首要問題是對(duì)元器件進(jìn)行分組。元器件的分組原則有:按電壓不同分;按數(shù)字電路和模擬電路分;按高速和低速信號(hào)分和按電流大小分。一般情況下都按照電壓不同分或按數(shù)字電路與模擬電路分。

(2)所有的連接器都放在電路板的一側(cè),盡量避免從兩側(cè)引出電纜。

(3)避免讓高速信號(hào)線靠近連接器。

(4)在元器件安排時(shí)應(yīng)考慮盡可能縮短高速信號(hào)線,如時(shí)鐘線、數(shù)據(jù)線和地址線等。

2.2 地線和電源線的布置

地線布置的最終目的是為了最小化接地阻抗,以此減小從電路返回到電源之間的接地回路電勢(shì),即減小電路從源端到目的端線路和地層形成的環(huán)路面積。通常增加環(huán)路面積是由于地層隔縫引起的。如果地層上有縫隙,高速信號(hào)線的回流線就被迫要繞過隔縫,從而增大了高頻環(huán)路的面積,如圖2所示。

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

圖2中高速線與芯片之間進(jìn)行信號(hào)傳輸。圖2(a)中沒有地層隔縫,根據(jù)“電流總是走阻抗最小的途徑”,此時(shí)環(huán)路面積最小。圖2(b)中,有地層隔縫,此時(shí)地環(huán)路面積增大,這樣就產(chǎn)生如下后果:

(1)增大向空間的輻射干擾,同時(shí)易受空間磁場(chǎng)的影響;

(2)加大與板上其他電路產(chǎn)生磁場(chǎng)耦合的可能性;

(3)由于環(huán)路電感加大,通過高速線輸出的信號(hào)容易產(chǎn)生振蕩;

(4)環(huán)路電感上的高頻壓降構(gòu)成共模輻射源,并通過外接電纜產(chǎn)生共模輻射。

通常地層上的隔縫不是在分地時(shí)、有意識(shí)地加上的,有時(shí)隔縫是因?yàn)榘迳系倪^孔過于接近而產(chǎn)生的,因此在PCB設(shè)計(jì)中應(yīng)盡量避免該種情況發(fā)生。

電源線的布置要和地線結(jié)合起來考慮,以便構(gòu)成特性阻抗盡可能小的供電線路。為了減小供電用線的特性阻抗,電源線和地線應(yīng)該盡可能的粗,并且相互靠近,使供電回路面積減到最小,而且不同的供電環(huán)路不要相互重疊。在集成芯片的電源腳和地腳之間要加高頻去耦電容,容量為0.01~0.1μF,而且為了進(jìn)一步提高電源的去耦濾波的低頻特性,在電源引入端要加上1個(gè)高頻去耦電容和1個(gè)1~10μF的低頻濾波電容。

在多層電路板中,電源層和地層要放置在相鄰的層中,從而在整個(gè)電路板上產(chǎn)生一個(gè)大的PCB電容消除噪聲。速度最快的關(guān)鍵信號(hào)和集成芯片應(yīng)當(dāng)布放在臨近地層一邊,非關(guān)鍵信號(hào)則布放在靠近電源層一邊。因?yàn)榈貙颖旧砭褪怯脕砦蘸拖肼暤?,其本身幾乎是沒有噪聲的。

2.3 信號(hào)線的布置

不相容的信號(hào)線之間能產(chǎn)生耦合干擾,所以在信號(hào)線的布置上要把它們隔離,隔離時(shí)采取的措施有:

(1)不相容信號(hào)線應(yīng)相互遠(yuǎn)離,不要平行,分布在不同層上的信號(hào)線走向應(yīng)相互垂直,這樣可以減少線間的電場(chǎng)和磁場(chǎng)耦合干擾;

(2)高速信號(hào)線特別是時(shí)鐘線要盡可能的短,必要時(shí)可在高速信號(hào)線兩邊加隔離地線;

(3)信號(hào)線的布置最好根據(jù)信號(hào)流向順序安排,一個(gè)電路的輸入信號(hào)線不要再折回輸入信號(hào)線區(qū)域,因?yàn)檩斎刖€與輸出線通常是不相容的。

當(dāng)高速數(shù)字信號(hào)的傳輸延時(shí)時(shí)間Td>Tr(Tr為信號(hào)的脈沖上升時(shí)間)時(shí),應(yīng)考慮阻抗匹配問題。因?yàn)殄e(cuò)誤的終端阻抗匹配將會(huì)引起信號(hào)反饋和阻尼振蕩。通常線路終端阻抗匹配的方法有串聯(lián)源端接法、并聯(lián)端接法、RC端接法、Thevenin端接法4種。

(1)串聯(lián)源端接法

圖3為串聯(lián)源端接電路。

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

源端阻抗Zs和分布在傳輸線上的阻抗Zo之間,加上源端接電阻Rs,用來完成阻抗匹配,Rs還能吸收負(fù)載的反饋。這里的Rs必須離源端盡可能的近,理論上應(yīng)為Rs=Zo-Zs中的實(shí)數(shù)值。一般Rs取15~75Ω。

(2)并聯(lián)端接法

圖4為并聯(lián)端接電路。附加1個(gè)并聯(lián)端電阻Rp,這樣Rp與ZL并聯(lián)后就與Zo相匹配。這個(gè)方法需要源驅(qū)動(dòng)電路來驅(qū)動(dòng)一個(gè)較高的電流,能耗很高,所以在功耗小的系統(tǒng)中不適用。

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

(3)RC端接法

圖5為RC端接電路。該方法類似于并聯(lián)端接電路,但引入了電容C1,此時(shí)R用于提供匹配Zo的阻抗。C1為R提供驅(qū)動(dòng)電流并過濾掉從傳輸線到地的射頻能量。因此與并聯(lián)端接方法相比,RC端接電路需要的源驅(qū)動(dòng)電流更少。R和C1的值由Zo,Tpd(環(huán)路傳輸延遲)和終端負(fù)載電容值Cd決定。時(shí)間為常數(shù),RC=3Tpd,其中R∥ZL=Zo,C=C1∥Cd。

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

(4)Thevenin端接法

圖6為Thevenin端接電路。該電路由上拉電阻R1和下拉電阻R2組成,這樣就使邏輯高和邏輯低與目標(biāo)負(fù)載相符。其中,R1和R2的值由R1∥R2=Zo決定,R1+R2+ZL的值要保證最大電流不能超過驅(qū)動(dòng)電路容量。

分析高速DSP系統(tǒng)中產(chǎn)生干擾的原因及如何解決

3、結(jié)語

本文通過對(duì)電子產(chǎn)品電磁環(huán)境的分析,確定高速DSP系統(tǒng)中產(chǎn)生干擾的主要原因,并針對(duì)這些原因,通過對(duì)高速DSP系統(tǒng)的多層板布局、器件布局以及PCB布線等方面進(jìn)行分析,給出有效降低DSP系統(tǒng)的干擾、提高電磁兼容性能的措施。從設(shè)計(jì)層次保證了高速DSP系統(tǒng)的有效性和可靠性。合理布局設(shè)計(jì),減少噪聲,降低干擾,避開不必要的失誤,對(duì)系統(tǒng)性能的發(fā)揮起到不可低估的作用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    7336

    瀏覽量

    150127
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17207

    瀏覽量

    247790
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    551

    文章

    7824

    瀏覽量

    346859
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2221

    瀏覽量

    81986
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    共模干擾產(chǎn)生原因分析

    共模干擾產(chǎn)生原因 1. 電網(wǎng)串入共模干擾電壓。 2. 輻射干擾(如雷電,設(shè)備電弧,附近電臺(tái),大功率輻射源)在信號(hào)線上感應(yīng)出共模
    的頭像 發(fā)表于 05-16 07:28 ?1.9w次閱讀
    共模<b class='flag-5'>干擾</b><b class='flag-5'>產(chǎn)生</b>的<b class='flag-5'>原因</b><b class='flag-5'>分析</b>

    高速DSP系統(tǒng)PCB板的可靠性設(shè)計(jì)分析

    5cm 打過孔與地層連接;時(shí)鐘發(fā)送側(cè)必須串接一個(gè)22Ω~220Ω的阻尼電阻??杀苊庥蛇@些線帶來的信號(hào)噪聲所產(chǎn)生干擾?! ≤?、硬件抗干擾設(shè)計(jì)  一般高速
    發(fā)表于 10-23 21:57

    高速DSP的PCB抗干擾設(shè)計(jì)

    BGA封裝屬于球柵陣列貼片封裝,在開發(fā)中系統(tǒng)的物理實(shí)現(xiàn)上,也就是板級(jí)設(shè)計(jì)牽涉到很多高速數(shù)字電路的設(shè)計(jì)技術(shù)。高速系統(tǒng)中,噪聲干擾
    發(fā)表于 09-12 15:09

    基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問題分析,怎么解決這些干擾

    基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問題分析,怎么解決這些干擾
    發(fā)表于 04-25 07:35

    汽車電磁干擾產(chǎn)生原因和危害有哪些?

    電磁兼容性的概念及意義是什么?汽車電磁干擾產(chǎn)生原因和危害有哪些?如何解決電磁噪聲問題?
    發(fā)表于 05-14 06:04

    在定點(diǎn)數(shù)運(yùn)算中產(chǎn)生溢出的原因是什么

    馮·諾依曼機(jī)工作方式的基本特點(diǎn)是什么?計(jì)算機(jī)系統(tǒng)中采用補(bǔ)碼運(yùn)算的目的是什么?在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過什么來實(shí)現(xiàn)?在定點(diǎn)數(shù)運(yùn)算中產(chǎn)生溢出的原因是什么?和外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器的特點(diǎn)是什么?
    發(fā)表于 08-11 08:44

    分析換能器電路中產(chǎn)生這種電壓信號(hào)的原因

    分析換能器電路中產(chǎn)生這種不穩(wěn)定電壓信號(hào)的原因。如圖所示,信號(hào)源為正弦脈沖信號(hào),幅度500mV,周期30,觸發(fā)間隔1ms。經(jīng)功放放大后輸出顯示在示波器上(第一股30個(gè)周期的,幅度最大的信號(hào)為經(jīng)功放
    發(fā)表于 05-11 16:32

    分析換能器電路中產(chǎn)生這種不穩(wěn)定電壓信號(hào)的原因

    分析換能器電路中產(chǎn)生這種不穩(wěn)定電壓信號(hào)的原因。如圖所示,信號(hào)源為正弦脈沖信號(hào),幅度500mV,周期30,觸發(fā)間隔1ms。經(jīng)功放放大后輸出顯示在示波器上(第一股30個(gè)周期的,幅度最大的信號(hào)為經(jīng)功放
    發(fā)表于 05-11 16:41

    基于DSP高速PCB抗干擾設(shè)計(jì)

    本文先通過對(duì)DSP 系統(tǒng)所受到的干擾進(jìn)行分析,找出可能產(chǎn)生干擾的主要
    發(fā)表于 11-24 11:47 ?26次下載

    基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問題研究

    基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問題研究 1 電磁干擾(EMI)分析     1.1 電磁
    發(fā)表于 10-17 10:06 ?799次閱讀
    基于<b class='flag-5'>DSP</b>的變頻調(diào)速<b class='flag-5'>系統(tǒng)</b>電磁<b class='flag-5'>干擾</b>問題研究

    DSP高速PCB抗干擾設(shè)計(jì)

    DSP高速PCB抗干擾設(shè)計(jì),又需要的下來看看
    發(fā)表于 01-02 17:27 ?15次下載

    基于DSP高速PCB抗干擾設(shè)計(jì)

    基于DSP高速PCB抗干擾設(shè)計(jì)
    發(fā)表于 03-04 17:56 ?0次下載

    高速電路設(shè)計(jì)中產(chǎn)生電磁干擾原因分析

    電磁兼容性是指電氣和電子系統(tǒng)及設(shè)備在特定的電磁環(huán)境中,在規(guī)定的安全界限內(nèi)以設(shè)定的等級(jí)運(yùn)行時(shí),不會(huì)由于外界的電磁干擾而引起損壞或?qū)е滦阅軔夯讲豢赏炀鹊某潭?,同時(shí)它們本身產(chǎn)生的電磁輻射不大于檢定的極限電平,不影響其他電子設(shè)備或
    發(fā)表于 10-17 15:32 ?3876次閱讀
    <b class='flag-5'>高速</b>電路設(shè)計(jì)<b class='flag-5'>中產(chǎn)生</b>電磁<b class='flag-5'>干擾</b>的<b class='flag-5'>原因</b><b class='flag-5'>分析</b>

    何解決電磁干擾EMI傳導(dǎo)干擾

    電磁干擾EMI中電子設(shè)備產(chǎn)生干擾信號(hào)是通過導(dǎo)線或公共電源線進(jìn)行傳輸,互相產(chǎn)生干擾稱為傳導(dǎo)干擾。
    發(fā)表于 12-28 14:43 ?1150次閱讀

    傳導(dǎo)干擾和輻射干擾的區(qū)別 如何解決傳導(dǎo)干擾?

    電子設(shè)備和電路中出現(xiàn)的電磁干擾現(xiàn)象。雖然兩者都是電磁干擾現(xiàn)象,但它們的產(chǎn)生原因、傳播方式和解決方法有所不同。 傳導(dǎo)干擾是指電磁波通過電纜、導(dǎo)
    的頭像 發(fā)表于 10-20 14:22 ?2969次閱讀